SU1689957A1 - Устройство пр мого доступа в пам ть ЭВМ - Google Patents

Устройство пр мого доступа в пам ть ЭВМ Download PDF

Info

Publication number
SU1689957A1
SU1689957A1 SU884606265A SU4606265A SU1689957A1 SU 1689957 A1 SU1689957 A1 SU 1689957A1 SU 884606265 A SU884606265 A SU 884606265A SU 4606265 A SU4606265 A SU 4606265A SU 1689957 A1 SU1689957 A1 SU 1689957A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
address
information
Prior art date
Application number
SU884606265A
Other languages
English (en)
Inventor
Всеволод Викторович Чекушкин
Юрий Анатольевич Кропотов
Михаил Владимирович Матвеичев
Original Assignee
Муромский филиал Владимирского политехнического института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Муромский филиал Владимирского политехнического института filed Critical Муромский филиал Владимирского политехнического института
Priority to SU884606265A priority Critical patent/SU1689957A1/ru
Application granted granted Critical
Publication of SU1689957A1 publication Critical patent/SU1689957A1/ru

Links

Landscapes

  • Computer And Data Communications (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  приема информации от исто1 ника данных в реальном масштабе времени с последующей передачей ее в ЭВМ. Целью изобретени   вл етс  повышение скорости ввода информации в ЭВМ путем обеспечени  быстрой синхронной записи информации от источника данных в реальном масштабе времени и передачи ее в ЭВМ без указани  адреса дл  каждого информационного слова . Цель достигаетс  теме что в устройство, содержащее регистр 2 начального значени  параметра, блок 3 управлени  и дешифрации адреса, элемент И 4, триггер 5, регистр 6 команд и состо ний пам ти, счетчик 9 адреса , элемент 10 задержки, оперативное запоминающее устройство 11. мультиплексор 12, регистр 13 данных пам ти, введены узел 1 сравнени , элемент ИЛИ 7, счетчик 8 обращений к ОЗУ. 1 ил. Ј

Description

Os 00
ю ч ел
v|
Изобретение относитс  к вычислительной технике и может быть использовано дл  приема информации от источника данных в реальном масштабе времени с последующей передачей ее в ЭВМ.
Цель изобретени  - повышение скорости ввода информации в ЭВМ путем обеспечени  быстрой синхронной записи информации от источника данных в реальном масштабе времени и передачи ее в канал ЭВМ в режиме последовательного доступа, когда число разр дов оперативного запоминающего устройства больше числа разр дов в канале ЭВМ,
На чертеже представлена функциональна  схема устройства.
Устройство содержит узел 1 сравнени , регистр 2 начального значени  параметра, блок 3 управлени  и дешифрации адреса, элемент И 4, триггер 5, регистр 6 команд и состо ний пам ти, элемент ИЛИ 7, счетчик 8 обращений к оперативному запоминающему устройству, счетчик 9 адреса, элемент 10 задержки, оперативное запоминающее устройство (ОЗУ) 11, мультиплексор 12, регистр 13 данных.
Устройство работает следующим образом .
Предварительно в устройство производитс  запись начального знамени  параметра , с которого должна производитьс  регистраци  данных. ЭВМ в адресной части цикла по двунаправленной шине данные/адрес передает адрес регистра начального значени  параметра. Устройство дешифрирует адрес и запоминает его в блоке 3 управлени  и дешифрации адресов. После этого ЭВМ снимает адрес с линии данные/адрес и помещает на нее начальное значение параметра, вырабатывает сигнал Запись, и начальное значение параметра заноситс  в регистр 2 начального значени  параметра. В ответ на сигнал Запись устройство выдает сигнал Ответ, сигнализиру , что данные прин ты и операци  передачи данных завершена. В момент, когда код значени  параметра сравнитс  с кодом в регистре 2, триггер 5 установитс  в единицу, и синхронизирующие импульсы через элементы И 4 и ИЛИ 7 подаютс  на счетчик 9 адреса. Одновременно с каждым синхронизирующим импульсом на вход данных ОЗУ 11 подаетс  информаци  с источника данных. ОЗУ 11 по сигналу с триггера 5 переводитс  в режим записи информации. По заполнению счетчика 9 адреса выдаетс  сигнал, который обнул ет счетчик обращений к оперативному запоми - нающему устройству 8, устанавливает триггер 5 в ноль и запись в оперативное
управл ющее устройство прекращаетс . Сигнал с триггера 5 передаетс  на регистр 6 команд и состо ний пам ти и  вл етс  сигналом, сигнализирующим ЭВМ о том, что
устройство готово к считыванию информации . ЭВМ периодически проводит опрос регистра б команд и состо ний пам ти.
В процессе ввода информации в ЭВМ она выставл ет адрес регистра 13 данных
пам ти. Изменение на 1 состо ни  счетчика обращений к ОЗУ производитс  по сигналу Чтение, При этом фронтом сигнала Чтение измен етс  состо ние счетчика 8 обращений к ОЗУ, который управл ет мультиплексором 12. При фиксированном значении кода в счетчике 9 адреса производитс  мультиплексирование и последовательна  передача в канал ЭВМ информации с ОЗУ 11. Задержка при выборе адреса ОЗУ во
врем  считывани  информации из регистра 13 данных пам ти компенсируетс  элементом 10 задержки.

Claims (1)

  1. Формула изобретени 
    Устройство пр мого доступа в пам ть ЭВМ, содержащее регистр начального значени  параметра, блок управлени  и дешифрации адреса, элемент И, триггер, регистр команд и состо ний пам ти, счетчик адреса,
    элемент задержки, оперативное запоминающее устройство, регистр данных, мультиплексор , причем входы признаков запроса, чтени , записи и выбора устройства блока управлени  и дешифрации  вл ютс  одноименными входами устройства, выход ответ блока управлени  и дешифрации адреса  вл етс  одноименным выходом устройства , вход-выход адреса данных блока управлени  и дешифрации адреса соединен
    с информационным входом регистра начального значени  параметра, с выходом регистра команд и состо ний пам ти, выходом регистра данных и  вл етс  входом-выходом адреса данных устройства, выход
    триггера соединен с информационным входом регистра команд и состо ний пам ти, входом запись-чтение оперативного запоминающего устройства и первым входом элемента И, первый, второй и третий выходы выбора блока управлени  и дешифрации адреса соединены с входом установки регистра начального значени  параметра, с входом опроса регистра команд и состо ний пам ти и с входом элемента задержки, выход которого соединен с входом опроса регистра данных, отличающеес  тем, что, с целью повышени  скорости ввода информации в ЭВМ путем обеспечени  быстрой синхронной записи информации от источника данных в реальном масштабе
    времени и последующей ее передачи в ЭВМ без указани  адреса дл  каждого информационного слова, в него введены узел сравнени , элемент ИЛИ, счетчик обращений к оперативному запоминающему устройству, причем первый вход узла сравнени   вл етс  входом значени  параметра устройства, второй вход узла сравнени  соединен с выходом регистра начального значени  параметра , выход узла сравнени  соединен с входом установки триггера, вход сброса которого соединен с выходом переполнени  счетчика адреса и входом сброса счетчика обращений к оперативному запоминающему устройству, информационный выход которого соединен с входом управлени 
    C
    мультиплексора, выход которого соединен с информационным входом регистра дзнных. второй вход элемента И  вл етс  входом синхронизации устройства, выход элемента И соединен с первым входом элемента ИЛИ. выход которого соединен со счетным входом счетчика адреса, информационный выход которого соединен с входом адреса оперативного запоминающего устройства, информационный выход которого соединен с одноименным входом мультиплексора, информационный вход оперативного запоминающего устройства (ОЗУ)  вл етс  входов дзнных устройства, выход переполнени  счетчика обращений к ОЗУ соединен с вторым входом элемента ИЛИ.
SU884606265A 1988-11-21 1988-11-21 Устройство пр мого доступа в пам ть ЭВМ SU1689957A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884606265A SU1689957A1 (ru) 1988-11-21 1988-11-21 Устройство пр мого доступа в пам ть ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884606265A SU1689957A1 (ru) 1988-11-21 1988-11-21 Устройство пр мого доступа в пам ть ЭВМ

Publications (1)

Publication Number Publication Date
SU1689957A1 true SU1689957A1 (ru) 1991-11-07

Family

ID=21409765

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884606265A SU1689957A1 (ru) 1988-11-21 1988-11-21 Устройство пр мого доступа в пам ть ЭВМ

Country Status (1)

Country Link
SU (1) SU1689957A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Майдельман И.Н. и др. К вопросу создани интеллектуальных дисплеев. Сб.: Современные методы и устройства отображени информации. М.: Радио и св зь, 1981, с. 78. Шовкопл с Б.В. Микропроцессорные структуры. М.: Радио и св зь, 1986, с. 209-210. Кр нев А.С. и др. Устройство сбора аналоговой информации дл микроЭВМ Элек- троника-60. - Микропроцессорные средства и системы, 1988, № 1, с. 56-57. *

Similar Documents

Publication Publication Date Title
SU1689957A1 (ru) Устройство пр мого доступа в пам ть ЭВМ
US4176402A (en) Apparatus for simultaneously measuring a plurality of digital events employing a random number table
SU1168958A1 (ru) Устройство дл ввода информации
SU1160410A1 (ru) Устройство адресации пам ти
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1596333A1 (ru) Устройство дл обнаружени ошибок при передаче информации
SU1238151A1 (ru) Устройство дл регенерации информации
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU1256087A1 (ru) Устройство дл цифровой магнитной записи
SU1111150A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU1633416A1 (ru) Многоканальное устройство дл ввода-вывода информации
SU1594536A1 (ru) Устройство дл прерывани программ
SU1180908A1 (ru) Устройство дл обмена данными между оперативной пам тью и внешним устройством
SU1347097A1 (ru) Запоминающее устройство с коррекцией программы
SU1508227A1 (ru) Устройство дл сопр жени ЭВМ с магистралью
SU1401470A1 (ru) Устройство дл сопр жени ЭВМ с внешним устройством
SU372692A1 (ru) Распределитель импульсов
SU1689955A1 (ru) Устройство дл отладки программ
SU1508218A1 (ru) Устройство дл сопр жени абонента с каналом св зи
SU1156080A1 (ru) Двухпортовое устройство сопр жени в вычислительной системе
SU1661781A1 (ru) Устройство дл сопр жени процессоров в распределенную вычислительную систему
SU510952A1 (ru) Система дл сопр жени терминальных устройств с вычислительной машиной
SU1370742A1 (ru) Преобразователь последовательности импульсов
SU1401465A1 (ru) Устройство управлени пам тью
SU1180876A1 (ru) Устройство дл вывода информации