SU372692A1 - Распределитель импульсов - Google Patents

Распределитель импульсов

Info

Publication number
SU372692A1
SU372692A1 SU1651221A SU1651221A SU372692A1 SU 372692 A1 SU372692 A1 SU 372692A1 SU 1651221 A SU1651221 A SU 1651221A SU 1651221 A SU1651221 A SU 1651221A SU 372692 A1 SU372692 A1 SU 372692A1
Authority
SU
USSR - Soviet Union
Prior art keywords
cells
cell
output
circuit
pulse
Prior art date
Application number
SU1651221A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1651221A priority Critical patent/SU372692A1/ru
Application granted granted Critical
Publication of SU372692A1 publication Critical patent/SU372692A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Description

1
Изобретение относитс  к 1обла€ти вьиислительной техники.
Известен распределитель импульсов на ферриттранзисторных  чейках, содержащий блок управлени , выполненный иа 1генераторе одиночных импульсов и динамическом триггере , распределительный регистр, каждый разр д которого содержит схему совпадени ,  чейку считывани , подготовки, пам ти и передачи , а также линию задержки. Этот распределитель импульсов имеет недостаточные быстродействие и надежность работы.
Цель изобретени  - повышение быстродействи  и повышение надежности работы распределител .
В  редлагаемом распределителе ампульсо-в выход каждой схемы совпадени  предыдущего разр да соединен со входом  чеек считывани  и подготовки Последующего раЗр да распределительного регистра, вход схемы совпадени  подключен к соответствующей тактовой шине, выход  чейки передачи предыдущего разр да соединен со входом  чейки считывани  последующего разр да, выход  чейки передачи последнего разр да соединен через линию задержки со входом динамического триггера и  чеЙ1кой считывани  первого разр да.
На чертеже приведена схема описываемого распределител  импульсов.
Распределитель имитульсов состоит: из блока управлени , который включает в себ  генератор одиночных импульсов на схеме «И ( чейки } и 2) Е двух  чейках 3 и 4, динамический триггер (ДТ) на схеме «И ( чейки 5 и 5) и  чейках 7 и 8, линии задержки на  чейках 9 и 10; трех или -более разр дного регистра , каждый разр д которого состоит (например , первый) из схемы «И ( чейки // и 12) и  чеек 13, 14, 15 и 16.
(Блок управлени  служит дл  под1готовки распределител  к режиму поиска импульсов готовности информации к выдаче и работает следующим образом:
-по первому тактовому импульсу (ПТИ) происходит подготовка схемы «И ( чейки /
и 2) и  чейки 5 генератора одиночных импульсов (динамический триггер и лини  задержки пока «е работают);
-то второму тактовому импульсу (ВТИ) подтверждаетс  «нулевое состо ние в  чейке 4;
-по третьему тактовому импульсу (ТТИ) считываетс   чейка 5 и с ее выхода схема «И ( чейки 1 и 2) и записываетс  «единичка в
 чейку 4;
-по ПТИ вновь происходит подготовка схемы «И ( чейки 1 п 2) и  чейки 3;
-по ВТИ считываетс   чейка 4 и разрушает схему «И ( чейки / и 5);
- по ТТИ считываетс   чейка 3 и вновь
подготавливаеТС   чейка 4, по этому же такту считываетс  схема «И ( чейки / и 2) без выдачи информации; этот процесс происходит каждый тоследующий цикл, таким образом генератор одиночного импульса формирует одиночный сигнал, «оторый noiCTyinaeT на динамический триггер; по ТТИ записываетс  «единичка в  чейку 8 дииамичеокого триггера;
-ПО ПТИ происходит подтверждение «нулевого состо ни  в Схеме «И ( чейки );
-по ВТИ Считываетс   чейка S и с ее выхода происходит установка в «единичное состо ние схемы ( чейки 5 и 5);
-по ТТИ «подтверждаетс  «нулевое состо ние в  чейке 7;
-по ПТИ считываетс  схема «И ( чейки 5 и 6), с ее выхода записываетс  «единичка в  чейку 8 регенерации динамического триггера (ДТ), и Первый импулЬС с него поступает на вход .первого разр да распределител , при этом по ПТИ с выхода ДТ происходит считывание  чейки /5 и с ее выхода подтверждаетс  «нулевое состо ние в схеме «И ( чейки 1} и 12) и запись в  чейку 14;
-: ПО ВТИ считываетс   чейка 14 .подготовки схелш «И и с ее выхода подтверждаетс  «нулевое состОЯиие в  чейке М статической пам ти; устанавливаетс  в «единичное состо ние схема «И ( чейки 11 и 12) и по этому же такту подтверждаетс  «нулевое состо ние в  чейках 17 и 18;
1- ПО ТТИ в  чейке 7 (Подтверждаетс  «нуль и в  чейке 13 записываетс  «единица, в  чейках 19 и 20 она подтверждаеТС ;
-ПО очередному ПТИ с ДТ |ПО|Стулает импульс и вновь считывает  чейку 13, с выхода ее схему «И ( чейки // и 12), с выхода первого разр да «единичка передаетс  на  чейку 19 и считывает ее, в схеме «сИ ( чейки 21 и 22) подтверждаетс  «нуль, а в  чейках 14, 17 записываетс  «единица ;
-по ВТИ считываютс   чейки 14 и 17 и подготавливаютс  схемы совпадени  на  чейках И, 12, 21 и 22, в  чейках 16, 18 и 23 подтверждаетс  «нуль ;
-по ТТИ подтверждаетс  «нуль в  чейке 7, «единица в  чейке 20 и происходит запись в  чейки 13 и 19;
-по очередному ПТИ импульсом с ДТ считы1ваЮТ1СЯ  чейка IS, схема «И ( чейки // и 12),  чейка 19, схема «И ( чейки 21 и 22),  чейка 20, подтверждаетс  «нуль в схеме «И ( чейки 24 и 25) и  роисходит запись в  чейки 14, 17, 18; то каждому ПТИ подтверждаетс  «нулевое состо ние в  чейках 16, 26 и 27;
-1ПО ВТИ считывают:с   чейки 14, 17, 18 и подготавливаютс  схемы «И во всех разр дах .распределител , а также подтверждаетс  «нуль в  чей;ках 15, 23 и 28;
-по ТТИ вновь подтверждаетс  «нуль в  чейке 7, записываютс  «единицы в  чейках 13, 19 и 20;
-по следующему ПТИ импульс С ДТ считывает  чейку 13, а с ее выхода схему «И
( чейки 11 и 12), с выхода первого разр да импульс поступает на  чейку 19, считывает ее, одновременно считываетс  схема «И ( чейки 21 и 22), и передает «единицу в третий разр д , где считываетс   чейка 20, с ее выхода схема «И ( чейки 24 и 25) и с выхода последнего разр да происходит запись в  чейки 7 и 10, одновременно восстанавливаетс  «единица в  чейках 14, 17 и 18;
- 1ПО ВТИ считываютс   чейки 14, 17 и 18, подготавливаютс  схемы «И ( чейки 11   12; 21 и 22; 24 и 2-5), подтверждаетс  «нуль в  чейках 15, 23 к 28 - «единица передвигаетс  из  чейки 10 в  чейку 9, «единица перезаписываетс  в схему «И ( чейки 5 и 5);
-по ТТИ считываетс   чейка 7 и «разрушаетс  схема «И ( чейки 5 и б), Подготавливаютс   чейки считывани  схем «И ( чейки 13, 19 и 20);
- по очередному ПТИ импульс со схемы ДТ не поступает, считываетс   чейка 5 и с ее выхода на вход распределител  импульсов ( чейки 13 и 14) поступает очередной импульс; на этом режим подготовки заканчиваетс  и начинаетс  режим поиска импульсов готовности информации к считыванию.
Режим обнаружени  импульса готовности и выдачи соответствую1щего импульса опрюса следующий: импульсы готовности (ИГ) поступают в соответствующий разр д распределител  (возможно одновременное поступление импульсов ГОТОВНОСТИ во все разр ды) и заПоминаютс  в  чейках 15, 23 и 28.
Предположим, что во второй .разр д распределител  синхронно с ТТИ посту1пил ИГ, разрушивший схему «И ( чейки 21 и 22), и запомнилс  в  чейке 23, тогда:
ПТИ с  чей-ки 9 на  чейки 13 и 14 поступит импульс и считает  чейку 13, с выхода ее считает схему «И ( чейки // и 12) и перейдет -во второй разр д распределител , считает  чейку 19, с выхода которой считает схему «И ( чейки 21 и 22) без выдачи инфармации , т. е. произойдет останов на том разр де распределител , в который поступил импульс готовности; по этому же такту произойдет запись «единицы в  чейки 14 и 17;
-по ВТИ считаютс   чейки 14 и 17, произойдет подготовка первой и второй схем «И,
что исключит пропуск поступающих по стохостическому закону ИГ, подтвердитс  «нулевое состо 1ние в  чейках 10 w. 15 vi с  чейки 23 на устройство, выдавшее ИГ, поступит импульс опроса (ИО), при этом произойдет подготовка  чейки 26 передачи;
-по ТТИ подготов тс   чейки 13 и 19, подтвердитс  «единица в  чейке
- по ПТИ подтвердитс  «нулевое ,состо кие в  чейках 16 и 27, считает1с   чейка 26 передачи и с ее выхода импульс поступит на третий .разр д, где считает  чейку 20, с ее выхода схему «И ( чейки 24 и 25), с выхода схемы «И поступит на  чейку / импульс с выхода  чейки 25 установит в «единичное состо ние  чейку 18 подготовки третьей схемы
-гю ВТИ подтвердитс  «нулевое состо ние в  чейках 14 и 17, считаютс   чейка 10 и запись «еди1НИ1ца в  чейке 9, считаетс   чейка 18 и подготовитс  схема «И ( чейки 24 и
-ПО ТТИ подтвердитс  «единичное состо ние в  чейках 13 и 19 и ююдтотювитс   чейка 20;
-ло ПТИ с выхода  чейки 9 поступит импульс на вход распределител  импульсов, и он вновь перейдет в режим поиска импульсов готовности .
П ip е д м е т изобретени 
Распределитель импульсов на ферриттранзисторных  чейках, содержащий блок уиравлени , выполненный на генераторе одиночных импульсов и динамическом триггере, распределительный регистр, каждый разр д которого содержит схему совпадени ,  чейку считывани , подготовки, .пам ти и передачи, а также линию задержки, отличающийс  тем, что, с делью гговышени  быстродействи  и повышени  надежности работы, выход каждой схемы совпадени  предыдущего разр да соединен со входом  чеек считывани  и подготовки последующего разр да .распределительного регистра, вход схемы совпадени  подключеп к соответствующей тактовой щине, выход  чейки передачи предыдущего разр да соединен ico входом  чейки считывани  последующего разр да, выход  чейки передачи последнего разр да соединен через линию задержки со ВХОДО.М динамического триггера и  чейкой считывани  первого разр да.
SU1651221A 1971-05-08 1971-05-08 Распределитель импульсов SU372692A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1651221A SU372692A1 (ru) 1971-05-08 1971-05-08 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1651221A SU372692A1 (ru) 1971-05-08 1971-05-08 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU372692A1 true SU372692A1 (ru) 1973-03-01

Family

ID=20473661

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1651221A SU372692A1 (ru) 1971-05-08 1971-05-08 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU372692A1 (ru)

Similar Documents

Publication Publication Date Title
SU372692A1 (ru) Распределитель импульсов
SU1160410A1 (ru) Устройство адресации пам ти
SU1264239A1 (ru) Буферное запоминающее устройство
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU832565A1 (ru) Устройство дл испытани логичес-КиХ блОКОВ
SU1370742A1 (ru) Преобразователь последовательности импульсов
SU1689957A1 (ru) Устройство пр мого доступа в пам ть ЭВМ
SU424196A1 (ru) Устройство для считывания и контроля информации с перфокарт
SU470927A1 (ru) Устройство мажоритарного декотировани при трехкратном повторении дискретной информации
RU1508825C (ru) Устройство дл ввода информации
SU1172085A1 (ru) Устройство дл опроса информационных датчиков
SU1410033A1 (ru) Логический анализатор
SU1249583A1 (ru) Буферное запоминающее устройство
SU497581A1 (ru) Устройство дл регистрации информации
SU720507A1 (ru) Буферное запоминающее устройство
SU1383324A1 (ru) Устройство дл задержки цифровой информации
SU1453597A1 (ru) Преобразователь двоичного кода во временной интервал
SU442471A1 (ru) Устройство дл обработки и передачи информации
SU1238068A1 (ru) Генератор многомерных случайных величин
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU490120A1 (ru) Устройство дл суммировани
SU1499347A1 (ru) Устройство дл контрол дискретных сигналов
SU1168958A1 (ru) Устройство дл ввода информации
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков