SU1383324A1 - Устройство дл задержки цифровой информации - Google Patents

Устройство дл задержки цифровой информации Download PDF

Info

Publication number
SU1383324A1
SU1383324A1 SU864134361A SU4134361A SU1383324A1 SU 1383324 A1 SU1383324 A1 SU 1383324A1 SU 864134361 A SU864134361 A SU 864134361A SU 4134361 A SU4134361 A SU 4134361A SU 1383324 A1 SU1383324 A1 SU 1383324A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
switches
inputs
outputs
input
Prior art date
Application number
SU864134361A
Other languages
English (en)
Inventor
Владимир Николаевич Лацин
Евгений Леонидович Полин
Александр Валентинович Дрозд
Валентина Анатольевна Минченко
Алла Евгеньевна Малярчук
Original Assignee
Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU864134361A priority Critical patent/SU1383324A1/ru
Application granted granted Critical
Publication of SU1383324A1 publication Critical patent/SU1383324A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть примене но дл  задержки передаваемой информации . Целью изобретени   вл етс  повышение надежности устройства. Устройство содержит счетчик 1 адреса, первую группу коммутаторов 2, входной регистр 3, накопитель 4, выходной регистр 5, вторую группу коммутаторов 1 6, блок 7 формировани  сигналов отказа , входы 8 кода задержки, тактовый вход 9, информационные входы 10 и информационные выходы 11. С -каждым так- т-лм из очередной  чейки накопител  . ; считываетс  информационное слово и в нее записываетс  новое информационное слово. Блок 7 осуществл ет выборку контрольных сигналов из считанной из накопител  4 информации и сравнение их с контрольными сигналами , записанными в накопитель 4 вмест е с информационным словом, на основании этого формирует единичные сигналы в случа х отказов разр дов накопител  4. Сигнагы отказа управл ют коммутаторами 2 таким образом, что старшие раз- .р ды информационного слова записываютс  в работоспособные разр ды на- копител  4, в результате чего-сохран етс  максимально возможна  точность записываемого в накопитель 4 информационного слова. 1 ил. 2 табл. i (Л оо 00 СА ОО к иС

Description

143
Изобретение относитс  к вычислительной технике и может быть применено дл  задержки передаваемой информации .
Цель изобретени  - повьппение на-i дежности устройства.
На чертеже представлена структурна  схема устройства.
Устройство содержит счетчик 1 адреса , первую группу коммутаторов 2, входной регистр 3, Накопитель 4, выходной регистр 5, вторую группу ком-. мутаторов 6, блок 7 формировани  сигналов отказа, входы 8 код задержки, тактовый вход 9, информационные входы 10, информационные выходы 11. Коммутаторы 2 и 6 реализованы аналогичным образом.
Устройство работает следующим образом .
Рассмотрим его работу дл  случа  задержки п-разр дного слова, состо щего из m 1-разр дных слогов, где т, .
В начальный момент времени на входы 8 счетчика 1 поступает код К за- держки и сопровождающие его сигналы приема, под действием которых счетчик 1 формирует и подает на адресньй вход накопител  4 последовательность чений адреса, повтор емых через тактов работы устройства (каждое значение адреса - всего их К - устанавливаетс  на врем  одного такта рабо- ты устройства).Такты работы устройства определ ютс  синхроимпульсами типа меандр поступающими на вход 9. В первой половине такта происходит чтение информации из накопител  4, на вход записи-чтени  которого поступают синхроимпульсы, а по срезу синхроимпульса считанна  информаци  записываетс  в выходной регистр 5, во второй половине такта информаци  из per гистра 3 записываетс  в  чейку нако-i пител  4, из которой в первой половине такта считана информаци .
На информационные входы коммутаторов 2 поступает слово, состо щее из m 1-разр дных слогов (каждый слоГ со своими контрольными разр дами).
Кажда  из m групп коммутаторов 2 обрабатьшает соответствующий слог. На управл ющие входы коммутаторов 2 поступают сигналы отказа, выработанные блоком 7 в результате обработки считанной информации в данном такте. Сигнал отказа равен логической 1, еезна - К
, л,
групп коммутато-
ли в слоге, которому он соответствует , произошел отказ. Сигнал отказа определ етс  в результате сравнени  контрольных сигналов, сопровождающих каждый слог, с результатом вычисле-., ни  контрольных разр дов в блоке 7 на основе считанной информации в данном такте. Рассмотрим работу коммутаторов 2 дл  случа  слова, например, состо щего из четырех слогов а, в, с, d (где а-старший). Им соответствуют например , сигналы отказа О О,, 0, Од. Тогда работа коммутаторов 2 определ етс  табл. 1, где КВх., КВх, КВх, КВхд - выходы ров 2, при этом КВхэ - выходы, соответствующие старшей группе.
Знак X в табл.1 соответствует безразличному состо нию соответствующего из коммутаторов 2, поскольку по линии передачи информации, соответствующей этой группе коммутаторов, блок 7 вы вил отказ.
Из табл.1 следует, что коммутатор 2 соответствующий i-му слогу, где О 4 i га,осуществл ет коммутацию с m-i направлений на одно, причем ком-, мутатор 2 дл  i (m-l)-ro слова (например , дл  ) осуществл ет св зь соответствующего разр да регистра 3 с соответствующим из информационных входов 10. Управл ющими сигналами коммутаторов 2 з-го слога  вл ютс 
отказа О
1+1
О
, . .. ,0
Через регистр 3 информаци  поступает на накопитель 4, где задерживаетс  на требуемое количество к так- тов. Из накопител  4 задержанна  информаци  поступает через регистр 5 в блок 7 к на входы коммутаторов 6.
Кажда  из m групп коммутаторов 6 обрабатывает соответствующий слог информационного слова.
На управл ющие входы коммутаторов 6 поступают m сигналов отказа из блока 7, Рассмотрим работу выходного коммутатора также дл  случа  записи в накопитель 4 слова из четырех слогов а, Ь, с, d, (а - старший слог). Работа коммутаторов 6 описываетс  табл,2, где КВых 3, КВых, КВьпСо - сигналы на выходах коммутаторов 6 группы , соответствующей слогу, из которых К Вых 3 - выходы коммутаторов 6 группы , соответствующей старшему слогу.
Значение X в табл.2 соответствует безразличному состо нию соответствующего коммутатора 6 дл  случа , когда, .
например, обнаружены отказы в накопителе 4 и нерабочими  вл ютс  г младших групп коммутаторов 6, где г - число сигналов отказа, выработанных блоком 7.
Из табл.2 следует, что коммутаторы 6 дл  i-ro слога где i 0,1,.. . ,tn-I, осуществл ет коммутацию с i+l направлений на одно, при этом коммутатор 6 дл  младшего (0-го) слова отсутствует , из этого слога поступает информаци  нетюсредственно на соответствующий выход 11, при этом сигналами на управл ющих входах коммутаторов 6  вл ютс  сигналы отказа Oi,...,.
Предлагаемое устройство позвол ет сохранить максимально возможную точность задерживаемой информации при отказе части разр дов накопител  4 путем записи в работоспособные разр ды накопител  4 старшей части информационного слова.

Claims (1)

  1. Формула изобретени 
    Устройство дл  задержки цифровой информации, содержащее накопитель, входной регистр, выходной регистр и счетчик адреса, счетный вход которого , вход записи-чтени  накопител  и входы управлени  входного и выходного регистров объединены и  вл ютс  тактовым входом устройства, входами кода задержки которого  вл ютс  установочные входы счетчика адреса, выход которого подключен к адресному входу накопител , информационные входы и выходы которого соединены соответст-i венно с выходами входного регистра и с информационными входами выходного регистра, отличающеес  тем, что, с целью повышени  надежно - сти устройства., в него введены перва  и втора  группы коммутаторов и блок .формировани  сигналов отказа, входы которого соединены с выходами выходного регистра и информационными входами коммутаторов второй группы, управл ющие входы которых подключены к выходам блока формировани  сигналов отказа и управл ющим входам коммутаторов первой группы, выходы которых соединены с информационными входами входного регистра, причем информационные входы коммутаторов первой тру; пы  вл ютс  информационными входами устройства, информационными выходами которого  вл ютс  выходы коммутаторов второй группы.
    т а б л и и а 1
    О
    О
    Продолжение табл.1
SU864134361A 1986-10-13 1986-10-13 Устройство дл задержки цифровой информации SU1383324A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864134361A SU1383324A1 (ru) 1986-10-13 1986-10-13 Устройство дл задержки цифровой информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864134361A SU1383324A1 (ru) 1986-10-13 1986-10-13 Устройство дл задержки цифровой информации

Publications (1)

Publication Number Publication Date
SU1383324A1 true SU1383324A1 (ru) 1988-03-23

Family

ID=21262762

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864134361A SU1383324A1 (ru) 1986-10-13 1986-10-13 Устройство дл задержки цифровой информации

Country Status (1)

Country Link
SU (1) SU1383324A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 932566, кл. G 11 С 19/00, 1980. Авторское свидетельство СССР № 1193653, кл.С 06 F 1/04, 1984. *

Similar Documents

Publication Publication Date Title
SU1383324A1 (ru) Устройство дл задержки цифровой информации
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1215137A1 (ru) Запоминающее устройство с коррекцией информации
SU1396160A1 (ru) Запоминающее устройство с тестовым самоконтролем
SU1249583A1 (ru) Буферное запоминающее устройство
SU1536365A1 (ru) Устройство дл ввода информации
SU1264239A1 (ru) Буферное запоминающее устройство
SU1265860A1 (ru) Запоминающее устройство с самоконтролем
SU1010651A1 (ru) Запоминающее устройство с самоконтролем
SU1309028A1 (ru) Устройство дл обнаружени ошибок в коде " @ из @
SU1444744A1 (ru) Программируемое устройство дл вычислени логических функций
SU1387004A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
SU1112362A1 (ru) Устройство дл сортировки чисел
SU378945A1 (ru) Устройство для микропрограммного управления
SU1705876A1 (ru) Устройство дл контрол блоков оперативной пам ти
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем
SU1642472A1 (ru) Устройство дл контрол выполнени последовательности действий оператора
SU1273911A1 (ru) Многоканальное устройство дл ввода аналоговых данных
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU1570041A1 (ru) Резервированный счетчик
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов
SU970480A1 (ru) Запоминающее устройство с самоконтролем
SU1510006A1 (ru) Устройство дл контрол канала цифровой магнитной записи-воспроизведени
SU1569905A1 (ru) Запоминающее устройство с самоконтролем
SU1065884A1 (ru) Запоминающее устройство с самоконтролем