SU1370742A1 - Преобразователь последовательности импульсов - Google Patents

Преобразователь последовательности импульсов Download PDF

Info

Publication number
SU1370742A1
SU1370742A1 SU864107741A SU4107741A SU1370742A1 SU 1370742 A1 SU1370742 A1 SU 1370742A1 SU 864107741 A SU864107741 A SU 864107741A SU 4107741 A SU4107741 A SU 4107741A SU 1370742 A1 SU1370742 A1 SU 1370742A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
output
outputs
pulse generator
Prior art date
Application number
SU864107741A
Other languages
English (en)
Inventor
Александр Константинович Уткин
Original Assignee
Предприятие П/Я В-2962
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2962 filed Critical Предприятие П/Я В-2962
Priority to SU864107741A priority Critical patent/SU1370742A1/ru
Application granted granted Critical
Publication of SU1370742A1 publication Critical patent/SU1370742A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Abstract

Изобретение относитс  к радиотехнике и может быть использовано в системах синхронизации, диагностики, устройствах автоматики. Целью изобретени   вл етс  расширение диапазонов длительностей формируемых выходных импульсов и повышение надежности. Дл  достижени  цели в преобразователь дополнительно введены делитель 6 частоты, элемент И-НЕ 7, элемент НЕ 8, генератор 9 одиночного импульса и регистр 10. Кроме того, устройство содержит генератор 1 импульсов, счетчики 2 и 3, запоминающие блоки 4 и 5, шину 11 дл  подачи сигналов разрешени , входную шину 12 и выходную шину 13. Период работы преобразовател  и длительность формируе- Мз1х импульсов определ ютс  числом разр дов счетчика 2 и разр дностью первого запоминающего блока 4,а также числом разр дов счетчика 3. Требуемое количество выходных сиг налов преобразовател  определ ет разр дноспь блока 5 и регистра 10. 1 ил. ю (Л

Description

со о 4 to
1
Изобретение от шситс  к ра; ио Г ех- нике и может быть ислюльзонако в системах синхронизации, диагностики, устройствах автоматики.
Целью изобретени   вл етс  расширение диапазона длительностей формируемых выходных сигналов и повышение надежности.
На чертеже изображен преобразова- тель,
Преобразователь содержит генератор 1 импульсов, первый 2, второй 3 счетчики, первый 4 и второй 5 запоминающие блоки, делитель 6 частоты, элемент И-НЕ 7, элемент }{Е 8, генератор 9 одиночного импульса, регистр 10. Шина 1 1 служит дл  подачи сигнала разрешени , на входную шину 12 подаетс  код начального адреса эапом нающих блоков 4 и 5, выходные сигналы снимаютс  с шины 13. В первый запоминающий блок 4 записываютс  инвер ные коды значений интервалов времени во второй запоминающий блок записы- ваютс  коды значений выходных сигналов на данных интервалах.
Адресные входы первого 4 и второго 5 запоминающих блоков поразр дно соединены с выходами второго счег- сика 3, делитель частоты 6 соединен своим выходом со счетным входом первого счетчика 2, информационные входы которого поразр дно соединены с выходами первого запоминающего б пока 4, вход синхронизации генератора одиночного импульса 9 соединен с выходом генератора 1 импульсов и входом делител  6 частоты, а выход - с входом записи первого счетчика 2, первый вход элемента И-НЕ 7 соединен с выходом переноса первого счетчика
2,выход элемента НЕ 8 соединен с входом запуска генератора 9 одиноч- ного импульса, информационные входы регистра 10 поразр дно соединены с выходами второго зaпo шнaющeгo блока 5, выходы  вл ютс  выходами преобразовател , а вход записи соединен
со счетным входом второго счетчика
3,входом элемента К 8 и выходом элемента И-НЕ 7, причем вход записи второго счетчика 3 соединен с вторым входом элемента И-НЕ 7, входом обнулени  регистра и шиной 11 сигнала разрешени , а информационные входы второго счетчика 3 соединены с шиной 12 кода начального адреса.
0 5
0 Q
г
0
5
Преор1разовате:1}1 рабо г ает следующим образом.
Ло подачи сигнала разрешени  второй счетчик 3 находитс  в режиме записи,ре г истр 10 в } улеис)м состо нии, а на выходе элемента И-НЕ 7 имеетс  сиг - нал. Следовательно, на выходах преобразовател  сигналы отсутствуют, на ыходах второго счетчика 3 имеет - с  подаваемый на его информационные входы код начального адреса первого 4 и второго 5 запоминающих блоков, а на выходе элемента НЕ 8 сигнал от- сутствует. При этом на выходах первого запоминающего блока 4 имеетс  код начального значени  интервала времени , поступающий на информационные входы первого счетчика, а на выходах второго запоминающего блока 5 имеетс  начальный код значений выходных с:игналов, поступающий на информационные входы регистра 10. Импульсы с частотой f, поступают с выхода генератора 1 импульсов на вход делител  6 частоты и вход синхронизации генератора 9 одиночного импульса. С выхода делител  6 частоты импульсы с частотой, равной f,- , поступают на счетный вход первого счетчика 2. При этом импульс, поступающий с выхода переноса данного счетчика на первый вход элемента И-НЕ 7, не оказывает вли ни  на значение сигнала на выходе этого элемент а, так как на его втором входе отсутствует сигнал разрешени .
Нри подаче сигнала разрешени  второй счетчик 3 переводитс  из режима записи в режим счета, а регистр 10 переводитс  из режима обнулени  в режим записи. Одновременно на выходе элемента И-НЕ 7 образуетс  отрицательный фронт, по которому в регистр 10 производитс  запись начального кода значений выходных сигналов и, следовательно , по вление этого кода на выходах преобразовател , а на выходе элемента НЕ 8 образуетс  положительный фронт, по KOTOpcjMy генератор 9 одиночного импульса формирует импульс . По этому импульсу в первый счетчик 2 записываетс  инверсный код начального значени  интервала времь - ни. При поступлении на счетный вход первого счетчика 2 числа импульсов, соответствующих коду начального значени  интервала времени, на выходе переноса его по вл етс  отрицатель3
иыи нмпу,П,с, пос гупаюший на первын вход элемента И-НЕ 7. При этом на выходе данного элемента образуетс  положительный импульс, а на выходе элемента НЕ 8 соответственно отрицательный . По переднему фронту положительного импульса с выхода элемента И-НЕ 7 происходит увеличение на единицу состо ни  второго счетчика 3, что приводит к соответствующему изменению адреса первого 4 и второго 5 запоминающих блоков и, следовательно , по влению на выходах этих блоков инверсного кода значени  последующего интервала времени и кода значений выходных сигналов на данном интервале . По заднему фронту положительного импульса с выхода элемента И-НЕ 7
U0742
р дность второго эaпo mнaюIueгo блока 5 и регистра 10.

Claims (1)

  1. Формула изобретени  Преобразователь последовательности импульсов, содержищий первый счетчик , второй счетчик, первый и второй запоминающие блоки, адресные входы
    которых поразр дно соединены с выходами второго счетчика, и генератор импульсов,отличающийс  тем, что, с целью расширени  диапазона длительностей формируемых выходных сигналов и повышени  надежности , в него введены генератор одиночного импульса, элемент И-НЕ, элемент НЕ, регистр и делитель частоты, соединенный своим выходом со счетным
    производитс  запись кода значений вы-20 входом первого счетчика, информацион25
    ходных сигналов в регистр 10 и по вление его на выходах преобразовател . По заднему фронту отрицательного импульса с выхода элемента НЕ 8 генератор 9 одиночного импульса вырабатывает импульс, по которому в первый счетчик 2 производитс  запись инверсного кода значени  последующего интервала времени. Затем цикл отсчета интервала времени, 0 установка последующего кода значений выходных сигналов и запись инверсно - го кода значени  последующего интервала времени повтор етс .
    Период работы преобразовател , как и длительность формируемых выходных сигналов, определ етс  числом разр дов первого счетчика 2 и разр дностью первого запоминающего блока 4, а также числом разр дов второ- Q го счетчика 3. Количество изменений выходных сигналов также определ етс  числом разр дов второго счетчика 3. Требуемое количество выходных сигна35
    ные входы которого поразр дно соединены с выходами первого запоминающего блока, вход синхронизации генератора одиночного импульса соединен с выходом генератора импульсов и входом делител  частоты, а выход - с входом записи первого счетчика, первый вход элемента И-НЕ соединен с выходом переноса первого счетчика, выход элемента НЕ соединен с входом запуска генератора одиночного импульса , информационные входы регистра поразр дно соединены с выходами второго запоминающего блока, выходы  вл ютс  выходами преобразовател , а вход записи соединен со счетчным входом второго счетчика, входом элемента НЕ и выходом элемента И-НЕ, причем вход записи второго счетчика соединен с вторым входом элемента И-НЕ, входом обнулени  регистра и щиной сигнала разрешени , иа информационные входы второго счетчика соединены с шиной кода начального адрелов преобразовател  определ ет раз- д
    5
    0
    Q
    5
    ные входы которого поразр дно соединены с выходами первого запоминающего блока, вход синхронизации генератора одиночного импульса соединен с выходом генератора импульсов и входом делител  частоты, а выход - с входом записи первого счетчика, первый вход элемента И-НЕ соединен с выходом переноса первого счетчика, выход элемента НЕ соединен с входом запуска генератора одиночного импульса , информационные входы регистра поразр дно соединены с выходами второго запоминающего блока, выходы  вл ютс  выходами преобразовател , а вход записи соединен со счетчным входом второго счетчика, входом элемента НЕ и выходом элемента И-НЕ, причем вход записи второго счетчика соединен с вторым входом элемента И-НЕ, входом обнулени  регистра и щиной сигнала разрешени , иа информационные входы второго счетчика соединены с шиной кода начального адре
SU864107741A 1986-08-21 1986-08-21 Преобразователь последовательности импульсов SU1370742A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864107741A SU1370742A1 (ru) 1986-08-21 1986-08-21 Преобразователь последовательности импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864107741A SU1370742A1 (ru) 1986-08-21 1986-08-21 Преобразователь последовательности импульсов

Publications (1)

Publication Number Publication Date
SU1370742A1 true SU1370742A1 (ru) 1988-01-30

Family

ID=21252878

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864107741A SU1370742A1 (ru) 1986-08-21 1986-08-21 Преобразователь последовательности импульсов

Country Status (1)

Country Link
SU (1) SU1370742A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1045363, кл. Н 03 К 5/00, 1982. Авторское свидетельство СССР № 1195433, кл. Н 03 К 5/00, 1984. *

Similar Documents

Publication Publication Date Title
SU1370742A1 (ru) Преобразователь последовательности импульсов
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1732451A1 (ru) Селектор сигналов
SU1374430A1 (ru) Преобразователь частоты в код
SU1370754A1 (ru) Устройство дл контрол импульсов
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU1744712A1 (ru) Устройство дл магнитной записи цифровой информации
SU1157663A1 (ru) Генератор серий импульсов
SU1061128A1 (ru) Устройство дл ввода-вывода информации
SU1157569A1 (ru) Устройство дл записи цифровой информации
RU1805548C (ru) Преобразователь последовательного кода в параллельный
SU1539972A1 (ru) Генератор последовательности импульсов
SU1168958A1 (ru) Устройство дл ввода информации
SU1185633A1 (ru) Устройство дл передачи-приема информации
SU805483A1 (ru) Устройство дл задержки импульсов
SU1660004A1 (ru) Устройство для контроля микропроцессора
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU1427365A1 (ru) Генератор случайного процесса
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1654805A1 (ru) Генератор систем базисных функций
SU372692A1 (ru) Распределитель импульсов
SU955067A1 (ru) Устройство дл опроса информационных каналов
SU1249583A1 (ru) Буферное запоминающее устройство
SU1416963A1 (ru) Устройство дл формировани цифровых последовательностей
SU1420648A1 (ru) Формирователь импульсных последовательностей