SU1550561A1 - Устройство дл сбора и регистрации данных - Google Patents
Устройство дл сбора и регистрации данных Download PDFInfo
- Publication number
- SU1550561A1 SU1550561A1 SU874225945A SU4225945A SU1550561A1 SU 1550561 A1 SU1550561 A1 SU 1550561A1 SU 874225945 A SU874225945 A SU 874225945A SU 4225945 A SU4225945 A SU 4225945A SU 1550561 A1 SU1550561 A1 SU 1550561A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- register
- information
- outputs
- bits
- Prior art date
Links
Landscapes
- Debugging And Monitoring (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл обработки измерительной информации. Цель - упрощение устройства. Устройство содержит блок пам ти 1, регистры 2, 3, таймер 4, элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5, элементы И 6, элемент ИЛИ 7. Устройство обеспечивает запись в блок пам ти информационных посылок лишь в моменты изменени содержимого одного или нескольких разр дов входного информационного слова, причем с помощью регистра 3 может быть задана люба совокупность анализируемых разр дов. 1 ил.
Description
$
(Л
ел ел
О СЛ
о
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл обработки измерительной информации при проведении длительных экспериментов.
Цель изобретени - упрощение устройства .
На чертеже приведена блок-схема устройства дл сбора и регистрации JQ данных.
Устройство содержит блок 1 пам ти , регистр 2, регистр 3, таймер 4, .элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5, элементы И 6, и элемент ИЛИ 7.15
Устройство работает следующим образом .
На входы устройства поступает информаци в виде параллельного кода, котора записываетс в информационный 2Q регистр 2 в моменты поступлени им- |пульса на его управл ющий вход. В начальный момент времени регистры 2 обнулен, а в регистр 3 занесен код, определ ющий какие разр ды информаци- 25 онного слова будут анализироватьс . С помощью регистра 3 можно исключать вы- 1борочно разр ды информационного сло- |ва, изменение состо ни которых не 1 нужно учитывать при работе устройст- ва, например младшие разр ды, которые при преобразовании какой-либо физической величины в код могут многократно мен ть свое сост оние под воздействием помех и других мешающих факторов. , На выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 5.1-5.П при совпадении уровней сигналов на входах будет сигнал уровн О, при несовпадении - уровн 1. При поступлении 1-го же отличного от ну- л информационного слова на вход устройства , на выходах тех элементов 5.1- 5.п, входные сигналы которых имеют различные уровни,, по витс сигнал 1. Эти сигналы поступают на входы, элемен тов И 6, на вторые входы которых поступают сигналы с выходов регистра 3, при этом на выходах тех элементов И 6.1-б.п, на оба входа которых поступают сигналы 1, по витс сигнал 1
Таким образом, если изменение состо ни произошло в разр де информационного слова, который включен в число анализируемых (т.е. в регистре 3 записана 1 в соответствующей чейке). то на выходе элемента ИЛИ 7 сформируетс сигнал 1, который поступит на управл ющий вход блока 1 пам ти, разреша в последний запись информационной посылки в виде входного информационного слова и информации таймера 4. Одновременно сигнал 1 с выхода элемента ИЛИ 7 поступает на управл ющий вход регистра 2, разреша запись в регистр 2 входной информации. Поскольку при этом состо ни соответствующих разр дов на входе устройства и выходе регистра 2 станут одинаковыми , на выходах элемента 5 будут мен ть место уровни О, и сигнал на выходе элемента ИЛИ 7 также примет значение О. Предположим, что информационное слово на входе устройства изменилось . Если при этом в анализируемых разр дах не произошло изменение уровн , на управл ющем входе блока 1 пам ти будет иметь место сигнал уровн О, запрещающий запись в блок 1. В результате в блок 1 пам ти последовательно записываютс информационные посылки в момент изменени значени какого-либо из анализируемых разр дов входного информационного слова, при этом часть разр дов несет информацию о времени записи, а остальные разр ды содержат входное информационное слово Блок 1 пам ти последовательно заполн етс этими информационными посылками, которые в сжатом виде отображают изменени входной информации в течение длительного времени, что позвол ет производить запись информации, например измерительной, в течении длительных экспериментов, использу блоки пам ти сравнительно небольшой емкости . При этом дл измерительной информации анализируютс обычно старшие разр ды информационного слова, число которых можно измен ть посредством регистра 3, исход из заданной апертуры . Дл логической информации мо- жет быть задана люба совокупность анализируемых разр дов.
В качестве блока 1 пам ти может быть использован регистровый блок пам ти магазинного типа. В случае использовани блока пам ти адресного типа формирование кода адреса может быть осуществлено при помощи счетчика , вход которого подключен к выходу элемента ИЛИ 7, а выходы - к адресным входам блока 1 пам ти. При этом в качестве логических элементов, вход щих в состав устройства, могут быть использованы серийные микросхемы (например , дл блоков 2, 3 - К161 и Р2 или K155IM8, дл блока 5 - К155ЛП5,
л бл ока 155ДЦЗ).
6 51550561
К155ЛИ1, дл блока 7 па во ве вт хо а со вх ра по вы ра и
Claims (1)
- Формула изобретениУстройство дл сбора и регистрации данных, содержащее два регистра, элемент И, элемент ИЛИ, блок пам ти и таймер отличающеес тем, что, с целью упрощени устройства, оно дополнительно содержит п элемент тов ИСКЛЮЧАЮЩЕЕ ИЛИ, где,п - разр дность информационного слова, и п-1 элементов И, причем информационные10пам ти, информационными входами пер вого регистра и первыми входами соо ветствующих элементов ИСКЛЮЧАЮЩЕЕ И вторые входы которых соединены с вы ходами разр дов первого регистра, а выходы подключены к первым входам соответствующих элементов И, вторые входы которых соединены с выходами разр дов второго регистра, а выходы подключены к входам элемента ИЛИ, выход которого подключен к входам разрешени записи первого регистра и блока пам ти, информационные входвходы устройства соединены с информа- 15 второй группы которого соединены сционными входами первой группы блокапам ти, информационными входами первого регистра и первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ вторые входы которых соединены с выходами разр дов первого регистра, а выходы подключены к первым входам соответствующих элементов И, вторые входы которых соединены с выходами разр дов второго регистра, а выходы подключены к входам элемента ИЛИ, выход которого подключен к входам разрешени записи первого регистра и блока пам ти, информационные входывыходами таймера.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874225945A SU1550561A1 (ru) | 1987-01-19 | 1987-01-19 | Устройство дл сбора и регистрации данных |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874225945A SU1550561A1 (ru) | 1987-01-19 | 1987-01-19 | Устройство дл сбора и регистрации данных |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1550561A1 true SU1550561A1 (ru) | 1990-03-15 |
Family
ID=21296830
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874225945A SU1550561A1 (ru) | 1987-01-19 | 1987-01-19 | Устройство дл сбора и регистрации данных |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1550561A1 (ru) |
-
1987
- 1987-01-19 SU SU874225945A patent/SU1550561A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1319061, кл. G 08 С 19/28, 1986. Авторское свидетельство СССР №. 1277163, кл. G 08 С 19/28, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3984815A (en) | Time of event recorder | |
SU1550561A1 (ru) | Устройство дл сбора и регистрации данных | |
SU1026163A1 (ru) | Устройство дл управлени записью и считыванием информации | |
SU1363303A1 (ru) | Запоминающее устройство с исправлением ошибок | |
SU1176384A1 (ru) | Запоминающее устройство | |
SU1709293A2 (ru) | Устройство дл ввода информации | |
SU1619410A1 (ru) | Преобразователь кодов | |
SU1536366A1 (ru) | Устройство дл ввода-вывода информации | |
SU1626258A1 (ru) | Устройство дл идентификации признаков объектов | |
SU809345A1 (ru) | Устройство дл управлени блокомпАМ Ти | |
SU1234827A1 (ru) | Устройство дл упор дочени массива чисел | |
SU1396160A1 (ru) | Запоминающее устройство с тестовым самоконтролем | |
SU1429104A1 (ru) | Устройство дл вывода информации | |
SU1200347A1 (ru) | Устройство дл контрол адресных цепей блоков пам ти | |
JP2667702B2 (ja) | ポインタリセット方式 | |
SU1264239A1 (ru) | Буферное запоминающее устройство | |
SU1363225A2 (ru) | Устройство дл ввода информации | |
SU1195381A1 (ru) | Устройство дл магнитной записи цифровой информации | |
JPS5775046A (en) | Phose absorbing circuit | |
SU1238091A1 (ru) | Устройство дл вывода информации | |
SU1305691A2 (ru) | Многоканальное устройство ввода информации | |
SU1173446A1 (ru) | Запоминающее устройство | |
SU1481862A1 (ru) | Устройство дл контрол блоков пам ти | |
SU1575237A1 (ru) | Буферное запоминающее устройство | |
SU1388870A1 (ru) | Устройство дл контрол информации |