SU1176384A1 - Запоминающее устройство - Google Patents

Запоминающее устройство Download PDF

Info

Publication number
SU1176384A1
SU1176384A1 SU843725512A SU3725512A SU1176384A1 SU 1176384 A1 SU1176384 A1 SU 1176384A1 SU 843725512 A SU843725512 A SU 843725512A SU 3725512 A SU3725512 A SU 3725512A SU 1176384 A1 SU1176384 A1 SU 1176384A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
output
input
inputs
counting
Prior art date
Application number
SU843725512A
Other languages
English (en)
Inventor
Дмитрий Давыдович Натанзон
Original Assignee
Научно-Исследовательский Институт Гигиены Морского Транспорта
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Гигиены Морского Транспорта filed Critical Научно-Исследовательский Институт Гигиены Морского Транспорта
Priority to SU843725512A priority Critical patent/SU1176384A1/ru
Application granted granted Critical
Publication of SU1176384A1 publication Critical patent/SU1176384A1/ru

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

ЗАПОМИНАЩЕЕ УСТРОЙСТВО, содержащее одноразр дный блок пам ти , первый счетчик и второй счетчик , счетные входы которых  вл ютс  соответственно первым и вторым входами устройства, причем выход второго счетчика подключен к одним из адресных входов одноразр дного блока пам ти, отличающеес  тем, что, с целью упрощени  .устройства, в нем выход первого счетчика соединен с другими адресными входами одноразр дного блока пам ти , выход которого подключен к счетному входу первого счетчика, вход разрешени  счета которого и инфор- мацйонный вход одноразр дного бло.ка пам ти подключены к счетному входу второго счетчика, причем выход первого счетчика  вл етс  выходом устройства.

Description

1 Изобретение относитс  к вычислительной технике, в частности к устройствам хранени  числа импульсов , накопленных в процессе измерени  за определенное врем  набора, в счетчиковых структурах с пам тью Цель изобретени  - упрощение устройства,, На чертеже представлена структур на1 1 схема запоминающего устройства Устройство содержит первый счетчик 1, выходы которого соединены с частью разр дов адресного входа одноразр дного блока 2 пам ти Ар А| , начина  с младшего, второй счетчик 3, выходы которых соединены с остальными разр дами адресного входа блока 2 А .- А . Устройство работает следующим образом. В режиме счета- импульсов счетчик 1 измен ет свое состо ние от О до текущего, задава  адреса  чеек блока 2, в которые записывают с  сигналы 1 в соответствии со значением сигнала на информационном входе записи блока 2, равным потенц алу 1 на входе разрешени  счета счетчика 1. По окончании времени на бора сигнал на этом входе становит с  равным О (блокировка счета), при этом в  чейку по адресу, опреде л емому кодом счетчика 1 в момент времени окончани  набора, записывае с  О, Очередной набор импульсов произв дитс  при подаче на входе счетчика 1 сигнала разрешени  счета, равного 42. 1, при этом счетчик 3 измен ет свое состо ние на единицу, а счётчик 1 начинает новый цикл счета импульсов, в котором обращение к блоку 2 происходит описанным образом. Даннь й режим записи в запоминающее устройство продолжаетс  в процессе выполнени  всей серии наборов. При считывании по адресу, задаваемому кодом счетчика 3 и 4 исходным нулевым кодом счетчика,1, сигнал 1 с выхода блока 2.поступает на счетный вход счетчика 1 и измен ет его состо ние на единицу, При этом адрее  чейки .блока 2 измен етс  также на единицу, что влечет следующую выборку из пам ти .и т.д. Этот процесс продолжаетс  вплоть . до установлени  адреса  чейки с О содержимым. При выборке из этой  чейки О сигнала счет импульсов в счетчике 1 прекращаетс  и в счетчике 1 фиксируетс  число, записанное в блоке 2 пам ти. Так, например,. при записи числа. 5- в  чейках с номерами 0-4 записываетс  1, а в  чейке . При считывании в счетчи- . .ке 1 сигналы 1 с выходов первых п ти  чеек с номерами от О до 4 суммируютс , а на - чейке с номером5 счет останавливаетс , при этом в счетчик.е 1 фиксируетс  чиСло 5, которое быпо записано в пам ть. Очередна  выборка производитс  при добавлении 1 в счетчик 3 и обнулении счетчика 1..При этом описанный, процесс повторитс ..

Claims (1)

  1. ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее одноразрядный блок памя- ти, первый счетчик и второй счетчик, счетные входы которых являются соответственно первым и вторым входами устройства, причем выход второго счетчика подключен к одним из адресных входов одноразрядного блока памяти, отличающееся тем, что, с целью упрощения ,устройства, в нем выход первого счетчика соединен с другими адресными входами одноразрядного блока памяти, выход которого подключен к счетному входу первого счетчика, вход разрешения счета которого и инфор- β мационный вход одноразрядного бло !S ка памяти подключены к счетному входу второго счетчика, причем выход первого счетчика является выходом устройства.
    >
    ί 1176384 2
SU843725512A 1984-04-09 1984-04-09 Запоминающее устройство SU1176384A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843725512A SU1176384A1 (ru) 1984-04-09 1984-04-09 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843725512A SU1176384A1 (ru) 1984-04-09 1984-04-09 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1176384A1 true SU1176384A1 (ru) 1985-08-30

Family

ID=21113155

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843725512A SU1176384A1 (ru) 1984-04-09 1984-04-09 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1176384A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Полупроводниковые запоминающие устройства и их применение. Под.ред. А.Ю.Гордонова. Радио и св зь, 1981, с, 143. Ланцов А.Л., Зворыкин Д.Н., Осипов И.Ф. Цифровые устройства на комплементарных ОДП, интегральных микросхемах. М.: Радио и св зь, 1983, с. 124, рис. 4.1. *

Similar Documents

Publication Publication Date Title
SU1176384A1 (ru) Запоминающее устройство
SU1550561A1 (ru) Устройство дл сбора и регистрации данных
SU1196882A1 (ru) Многоканальное устройство ввода информации
SU1406596A1 (ru) Устройство дл регистрации результатов контрол
SU572828A1 (ru) Устройство дл сжати данных
SU567174A1 (ru) Устройство дл сжати информации
SU1282107A1 (ru) Устройство дл ввода информации
SU1117667A1 (ru) Устройство дл цифрового измерени ,запоминани и воспроизведени дискретных значений однократного сигнала
SU1552380A1 (ru) Преобразователь кодов
SU1325514A1 (ru) Устройство дл поиска информации
SU1536366A1 (ru) Устройство дл ввода-вывода информации
SU1524094A1 (ru) Буферное запоминающее устройство
SU1707758A1 (ru) Пересчетное устройство
SU1226528A1 (ru) Буферное запоминающее устройство
SU511710A1 (ru) Устройство дл преобразовани структуры дискретной информации
SU1487191A1 (ru) Многоканальный преобразователь код-напряжение ·
SU1354227A1 (ru) Устройство дл управлени форматом печати информации
SU1264239A1 (ru) Буферное запоминающее устройство
SU1575146A1 (ru) Устройство дл регистрации сейсмической информации
SU1277215A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1388899A1 (ru) Устройство дл определени характеристической функции
SU1681312A1 (ru) Устройство дл анализа параметров графа
SU1322256A1 (ru) Устройство дл сортировки информации
SU1319077A1 (ru) Запоминающее устройство
SU765881A1 (ru) Аналоговое запоминающее устройство