SU1707758A1 - Пересчетное устройство - Google Patents

Пересчетное устройство Download PDF

Info

Publication number
SU1707758A1
SU1707758A1 SU884626824A SU4626824A SU1707758A1 SU 1707758 A1 SU1707758 A1 SU 1707758A1 SU 884626824 A SU884626824 A SU 884626824A SU 4626824 A SU4626824 A SU 4626824A SU 1707758 A1 SU1707758 A1 SU 1707758A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counting
inputs
input
section
output
Prior art date
Application number
SU884626824A
Other languages
English (en)
Inventor
Георгий Анатольевич Пыко
Original Assignee
Предприятие П/Я А-1554
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1554 filed Critical Предприятие П/Я А-1554
Priority to SU884626824A priority Critical patent/SU1707758A1/ru
Application granted granted Critical
Publication of SU1707758A1 publication Critical patent/SU1707758A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки дискретной информации , в измерительной технике, в синхронизаторах . Цель изобретени  - расширение функциональных возможностей за счет, обеспечени  возможности изменени  коэффициента делени  при одновременном повышении быстродействи  - достигаетс  введением запоминающего устройства 3, шины 7 управлени  и элемента ИЛИ 4. Устройство также содержит N счетных секций 1i - IN, распределитель 2 импульсов, входную 5 и выходные 6 шины. 2 ил.

Description

Ё
VJ
О
4
ел
00
Изобретение относитс  к импульсной технике и может быть использовано в устройствах обработки дискретной информации , в измерительной технике, в синхронизаторах .
Цель изобретени  - расширение функциональных возможностей за счет обеспечени  возможности изменени  коэффициента пересчета при одновременном повышении быстродействи .
На фиг. 1 приведена электрическа  функциональна  схема устройства; на фиг.2 - временные диаграммы, по сн ющие работу устройства с трем  счетными секци ми.
Пересчетное устройство содержит N счетных секций 1i - IN, распределитель 2 импульсов, в качестве которого может быть использован регистр сдвига, запоминающее устройство 3, элемент ИЛИ 4, входную 5 и выходную 6 шины и шину 7 управлени , при этом входы синхронизации счетных секций 11 - 1м, соединены с входом синхронизации распределител  2 импульсов и с входной шиной 5, выходы распределител  2 импульсов с первого по (М-1)-й соединены с входами разрешени  записи счетных секций соответственно с второй 12 - по N-кэ 1м, с соответствующими входами элемента ИЛИ 4 и соответствующими входами первой группы адресных входов запоминающего устройства 3, втора  группа адресных входов которого соединена с шиной 7 управлени , выходы - с соответствующими информационными входами счетных секций 1i - 1rj, входы разрешени  счета которых соединены с выходом элемента ИЛИ 4. выход переноса каждой счетной секции соединен с входом разрешени  переноса последующей счетной секции, выход переноса последней счетной секции 1м соединен с выходной шиной 6, с входом разрешени  записи первой счетной секции 1 , и с информационным входом распределител  2 импульсов .
Пересчетное устройство работает следующим образом.
В режиме счета на входы синхронизации секций 1i - 1м и распределител  2 с шины 5 поступают тактовые импульсы (фиг.2 а). На выходе секции 1г: отсутствует сигнал переноса , на выходах распределител  2 присутствуют сигналы низкого уровн . На выходах устройства 3 присутствует код. который необходимо записать в секцию Ь. В момент, когда наполн ютс  все секции 1i - IN, на выходе секции IN и на шине 6 по вл етс  сигнал переноса в виде высокого уровн  (фиг.2 б.в ). В момент прихода следующего тактового импульса на шине 5 код с выхода
устройства 3 записываетс  в секцию 11, срабатывают секции 12, IN, на выходе секции IN пропадает сигнал переноса, срабатывает
распределитель 2. на первом его выходе
по вл етс  сигнал высокого уровн  (фиг.2 г), а на выходе элемента 4 - сигнал низкого уровн  (фиг.2 е). На выходах устройства 3 устанавливаетс  код, который необходимо записать в секцию 12. В момент по влени 
0 следующего импульса на шине 5 происходит запись когда в секцию 12, срабатывает распределитель 2 и на его первом выходе устанавливаетс  сигнал низкого уровн , а на втором выходе - сигнал высокого уровн .
5 На выходах устройства 3 устанавливаетс  код, который необходимо записать в секцию IN. В момент по влени  следующего импульса на шине 5 происходит запись этого кода в секцию IN, и устройство переходит в счетный
0 режим.
Коды, записываемые в секции 1i - IN, завис т от кода адреса, поступающего с шины 7, и определ ют коэффициент пересчета устройства.
5

Claims (1)

  1. Формула изобретени  Пересчетное устройство, содержащее N счетных секций и распределитель импульсов , выходы которого соединены с входами
    0 разрешени  записи всех счетных секций, кроме первой, вход синхронизации первой счетной секции соединен с входной шиной, FU- УОД переноса каждой счетной секции подключен к входу разрешени  переноса следу5 ющей счетной еекции, отличающеес  тем, что. с целью расширени  функциональных возможностей за счет обеспечени  возможности изменени  коэффициента пересчета при одновременном повышении
    0 быстродействи , в него введены запоминающее устройство, шина управлени  и элемент ИЛИ. причем выход переноса М-й счетной секции подключен к выходной шине , к входу разрешени  записи первой счет5 ной секции и к информационному входу распределител  импульсов, вход синхронизации первой счетной секции соединен с входами синхронизации остальных счетных секций и распределител  импульсов, вход
    0 разрешени  счета каждой счетной секции подключен к выходу элемента ИЛИ, информационные входы одноименных разр дов счетных секций соединены с соответствующим выходом запоминающего устрой5 ства, перва  группа адресных входов которого соединена с входами элемента ИЛИ и с соответствующими выходами распределител  импульсов, втора  группа адресных входов - с шиной управлени .
    frgffi u Запись
    О 7 2 A/
    P.
    , L
    Л-H-rL
    Фие.2
SU884626824A 1988-12-27 1988-12-27 Пересчетное устройство SU1707758A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884626824A SU1707758A1 (ru) 1988-12-27 1988-12-27 Пересчетное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884626824A SU1707758A1 (ru) 1988-12-27 1988-12-27 Пересчетное устройство

Publications (1)

Publication Number Publication Date
SU1707758A1 true SU1707758A1 (ru) 1992-01-23

Family

ID=21418088

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884626824A SU1707758A1 (ru) 1988-12-27 1988-12-27 Пересчетное устройство

Country Status (1)

Country Link
SU (1) SU1707758A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР М 1372615, кл. Н 03 К 23/66. 20.12.85. Авторское свидетельство СССР N 966915, кл. Н 03 К 23/66, 27.03.81. *

Similar Documents

Publication Publication Date Title
SU1707758A1 (ru) Пересчетное устройство
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1238165A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1108438A1 (ru) Устройство дл определени экстремального числа
SU1388951A1 (ru) Буферное запоминающее устройство
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1619410A1 (ru) Преобразователь кодов
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1280600A1 (ru) Устройство дл ввода информации
SU1686433A1 (ru) Многоканальное устройство дл вычислени модульной коррел ционной функции
SU1531081A1 (ru) Таймер
SU743028A1 (ru) Буферное запоминающее устройство
SU1644390A1 (ru) Преобразователь параллельного кода в последовательный
SU1374430A1 (ru) Преобразователь частоты в код
SU1243095A1 (ru) Многоканальный преобразователь частоты в код
SU1495779A1 (ru) Устройство дл ввода информации
SU1732332A1 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1575146A1 (ru) Устройство дл регистрации сейсмической информации
SU1267412A1 (ru) Устройство микропрограммного управлени
SU1720028A1 (ru) Многоканальный фазометр
SU1734109A1 (ru) Устройство дл счета импульсов
SU1251185A1 (ru) Аналоговое запоминающее устройство
SU1328788A2 (ru) Многоканальный измеритель временных интервалов
SU1427370A1 (ru) Сигнатурный анализатор
SU1524038A1 (ru) Программируемый распределитель импульсов