SU1267412A1 - Устройство микропрограммного управлени - Google Patents
Устройство микропрограммного управлени Download PDFInfo
- Publication number
- SU1267412A1 SU1267412A1 SU843832640A SU3832640A SU1267412A1 SU 1267412 A1 SU1267412 A1 SU 1267412A1 SU 843832640 A SU843832640 A SU 843832640A SU 3832640 A SU3832640 A SU 3832640A SU 1267412 A1 SU1267412 A1 SU 1267412A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- register
- input
- micro
- address
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике, в частности к микропрограммным устройствам управлени , и может быть использовано в цифровых вычислительных системах . Целью изобретени вл етс упрощение устройства. Устройство содержит блок мультиплексоров 1, регистр 2 адреса, блок 3 пам ти микрокоманд , регистр 4 микрокоманд, элемент И 5, генератор 6 тактовых импульсов , сдвиговый регистр 7, вход и выходы . 2 ил. о S (Л О J 4:
Description
./
Изобретение относитс к автоматике и вычислительной технике, в частности к микропрограммным устройствам управлени , и может быть использовано в цифровых вычислительных системах.
Цель изобретени - упрощение устройства .
На фиг с 1 приведена функциональна схема устройства микропрограммного управлени на фиг, 2 - вр(2менна диаграмма вьшолнени 3-5,2- и 1-тактнь : микрокоманд.
Устройство содержит блок 1 культиплексоров , регистр 2 адреса, блок 3 пам ти микрокоманд, регистр 4 микрокоманд , элемент И 5, генератор 6 тактовых импульсов, сдвиговый регистр 7j вход 8 кода логических условий,, первый 9 и второй 10 выходы.
Устройство работает следующим образом ..
После выполнени очередной микрокоманды на выходе старшего разр да регистра 7 устанавливаетс 1, при 5 Ф
этом подаетс разрешающий потенциал на второй вход элемента И 5 и на вход синхронизации регистра 7, Последний переключаетс на прием информации с вьссода, блока 3 пам ти,
Исполнительньй адрес очередной микрокоманды формируетс модификацией адреса, поступающего из блока 3 пам ти и блока 1 -1ультиплексоров.
Ветвление в последовательности выполнени микрокоманд осуществл етс опросом блока 1 мультиплексоров путем подачи на его адресньй вход и вход выборки управл ющих сигналов с выхода регистра.4 микрокоманд.
Предположим, что устройство микропрограммного управлени должно сформировать последовательность микроко .манд, длительность которых составл ет 3 5, 2, 3 и 1 такта генератора 6 тактовых импульсов.
По очередному синхроимпульсу в регистр 2 адреса и регистр 4 микрокоманд из блока 3 пам ти занос тс соответственно адрес очередной микрокоманды и управл ющие биты дл работы операционного устройства, а выходы регистра 7 устанавливаютс в состо ние,.приведенное на временной диаграмме фиг,, 2 после первого импульса на выходе элемента И 5. При этом регистр 7 измен ет режим работы с приема на сдвиг вследствие изменени на входе управлени уровн
сигнала с выхода старшего разр да регистра 7 о
Сдвиг инфор1мации в регистре 7 осуществл етс ДС1 тех пор, пока на его выходе старшегоразр да вновь не по витс единице., В данном случае это произойдет после третьего импульса с выхода генератора 6 с приходом четвертого синхроимпульса осуществл етс ререзались нового состо ни регистра 7 и запись информации в регистры 2 и 4 адреса и микрокоманд соответственно«
Таким образом, измен состо ние
s регистра 7 после каждого синхроимпульса с выхода элемента И 5, можно регулировать длительность выполнени любой микрокоманды в пределах заданного в блоке 3 пам ти диапазона от
0 Т до пТ,, где п - разр дность регистра 7у Т - период повторени импульсов генератора б.
Устройство микропрограммного уп- равлени , содержащее блок пам ти микрокоманд регистр микрокоманд, регистр
адреса, блок м,льтиплексоров, элемент И и генератор тактовых импульсов, причем выход регистра адреса соединен с ацреснъш входом блока пам ти микрокоманд , выход пол микрооперации которого соединен с информационным входом регистра микрокоманд,, выход кода микроопера1.щи которого вл етс первЫм выходом устройства, выход кода анализируемых логических условий регистра микрокоманд соединен с управл ющим входом блока г-гультиплексоров, информаггионный вход которого вл етс входом логических условий устройства , входы си}гхронизации регистра адреса, и регистра микрокоманд соединены с выходом элемента И, выход блока мультиплексоров соединен с информационным входом младг их разр дов per гистра адреса, отличающеес тем, что, с це.пью упрощени , оно содержит сдвиговый регистр, информационный вход которого соединен с выходом кода длительности микрооперации регистра микрокоманд, первый вход элемента И соединен с входом разрешени сдвига, сдвигового регистра и с выходом старшего разр да сдвигового регистра, выход остальных разр дов которого вл етс вторым выходом . ормула изобретени
устройства, второй вход элемента И соединен с входом синхронизации сдвигового регистра и.с выходом генератора тактовых импульсов, выход пол адреса блока пам ти микрокоманд соединен с информационным входом старших разр дов регистра адреса .
fue, 2.
Claims (2)
- Формула изобретенияУстройство микропрограммного уп— равления, содержащее блок памяти микрокоманд, регистр микрокоманд, регистр адреса, блок мультиплексоров, элемент И и генератор тактовых импульсов, причем выход регистра адреса соединен с адресным входом блока памяти микрокоманд, выход поля микрооперации которого соединен с информационным входом регистра микрокоманд, выход кода микрооперации которого является первым выходом устройства, выход кода анализируемых логических условий регистра микрокоманд соединен с управляющим входом блока мультиплексоров, информационный вход которого является входом логических условий устройства, входы синхронизации регистра адреса и регистра микрокоманд соединены с выходом элемента И, выход блока мультиплексоров соединен с информационным входом младших разрядов регистра адреса, отличающеес я тем, что, с целью упрощения, оно содержит сдвиговый регистр, информационный вход которого соединен с выходом кода, длительности микрооперации регистра микрокоманд, первый вход элемента И соединен с входом разрешения сдвига сдвигового регистра и с выходом старшего разряда сдвигового регистра, выход остальных разрядов которого является вторым выходом .
- 3 12674 устройства, второй вход элемента И соединен с входом синхронизации сдвигового регистра и.с выходом генератора тактовых импульсов, выход по12 ля адреса блока памяти микрокоманд соединен с информационным входом старших разрядов регистра адреса.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843832640A SU1267412A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство микропрограммного управлени |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843832640A SU1267412A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство микропрограммного управлени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1267412A1 true SU1267412A1 (ru) | 1986-10-30 |
Family
ID=21154338
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843832640A SU1267412A1 (ru) | 1984-12-25 | 1984-12-25 | Устройство микропрограммного управлени |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1267412A1 (ru) |
-
1984
- 1984-12-25 SU SU843832640A patent/SU1267412A1/ru active
Non-Patent Citations (1)
Title |
---|
Д.вторское свидетельство СССР № 970367 кл. G 06 F 9/22, 1981. Авторское свидетельство СССР № 949657, кл. G 06 F 9/22, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1267412A1 (ru) | Устройство микропрограммного управлени | |
SU970367A1 (ru) | Микропрограммное управл ющее устройство | |
SU1200272A1 (ru) | Устройство дл ввода информации | |
SU1478193A1 (ru) | Перепрограммируемое устройство дл микропрограммного управлени | |
SU1709293A2 (ru) | Устройство дл ввода информации | |
SU1174919A1 (ru) | Устройство дл сравнени чисел | |
SU1256024A1 (ru) | Микропрограммное устройство дл тестового диагностировани и управлени | |
SU430371A1 (ru) | Датчик случайных чисел | |
SU1462281A1 (ru) | Генератор функций | |
SU1383369A1 (ru) | Генератор кодовых колец | |
SU1707758A1 (ru) | Пересчетное устройство | |
SU1043633A1 (ru) | Устройство дл сравнени чисел | |
SU710054A1 (ru) | Устройство дл распознавани двоичных знаков | |
SU1310822A1 (ru) | Устройство дл определени старшего значащего разр да | |
SU1087964A1 (ru) | Многоканальное устройство обегающего контрол | |
SU1689948A1 (ru) | Генератор случайных чисел | |
SU640294A1 (ru) | Микропрограммное устройство управлени | |
SU1176328A1 (ru) | Микропрограммное устройство управлени | |
SU1332318A1 (ru) | Многотактное микропрограммное устройство управлени | |
SU1659983A1 (ru) | Программируемое устройство управлени | |
SU1580360A1 (ru) | Микропрограммное устройство управлени | |
SU1370754A1 (ru) | Устройство дл контрол импульсов | |
SU583434A1 (ru) | Микропрограммное устройство управлени | |
SU1180896A1 (ru) | Сигнатурный анализатор | |
SU1295393A1 (ru) | Микропрограммное устройство управлени |