SU743028A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU743028A1
SU743028A1 SU782572644A SU2572644A SU743028A1 SU 743028 A1 SU743028 A1 SU 743028A1 SU 782572644 A SU782572644 A SU 782572644A SU 2572644 A SU2572644 A SU 2572644A SU 743028 A1 SU743028 A1 SU 743028A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
pulses
see
counter
Prior art date
Application number
SU782572644A
Other languages
English (en)
Inventor
Сема Павлович Вольфбейн
Светлана Георгиевна Новикова
Original Assignee
Предприятие П/Я А-1221
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1221 filed Critical Предприятие П/Я А-1221
Priority to SU782572644A priority Critical patent/SU743028A1/ru
Application granted granted Critical
Publication of SU743028A1 publication Critical patent/SU743028A1/ru

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

Изобретение относитр  к запоминающим ycTpoficTBat u Известно устройство, названное устройством эластичной пам ти , широко используемое в цифровых системах св зи 1 Однако это устройство обеспечивает возможность изменени  объема пам ти (итогового времени задержки) с одновременными вставками (выпадени ми) символов только на входе или только на вьь ходе устройства. Наиболее близким техническим решением к данному изобретению  вл етс  буферное запоминающее устройство, содержащее накопитель, счетчики записи и считьшани , подключенные к дешифраторам и блокам местного управлени  12 Недостатком этого устройства  вл етс  громоздкость и низка  надежность. При реализации устройства с большим временем задержки слишком сложными оказываютс  дешифраторы. Кроме того, необходимость промежуточных выводов  чеек пам ти накопител  не дает возможности использовать интегральные схемы средней степени интеграции. Цель изобретени  - повышение надежности и упрощение устройства. Поставленна  цель достигаетс  тем, что устройство содержит преобразователь кодов и ключ, информационные входы которого соединены соответственно со входом устройства и выходом накопител , управл ющий вход - с выходом счетчика записи, а выход - со входом накопител , входы преобразовател  кодов подключены соответственно к выходам накопител  и счетчика считывани , а выход преобразовател  кодов соединен с выходом устройства . На фиг. 1 изображена блок-схема ;1редложанного устройства; на фиг. 2 йремевна  диаграмма, по сн юща  работу устройства. Устройство содержит (см. фиг. 1) накопитель 1, состо щий из  чеек пам -
ти 2,1-2,4 (на фиг. 1 число Р  чеек дл  конкретности выбрано равным четы- .е. ), счетчик 3 считывани , счетчик 4 записи, ключ 5, npeo6pav3oватель б кодов,служадшй дл  преобразовани  дискретного сигнала, следующего со скоростью (Р+1) символов в секунду в дискретный сигнал, следующий со скоростью б символов в секунду. Устройство также содержит блоки 7 и 8 местного управлени  . Информационные входы ключа 5 соединены соответственно со входом 9 устройства и выходом нкопител  1, управл ющий вход - с выходом счетчика 4, а выход - со входом накопител  1. Входы преобразовател  6 подключены соответственно к выходам накопител  1 и счетчика 3, а выход соединен с выходом 10 устройства.
Устройство работает следующим образом .
На вход устройства поступает информационна  последовательность сигналов (фиг. 2 а). Посылки этой последовательности пронумерованы числами от 11 до 22.
Тактова  последовательность (см. фиг. 2.6), используема  дл  продвижени  информации в  чейках пам ти 2.1-2,4, имеет частоту следовани  в Р+1 раз выще частоты следовани  информационных посылок.
Эта же тактова  последовательность через блоки 7 и 8 поступает на счетчик 4: записи и счетчик 3 считывани . Коэффициент делени  счетчиков равен Р+1. Поэтому на выходе этих счетчиков формируютс  серии импульсов с длительностью импульса в один тактовый интер вал и периодом Р+1 тактовых интервалов .
На отрезке времени, запнимаемом одной информационной посылкой и равном (Р+1)-ому .тактовому интервалу, может по витьс  только один импульс, который может Занимать одно из Р+1 положений (позиций) в пределах одной информационной посылки. В нащем примере таких позиций 5.
Лмпульсы, сформированные счетчиком 3, по вл ютс  на четвертой позиции (см. фиг. 2 в), импульсы, сформированные счетчиком 4, на второй позиции (см. фиг. 2е). Позици , на которой по вл ютс  импульсы на выходе счетчика 3 или 4, зависит от его установки и может измен тьс  блоками 7 и 8, Осушествл ющими добавление или вычитание импульсов в тактовой последовательности .
Импульсы (см. фиг. 2 f ), сформированные на выходе счетчика 4 записи, поступают на вход ключа 5. На врем  длительности импульса ключ 5 соедин ет вход 9 устройства со входом первой  чейки пам ти 2,1 и тем самым разре- щает запись информационной последовательности (см. фиг. 2 CL) в первую  чейку пам ти 2.1. В промежутке между импульсами (см. фиг. 26) вход 9 уст ройства отключаетс  и восстанавливаетс  цепь обратной св зи, соедин юща  выход
последней  чейки пам ти 2.4 со входом первой  чейки пам ти 2,1. Таким образом , на позиции, отмеченной импульсами (см. фиг. 2) счетчика 3 (в нашем примере на четвертой), происходит запись бит информационной последовательности (см. фиг. ) в первую  чейку пам ти 2.1.
На фиг. 2 показаны номера информационных посылок на выходе первой
 чейки пам ти 2,1. Момент записи каждой из информационных посьшок определ етс  импульсами (фиг. 2 в). Кажда  информационна  посылка, записавшись в первую  чейку пам ти 2.1, вновь по вл етс  на выходе этой  чейки через четыре такта. Так как в пределах одной информационной посылки укладываетс  5 позиций, то информационна  посылка с определенным номером по вл етс  на
выходе первой  чейки пам ти 2,1 каждый раз на другой позиции: сначала на 4-ой, затем на 3-й, 2-ой, 1-.ой, 5-ой и, наконец, замен етс  новой посылкой .
На выходе последней (четвертой)  чейки пам ти 2.4 импульсна  последовательность ( фиг. 2 g) поступает на аход преобразовател  6. С помощью импульсов (см. фиг.. 2 е ), поступающих с выхода счетчика 3 на преобразователь 6; происходит считывание импульсов на выход 1О устройства. Каждый раз преобразователь 6 извлекает из последовательности (см. фиг2д) информационную посылку, совпавшую с импульсом (см. фиг. 2 в), запоминает и вьшодит ее на свой выход в пределах временного интервала, совпадающего с интервалом, зан тым информационной посылкой на входе 9 устройства.
Последовательность посылок на выходе преобразовател  6 (и значит, на
выводе 10 устройства) показана на фиг. 2 ж.
Запись происходит по импульсам, расположенным на четвертой позиции, а считывание - импульсами, расположенными на второй позиции.
Это расхождение фаз счетчиков записи 4 и считывани  3 и обеспечивает за-держку , равную 2.
Изменив позицию, занимаемую импуль&ами записи (см. фиг. 2 в) или импульсами считывани  (см. фиг, 2 е), можно измен ть величину задержки информации в устройстве. Это достигаетс  с помощью блока 7 при управлении по входу, либо блока 8 - при управлении по выходу. То, какой из блоков (7 или 8) используетс , определ ет моменты вставок и выпадени  бит, происход щие при изменении величины задержки в устройстве.
Предлагаемое устройство  вл етс  бсшее простым и надежным, чем известное .

Claims (2)

1.Патент США № 3042751, кл. &11 С 11/ОО, опублик. 1962.
2.Левин А. С. и Плоткин М. А,
v
сновы построени  цифровых систем передачи, М., Св зь, 1975, с. 86 (прототип).
SU782572644A 1978-01-25 1978-01-25 Буферное запоминающее устройство SU743028A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782572644A SU743028A1 (ru) 1978-01-25 1978-01-25 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782572644A SU743028A1 (ru) 1978-01-25 1978-01-25 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU743028A1 true SU743028A1 (ru) 1980-06-25

Family

ID=20745779

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782572644A SU743028A1 (ru) 1978-01-25 1978-01-25 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU743028A1 (ru)

Similar Documents

Publication Publication Date Title
US4713804A (en) Method and device for converting digital channel multiframes into packet multiframes
SU743028A1 (ru) Буферное запоминающее устройство
SU1388951A1 (ru) Буферное запоминающее устройство
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU1583938A1 (ru) Буферное запоминающее устройство
SU720507A1 (ru) Буферное запоминающее устройство
SU1707758A1 (ru) Пересчетное устройство
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
SU492042A1 (ru) Устройство согласовани потока сжатых приоритетных сообщений с каналом св зи
SU1046935A1 (ru) Пересчетное устройство
SU1229948A1 (ru) Устройство дл генерации пачек импульсов
SU1249583A1 (ru) Буферное запоминающее устройство
SU1111202A1 (ru) Буферное запоминающее устройство
SU1508260A1 (ru) Адаптивный коммутатор телеизмерительной системы
SU514439A1 (ru) Счетчик с устройством контрол
SU511710A1 (ru) Устройство дл преобразовани структуры дискретной информации
RU1775839C (ru) Цифровой формирователь с умножением частоты
RU2006076C1 (ru) Устройство для восстановления речевого сигнала
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU1302437A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU1251185A1 (ru) Аналоговое запоминающее устройство
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1483479A1 (ru) Устройство дл контрол знаний обучаемых
SU1608637A1 (ru) Устройство дл ввода информации
SU760159A1 (ru) Устройство для приема команд телеуправления 1