SU1166291A1 - Многоканальный преобразователь кода во временной интервал - Google Patents

Многоканальный преобразователь кода во временной интервал Download PDF

Info

Publication number
SU1166291A1
SU1166291A1 SU792807441D SU2807441D SU1166291A1 SU 1166291 A1 SU1166291 A1 SU 1166291A1 SU 792807441 D SU792807441 D SU 792807441D SU 2807441 D SU2807441 D SU 2807441D SU 1166291 A1 SU1166291 A1 SU 1166291A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
counter
outputs
output
Prior art date
Application number
SU792807441D
Other languages
English (en)
Inventor
Михаил Михайлович Галкин
Владимир Павлович Жабеев
Валерий Александрович Карпенко
Владимир Иванович Королькевич
Владимир Антонович Кротевич
Борис Петрович Подбаронов
Original Assignee
Киевское Проектно-Конструкторское Бюро Автоматизированных Систем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевское Проектно-Конструкторское Бюро Автоматизированных Систем Управления filed Critical Киевское Проектно-Конструкторское Бюро Автоматизированных Систем Управления
Application granted granted Critical
Publication of SU1166291A1 publication Critical patent/SU1166291A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

МНОГОКАНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ КОДА ВО ВРЕМЕННОЙ ИНТЕРВАЛ, содержащий генератор импульсов , запоминающее устройство, выходы которого соединены с первыми входами блока сравнени , вторые входы которого соединены с разр дными выходами счетчика, отличающийс  тем, что, с целью расширени  функциональных возможностей, он дополнительно содержит распределитель каналов, п элементов И и п триггеров, счетные входы которых соединены с выходами соответствующих элементов И, причем выход генератора импульсов соединен с входом распределител  каналов, (п-|-1)-и выход которого соединен со счетным входом счетчика , выход блока сравнени  объедин ет первые входы элементов И, а остальные п выходов распределител  каналов соединены с вторыми входами соответствующих п элементов И и адресными входами запоминающего устройства, при этом счетчик выполнен реверсивным.

Description

Пуск
Выход
а
Oi IsD
I
Изобретение относитс  к измерительной и вычислительной технике и может быть использовано при измерени х, передаче сигналов и обработке информации в системах автоматической обработки данных и управл ющих системах.
Известны многоканальные преобразователи кода во временной интервал, содержащие генератор, элемент И, триггер, счетчик, дешифратор и схемы сравнени  чисел, обладающие ограниченной функциональной возможностью 1.
Наиболее близким к изобретению но технической сущности  вл етс  преобразователь во временной интервал, содержащий генератор импульсов, подключенный к счетчику, схему сравнени , регистр, узел формировани  импульсов, запоминающее устройство и дешифратор 2.
Недостатками известного устройства  вл ютс  ограничение количества каналов разр дностью запоминающего устройства, невозможность преобразовани  одинаковых кодов по разным каналам, а также то, что запись кодов должна производитьс  в пор дке возрастани , что ограничивает функциональные возможности преобразовател  и усложн ет запись.
Цель изобретени  - расширение функциональных возможностей.
Поставленна  цель достигаетс  тем, что в многоканальный преобразователь кода во временной интервал, содержащий генератор импульсов, запоминающее устройство, выходы которого соединены с первыми входами блока сравнени , вторые входы которого соединены с разр дными выходами счетчика , донолнительно введены распределитель каналов, п элементов И и п триггеров, счетные входы которых соединены с выходами соответствующих элементов И, причем выход генератора импульсов соединен с входом раснределител  каналов, (п-Ь1)-й выход которого соединен со счетным входом счетчика , выход блока сравнени  объедин ет первые входы элементов И, а остальные п выходов распределител  каналов соединены с вторыми входами соответствующих п элементов И и адресными входами запоминающего устройства, при этом счетчик выполнен реверсивным.
На чертеже приведена блок-схема предлагаемого преобразовател .
Устройство содержит генератор 1 импульсов , распределитель 2 каналов, реверсивный счетчик 3, блок 4 сравнени , запоминающее устройство 5, п (по количеству каналов ) элементов И 6, п триггеров 7.
Устройство работает следующим образом.
В исходном состо нии распределитель 2 каналов, реверсивный счетчик 3 и триггеры 7 наход тс  в нулевом состо нии. При этом реверсивный счетчик 3 установлен в режим пр мого счета. В запоминающее устройство 5 по адресам, соответствующим номерам каналов, записываютс  цифровые коды временных интервалов.
По сигналу «Пуск тактовые импульсы 5 от генератора 1 поступают на вход распределител  2 каналов. При этом на выходе распределител  2 каналов устанавливаютс  кодовые комбинации, которые подаютс  на один из входов элементов И 6 и на адресные входы запоминающего устройства. 5.
Кажда  кодова  комбинаци  устанавливает разрешающий потенциал на входе только одного из элементов И 6, определ   таким образом жесткое соответствие между номером канала и адресом запоминающеJ го устройства 5. Сравнение цифрового кода запоминающего устройства 5 с кодом, устанавливаемым в реверсивном счетчике 3, производитс  в блоке 4 сравнени . В результате перебора всех кодовых комбинаций на выходе распределител  каналов 2, равных
0 числу каналов преобразовател , импульс с (п4-1)-го выхода распределител  2 поступает на счетный вход реверсивного счетчика 3, устанавлива  в нем очередной цифровой код, с которым также в блоке 4 сравнени  сравниваютс  цифровые коды запоминающего устройства 5. Такое сравнение вновь устанавливаемых в реверсивном счетчике 3 цифровых кодов происходит до момента переполнени  реверсивного счетчика 3.
Q При совпадении цифрового кода, записанного в запоминающем устройстве 5, с кодом реверсивного счетчика 3 на выходе блока 4 сравнени , а следовательно, на объединенных входах элементов И 6, по вл етс  сигнал. Этот сигнал через один из
элементов И 6 канала распределител , соответствующего адресу запоминающего устройства 5, по которому произошло сравнение , поступает на счетный вход соответствующего триггера и устанавливает его в единичное состо ние, формиру  начало вре0 менного интервала.
Аналогичное формирование переднего фронта временного интервала происходит по остальным каналам.
С момента переполнени  реверсивный счетчик 3 переходит в режим обратного счета. В этом режиме происходит аналогичное сравнение кодов запоминающего устройства 5 с убывающим значением кода реверсивного счетчика 3. В момент сравнени  импульсов с выхода блока 4 сравнени 
0 соответствующий триггер устанавливаетс  в нулевое состо ние, формиру  при этом конец временного интервала.
После переполнени  в режиме обратного счета реверсивный счетчик 3 переходит в режим пр мого счета, и цикл преобразова5 ни  повтор етс  аналогичным образом.
Таким образом, в результате сравнени  цифровых кодов запоминающего устройства 5 и кодов реверсивного счетчика 3
в режимах пр мого и обратного счета на выходе триггеров 7 формируютс  импульсы (временные интервалы), симметричные во времени относительно момента переключени  режимов пр мого и обратного счета реверсивного счетчика 3.
В результате сравнительного анализаизвестного и предлагаемого устройства видно , что емкость запоминающего устройства
предлагаемого преобразовател  в два раза меныие емкости запоминающего устройства известного преобразовател . В предлагаемом техническом рещенми в отличие от известного имеетс  возможность преобразовани  одинаковых кодов по различным каналам , запись кодов в запоминающее устройство произвольна , а разр дность запоминающего устройства не зависит от числа каналов.

Claims (1)

  1. МНОГОКАНАЛЬНЫЙ ПРЕОБРАЗОВАТЕЛЬ КОДА ВО ВРЕМЕННОЙ ИНТЕРВАЛ, содержащий генератор импульсов, запоминающее устройство, выходы которого соединены с первыми входами блока сравнения, вторые входы которого соединены с разрядными выходами счетчика, отличающийся тем, что, с целью расширения функциональных возможностей, он дополнительно содержит распределитель каналов, η элементов Йип триггеров, счетные входы которых соединены с выходами соответствующих элементов И, причем выход генератора импульсов соединен с входом распределителя каналов, (п-(-1)-й выход которого соединен со счетным входом счетчика, выход блока сравнения объединяет первые входы элементов И, а остальные η выходов распределителя каналов соединены с вторыми входами соответствующих η элементов И и адресными входами запоминающего устройства, при этом счетчик вы- с полнен реверсивным. ®
    SU ,,1166291
    I 166291
SU792807441D 1979-08-08 1979-08-08 Многоканальный преобразователь кода во временной интервал SU1166291A1 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792807441A SU826562A1 (ru) 1979-08-08 1979-08-08 Многоканальный преобразователь кода во временной. интервал

Publications (1)

Publication Number Publication Date
SU1166291A1 true SU1166291A1 (ru) 1985-07-07

Family

ID=20845375

Family Applications (2)

Application Number Title Priority Date Filing Date
SU792807441A SU826562A1 (ru) 1979-08-08 1979-08-08 Многоканальный преобразователь кода во временной. интервал
SU792807441D SU1166291A1 (ru) 1979-08-08 1979-08-08 Многоканальный преобразователь кода во временной интервал

Family Applications Before (1)

Application Number Title Priority Date Filing Date
SU792807441A SU826562A1 (ru) 1979-08-08 1979-08-08 Многоканальный преобразователь кода во временной. интервал

Country Status (1)

Country Link
SU (2) SU826562A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 484638, кл. Н 03 К 13/04, 1975. 2. Авторское свидетельство СССР № 369705, кл. Н 03 К 13/20, 1973. *

Also Published As

Publication number Publication date
SU826562A1 (ru) 1981-04-30

Similar Documents

Publication Publication Date Title
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1287025A1 (ru) Автоматический измеритель импульсной мощности СВЧ радиосигналов
SU1363460A1 (ru) Устройство дл аналого-цифрового преобразоввани
SU1267621A1 (ru) Многоканальный преобразователь код-частота
SU1345193A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
RU1775854C (ru) Управл емый делитель частоты следовани импульсов
SU1401479A1 (ru) Многофункциональный преобразователь
SU1363255A1 (ru) Устройство дл определени коррел ционной функции
SU1379939A1 (ru) Цифровой демодул тор сигналов с фазово-импульсной модул цией
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU1108438A1 (ru) Устройство дл определени экстремального числа
RU1798901C (ru) Однотактный умножитель частоты
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU728133A1 (ru) Устройство дл функционального преобразовани упор доченных массивов чисел
SU1388951A1 (ru) Буферное запоминающее устройство
SU1234974A1 (ru) Преобразователь последовательного кода в параллельный
SU1283976A1 (ru) Преобразователь кода в период повторени импульсов
SU1374430A1 (ru) Преобразователь частоты в код
SU1709528A1 (ru) Преобразователь кода в период повторени импульсов
SU1229966A1 (ru) Реверсивный преобразователь двоичного кода в двоично-дес тичный код
SU1720028A1 (ru) Многоканальный фазометр
SU1070532A1 (ru) Устройство дл формировани временных интервалов
SU1168958A1 (ru) Устройство дл ввода информации
SU1431069A1 (ru) Делитель частоты следовани импульсов