SU728133A1 - Устройство дл функционального преобразовани упор доченных массивов чисел - Google Patents

Устройство дл функционального преобразовани упор доченных массивов чисел Download PDF

Info

Publication number
SU728133A1
SU728133A1 SU782676075A SU2676075A SU728133A1 SU 728133 A1 SU728133 A1 SU 728133A1 SU 782676075 A SU782676075 A SU 782676075A SU 2676075 A SU2676075 A SU 2676075A SU 728133 A1 SU728133 A1 SU 728133A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
outputs
control
counter
Prior art date
Application number
SU782676075A
Other languages
English (en)
Inventor
Виталий Петрович Боюн
Original Assignee
Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Кибернетики Ан Украинской Сср filed Critical Ордена Ленина Институт Кибернетики Ан Украинской Сср
Priority to SU782676075A priority Critical patent/SU728133A1/ru
Application granted granted Critical
Publication of SU728133A1 publication Critical patent/SU728133A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Description

осзущёйтвл ёт прием чисел массива на регистр адреса, в соответствии с которыми блок пам ти выдает на регистр числа ранее записанные в блоке пам ти значени  фкнцйи. С той же тактовой частотой осуществл етсй считывание значений функции с регистра числа через группу элементов И на выход результата, Разр д ность и количество  чеек блока пам ти наход тс  в зависимости от требуемой точности представлени  функции. Обычно точность (S представлени  функции, количество N  чеек и разр дность п св заны между собой следующей зависимостью:-f/iS -2.
Так, например, при требуемой , точности представлени  функции о 0,001 количество  чеек блока пам ти , а разр дность задани  функции дЁОичным разр дам. Поэтому недостатком устройства-прототипа  вл етс  больша  емкость блока пам  й , koTopiafl резко увеличиваемс  е увеличением требуемой точности и определ етс  как бит,.
Целью изобретени   вл етс  сокращение аппаратурных затрат устройства за счет значительного сокращени  требуемого объема пам ти.
Дл  достижени  указанной цели устройство, содержащее регистр адреса , входы которого  вл ютс  информационными входами устройства, блок пам ти, группу элементов И, выходг: которых  вл ютс  информационными ;;. выходами устройства, блок управлени , тактовый вход которого  вл етс  тактовым входом устройства, дополнитёльно содержит .блок сравнени  и два счетчика. Причем выход 1 регистра адреса соединены с первой группой входов блока сравнени , втора  группа входов которого соединена с выходами первого счетчика, выход блока сравнени  соединен с управл ющим входом регистра адреса, управл ющим входом блока управлени  и управл ющими входами элементов И группы, входы элементов И соединены с соответствующими: выходами второго счетчика, счетный вход котогг. рого подключен к выходу блока паг м ти, выход блока управлени  соединен со счетным входом первого счетчика и управл ющим входом блока пам ти,
Схема предлагаемого устройства приведена на чертеже и содержит регистр 1 адреса, блок сравнени  2, счетчик 3, блок пам ти 4,- счетчик 5, группу элементов и6 и блок управлени  7. . - .
Тактовый вход 8 соединен со входом блока управлени , выход которого соединен со счетным входомсчетчика 3 и управл ющим входом блока пам ти . Информационные входы 9 устройства соединены с входами регистра I
728133
адреса, выходами подключенного к первым входам блока сравнени  2, вторые входы которого соединены с выходами счетчика 3, а выход с управл ющими входами регистра адреса, группы элементов И 6 и блока управлени  7. Выход блока пам ти соединенсо счетчным входом счетчика 5, выходы которого через группу элементов И соединены с информационными выходами 10,
Устройство, работает следующим образом,
Коды чисел массива последователно друг за другом поступают по вхо 9 на регистр 1, разрешением приема числа  вл ютс  сигналы блока сравнени  2, Тактовые импульсы с входа 8, пройд  блок управлени  7, поступают на счетный вход счетчика 3.и управл ющий вход блока пам ти 4, В отличие от прототипа в блоке пам ти записаны не полноразр дные коды функции, а только ее одноразр дные приращени  с шагом, равным единице, младшего разр да. В качестве блока пам ти может быть использован ли бо регистр сдвига, либо одноразр дное запоминающее устройство со счетчиком адреса.
Под управлением тактовых импульUOB С блока управлени  7, поступаю щих на управл ющий вход блока пам ти (на вход управлени  сдвигом при исполь зрвании в качестве блока пам ти регистра сдвига или на счетный вход счетчика адреса при исползовании запоминающего устройства), осуществл етс  считывание одноразр дных приращений функций с блока пам ти, которые поступают на счетный вход счетчика 5, При этом на выходе счётчика 5 по вл ютс  значени  функции, соответствующие .количеству ймйульсов, пpoшeдшйk на счетный вход йчетчика 3 и управл ющий вход блока пам ти 4, В моменты сравнени  кода в счетчике 3 с кодами в регистре 1 блок сравнени  2 вырабатывает импульс, который упр.авл ет приемом следующего равного или большего по величине числа {т,к. Массив упор дочен) на регистр.1, осуществл ет выдачу значени  функции со счетчика 5 через группу элементов И б на выход 10, а также воздействует на блок управлени  7, который запрещает прохождение тактовых импульсов с входа 8 на входы счетчика 3 и блока пам ти 4.
Запрет-напрохождение тактовых импульсов необходим,- если вновь Поступившее 1исло на регистр 1 равно по величине предыдущему, В этом случае осуществл ютс  повторное сравнение кодов, повторна  выдача результата и прием нового числа на регистр 1, Если поступившее

Claims (1)

  1. Формула изобретения
    Устройство для функционального преобразования упорядоченных масси вов чисел, содержащее регистр адреса, входы которого являются информационными входами'устройства, блок памяти, группу элементов' И, выходы которых являются информационными вы— с ходами устройства, блок управления, тактовый вход которого является тактовым входом устройства, о т л и чающееся тем, что, с целью сокращения аппаратурных затрат, ._оно дополнительно содержит блок сравнения и два счетчика, причем Выходы регистра адреёа соединены с первой группой входов блока сравнения, вторая труппавходовкоторого ' соединена с выходами первого счет- “ 15 чика, выход блока сравнения соединен с управляющим входом регистра адреса, управляющим,входом блока управления и управляющими входами элементов И группы, входы которых соединены 20 с соответствующими выходами второго счетчика, счетный вход которого подключен к выходу блока памяти, выход блока управления соединен со счетным входом первого счетчика 25 и управляющим входом блока памяти.
SU782676075A 1978-10-20 1978-10-20 Устройство дл функционального преобразовани упор доченных массивов чисел SU728133A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782676075A SU728133A1 (ru) 1978-10-20 1978-10-20 Устройство дл функционального преобразовани упор доченных массивов чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782676075A SU728133A1 (ru) 1978-10-20 1978-10-20 Устройство дл функционального преобразовани упор доченных массивов чисел

Publications (1)

Publication Number Publication Date
SU728133A1 true SU728133A1 (ru) 1980-04-15

Family

ID=20790133

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782676075A SU728133A1 (ru) 1978-10-20 1978-10-20 Устройство дл функционального преобразовани упор доченных массивов чисел

Country Status (1)

Country Link
SU (1) SU728133A1 (ru)

Similar Documents

Publication Publication Date Title
SU662930A1 (ru) Устройство дл приведени р-кодов фибоначчи к минимальной форме
SU728133A1 (ru) Устройство дл функционального преобразовани упор доченных массивов чисел
US3317905A (en) Data conversion system
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1035787A1 (ru) Преобразователь код-напр жение
SU1075398A1 (ru) Цифро-аналоговый преобразователь
SU748878A1 (ru) Распределитель импульсов
SU1730737A1 (ru) Генератор телевизионнеых измерительных сигналов
SU1367153A1 (ru) Делитель частоты с дробным коэффициентом делени
SU1030816A1 (ru) Устройство дл геометрических преобразований изображений объектов
SU877597A1 (ru) Адаптивный коммутатор телеизмерительной системы
SU924509A1 (ru) Регистрирующее устройство с точечной записью
SU1693713A1 (ru) Цифровой фазовый дискриминатор
SU439925A1 (ru) Делитель частоты
SU1167608A1 (ru) Устройство дл умножени частоты на код
SU1312727A1 (ru) Цифровой фильтр с двоичным квантованием сигнала
SU746901A1 (ru) Селектор импульсов
SU657435A1 (ru) К-значный фазоимпульсатор сумматор
SU1383321A1 (ru) Генератор гладких периодических функций
SU1043633A1 (ru) Устройство дл сравнени чисел
SU898609A1 (ru) Преобразователь напр жение-код с коррекцией динамической погрешности
SU1270900A1 (ru) Устройство дл преобразовани последовательного кода в код
SU801254A1 (ru) Делитель частоты с переменнымКОэффициЕНТОМ дЕлЕНи
SU1506553A1 (ru) Преобразователь частота-код
SU666540A1 (ru) Устройство дл вычислени функций у=е