SU1363255A1 - Устройство дл определени коррел ционной функции - Google Patents
Устройство дл определени коррел ционной функции Download PDFInfo
- Publication number
- SU1363255A1 SU1363255A1 SU843809308M SU3809308M SU1363255A1 SU 1363255 A1 SU1363255 A1 SU 1363255A1 SU 843809308 M SU843809308 M SU 843809308M SU 3809308 M SU3809308 M SU 3809308M SU 1363255 A1 SU1363255 A1 SU 1363255A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- group
- digital
- inputs
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Measurement Of Current Or Voltage (AREA)
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
Изобретение относитс ксистемам экспресс-обработки измерительной информации. Целью изо ретени вл етс расширение функциональных возможностей путем обработки пор дковых статистик. Цель достигаетс за счет упор дочивани ансамбл входных величин и реализации рекурсивных алгоритмов и за счет того, что в устройство введены цифроаналоговые преобразователи 1, 3, компараторы 2, 4, элементы И-НЕ 5, триггеры 6, блок сравнени 8, элементы ИЛИ 7, блок уравновешивани 12, сумматор 15, регистры 17-19, триггер 20, мультиплексор 21, распределитель импульсов 22, счетчики 23, 24, элементы И 25- 27, блоки пам ти 28-29, регистр 30, мультиплексор 31, делитель частоты 32, генератор импульсов 33. 2 ил. с (Л со оэ со ГС ел СП
Description
Ийобретение относитс к автоматике и вычислительной технике и предназначено дл использовани в системах экспресс-обработки измерительной информации.
Целью изобретени вл етс ,расширение функциональных возможностей путем обработки пор дковы5 статистик.
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг.2 - блок-схема блока управлени .
Устройство содержит группу цифро- аналоговых преобразователей 1, группу сумматоров 2, группу цифроаналого- 5 пор дковой статистики.
вых преобразователей 3, группу компараторов 4, группу элементов И-НЕ 5,группу триггеров 6, группу элемента ИЛИ 7, блок 8 сравнени , содержащий делитель 9 напр жени , цифроана- логовый преобразователь 10 и компаратор 11; блок 2 уравновещивани , содержащий блок 13 управлени и циф- роаналоговый преобразователь 14. Кроме того, устройство содержит сумматор 15, цифроаналоговьй преобразовав тель 16, регистры 17-19, триггер 20, . мультиплексор 2, распределитель 22 - импульсов 5 счетчики 23 и 24j элементы И 25-27, блоки 28 и 29 пам ти, регистр 30, мультиплексор 31, делитель 32 частоты, генератор 33 им пульсов у выходы 34 и 35 устройства. Блок J 3 содар- ит элемент НЕ 36,, элемент ИЛИ 37, регистр 38 и группу элементов И 39;
Устройство работает следующим образом .
Перед началом работы блоки устройства наход тс в следующем состо нии :
распределитель 22 импульсов содержит программу своей работы в течение одного ци7ша5
ка Q-выходе триггера 20 - потен- ци.ал логической единицы;
чейки блока 29 пам ти обнулены; блоки 28 и 29 наход тс в режиме считывани информации;
на выходе блока 28 - код, соот- ветств ующий единичному коэффициенту передачи умножающих цифроаналоговых преобразователей 1;
выходной код регистра 17, определ ющий единичный коэффициент переда-, чи умножак щих цифроаналоговых преобразователей 3, установлен на выходе мультиплексора 21 ;
выходные коды счетчика 23 импуль сов и регистра 17 одинаковы;
30
Устройство начинает с запуска генератора 33 I период. В первом ц периода измер етс теку
2Q г-й пор дковой статисти В конце первого цикл Конец преобразовани ет на Q-выходе триггера логической единицы. При
25 Де мультиплексора 21 ус выходной код счетчика 2 соответствующий единичн енту передачи цифроанал образователей 3 блок 2 реводитс в режим запис с выхода сумматора 13 п редел емому потенциалом триггера 20.
По заднему фронту им преобразовани измен е
35 цу содержимое счетчика го измен етс потенциал гического элемента И 27 прохождение импульсов с гического элемента 25 н
40 новки режима блока 28 п рый устанавливаетс в р . вани информации. На ци цифроаналоговых преобра установлен код значени
45 вой статистики Zf,(t). фронту импульса Конец ни с некоторой зад,ерж ствл етс запись данных блока 29 в регистр 18.
50 на выходе цифроаналогов зовател б равно нулю.
На Q-выходе триггера ал логической единицы с в течение k циклов перв
55 Блок 28 находитс в теч
циклов в режиме считыва После прекращени де са Конец преобразовани второй цикл.
счетчик 24 импульсов обнулен;
на выходе логического элемента И 27 установлен уровень логического нул ;
на цифровом выходе 35 устройства и выходе регистра 18 установлен код, соответствующий нулевому напр жению на аналоговом выходе 34 устройства;
на выходе мультиплексора 31 установлен код, соответствующий выходному коду регистра 30, определ ющему номер г-й пор дковой статистики. В регистр 19 занесен номер ранга 1-й
пор дковой статистики.
Устройство начинает свою работу с запуска генератора 33 импульсов. I период. В первом цикле этого периода измер етс текущее значение
г-й пор дковой статистики 7,(. В конце первого цикла импульс Конец преобразовани устанавливает на Q-выходе триггера 20 потенциал логической единицы. При этом на выхоДе мультиплексора 21 устанавливаетс выходной код счетчика 23 импульсов, соответствующий единичному коэффициенту передачи цифроаналоговых преобразователей 3 блок 28 пам ти переводитс в режим записи информации с выхода сумматора 13 по адресу, определ емому потенциалом Q-выхода триггера 20.
По заднему фронту импульса Конец преобразовани измен етс ка единицу содержимое счетчика 24. После этого измен етс потенциал на выходе логического элемента И 27, запрещающий прохождение импульсов с выхода.логического элемента 25 на вход установки режима блока 28 пам ти, который устанавливаетс в режим считы- вани информации. На цифровых входах цифроаналоговых преобразователей 1 установлен код значени г-й пор дковой статистики Zf,(t). По заднему фронту импульса Конец преобразовани с некоторой зад,ержкой осуществл етс запись данных (У,0) из блока 29 в регистр 18. Напр жение
на выходе цифроаналогового преобразовател б равно нулю.
На Q-выходе триггера 20 потенци ал логической единицы сохран етс в течение k циклов первого периода.
Блок 28 находитс в течение этих
циклов в режиме считывани информации. После прекращени действи импульса Конец преобразовани начинаетс второй цикл.
В пюбом последующем цикле к цифровому входу блока 8 сравнени подключаетс код номера 1-й пор дковой статистики.
II период. Так как на цифровых входах цифроаналоговых преобразователей 3 и 1 установлены коды, соответствующие единичному коэффициенту передачи, то в первом цикле второго периода измер етс значение г-й пор дковой статистики (в остальных циклах 1-й) L(t. При по влении импульса Конец преобразовани на Q-выходе триггера 20 устанавливает- с потенциал единицы. Блок 28 пам ти переводитс в режим записи информации с выхода сумматора 15 в чейки с адресом 2. На выходе мулвтиплексо- ра 21 устанавливаетс код,соответст- вующий состо нию счетчика 23, соот- ветствух ций коэффициенту передачи преобразователей 3 (). Это значение поддерживаетс неизменным в течение периода. По заднему фронту импульса Конец преобразовани измен етс на единицу содержимое счетчика 24 импульсов. После этого на выходе элемента И 27 по вл етс потенциал, запрещающий прохождение импульсов с выхода элемента И 25 на вход установки режима блока 28. Блок 28 -устанавливаетс в режим считывани информации из чеек с адресом 2. По заднему фронту импульса Конец преобразовани с задержкой осущест- вл етс запись данных (1,) из. чеек блока 29 с номером адреса i в регист 18. На выходе преобразовател 16уст- танавливаетс выходное напр жение., значение которого соответствует Y ,
В конце k+1-го цикла L-ro периода в чейках ОЗУ 29 содержатс коды оценок k значений коррел ционной функци между г-й и 1-й пор дковыми статистиками - в чейках с номером 1;
Y4Y J- l+(2(tJz(tp+€) ) k2 в чейках с номером kt , - -b(Z,(taZe(t,+kT)-Y; -Vk,,
где Zp(tL),ZE(ti,+kr) - значени г-й
и 1-й пор дковых статисти соответственно в L-M периоде в первом и k+1-м циклах (k,-l/L).
Claims (1)
- Формула изобретениУстройство дл определени коррел ционной функции, содержащее распреj Q 5 5550550делитель кмпудьсов, триггер, регистры , о т л и ч а ю Di е е с тем, что, с целью расширени функциональных возможностей путем обработки пор дковых статистик, в него введены генератор импульсов группы из N сумматоров , две группы из N цифроанало- говых преобразователей, группа из N компараторов, группа из ; -риггеров, группы из N элементов И-НЕ и ИЛИ, блоки пам ти, делитель частоты, делитель напр жени , сумматор, мультиплексоры , счетчики,цифроаналоговые преобразователи, блок управлени , содержащий регистр, группу элементов И, элемент ИЛИ, элемент НЕ, вход которого подключен к первому выходу распределител импульсов, выход элемента НЕ соединен с первым входом элемента ИЛИ блока управлени , выход которого подключен к входу установки в О регистра блока управлени , выход i-ro разр да которого () соединен с первым входом i-ro элемента И группы, вторые входы элементов И группы объединены и подключены к второму выходу распределител импульсов , (N+l)-l выход регистра блока управлени соединен с вторым входом элементов ИЛИ блока управлени и входом Пуск .распределител импульсов, D-вход и вход синхронизации регистра блока управлени подключены соответственно к выходу компаратора и к выходу делител частоты, выход i-ro элемента И группы соединен с входом i-ro разр да первого цифроаналогово- го преобразовател , знаковый вход которого подключен к третьему выходу распределител импульсов, вход синхронизации которого объединен с входом делител частоты и соединен с выходом генератора импульсов, вход Стоп которого подключен к выходу переполнени первого счетчика, ин- формационный выход которого соединен с первым входом мультиплексора, второй вход которого подключен к выходу Iпервого регистра, информационные входы устройства подключены к соответствующим цифровым входам цифроанало- говых преобразователей первой группы, аналоговые входы которых объединеныи соединены с выходом первого блока пам ти, информационный вход которого объединен с информационным входом второго блока пам ти и подключен к выходу сумматора, первый вход которогообъединен с входом второго цифроана- логового преобразовател и соединен с выходом второго регистра, информационный вход которого подключен,к выходу второго блока пам ти, адресный вход которого соединен с выходом второго счетчика, подключенным к первому входу первого элемента, второй вход которого подключен к инверсному входу второго элемента И и к первому входу третьего элемента И, выход которого подключен к входу считывани первого блока пам ти, вход записи которого объединен с управл ющими ; входами первого и второго мультиплексоров и с D-входом триггера и подключен к инверсному выходу триггера, пр мой выход которого соединен с BTqpHM входом третьего элемента И, третий вход которого объединен с входом установки в О триггера, счетным входом второго счетчика, вторым входом второго элемента И, входом записи второго регистра и под- ключей к выходу {N+1)-го разр да регистра блока управлени , счетный вход первого счетчика соединен с выходом второго счетчика, выход i-ro .цифроаналогового преобразовател первой группы подключен к первому входу i-ro сумматора группы, вторые входы с- /мматоров объединены и соединены с выходом второго цифроанало- гового нреобрэзовател , выход i-ro сумматора группы подключен к информационному -входу цифроаналогово го преобразозател второй группы, входы за,цани коэф(3.шциента переда-т чи цифроаналоговых преобразователей50505второй группы объединены и соединены с выходом первого мультиплексора, выход i-ro цифроаналогового преобразовател второй группы подключен к информационному входу i-ro компаратора группы, входы задани порогов компараторов группы объединены и соединены с выходом первого цифроаналогового преобразовател , выход i-ro компаратора подключен к первым входам i-ro элемента ИЛИ группы и i-ro элемента И-НЕ,группы, вторые входы элементов И-НЕ группы объединены и соединены с четвертым выходом распределител импульсов, п тый выход которого подключен к входам установки в О триггеров группы, выход i-ro элемента И-НЕ группы соединен с входом установки в О i-ro триггера группы, пр мой выход которого подключен к второму входу i-ro элемента ИЛИ группы, выход которого соединен с i-м входом делител напр жени , выход которого подключен к информационному входу компаратора, вход задани которого соединен с выходом третьего цифроаналогового преобразовател , вход которого подключен к выходу второго мультиплексора, информационные входы которого соединены с выходами третьего и четвертого регистров соответственно, выход компаратора соединен с входом начальной установки распределител импульса , выход элементов И группы подключен к первому входу сумматора, выход второго элемента И соединен с входом записи второго блока пам ти .конец прео5разо8пни36 Я537Ш- 5i4fОт5локаз /.От5лока8137г/г. гСоставитель И Мухин Редактор Ю.Петрушке Техред М.МоргенталЗаказ 520Тираж 671ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий П3035, Москва , Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4;/38и5лрну1п сои} 5лок1/ 5Корректор С.Шекмар
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843809308A SU1363251A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени текущей оценки среднего значени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1363255A1 true SU1363255A1 (ru) | 1987-12-30 |
Family
ID=21145584
Family Applications (5)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843809308A SU1363251A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени текущей оценки среднего значени |
SU843809308K SU1363253A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени функций плотности веро тностей |
SU843809308M SU1363255A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени коррел ционной функции |
SU843809308L SU1363254A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени автокоррел ционной функции |
SU843809308D SU1363252A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени среднего значени выборочного размаха |
Family Applications Before (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843809308A SU1363251A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени текущей оценки среднего значени |
SU843809308K SU1363253A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени функций плотности веро тностей |
Family Applications After (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843809308L SU1363254A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени автокоррел ционной функции |
SU843809308D SU1363252A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени среднего значени выборочного размаха |
Country Status (1)
Country | Link |
---|---|
SU (5) | SU1363251A1 (ru) |
-
1984
- 1984-10-29 SU SU843809308A patent/SU1363251A1/ru active
- 1984-10-29 SU SU843809308K patent/SU1363253A1/ru active
- 1984-10-29 SU SU843809308M patent/SU1363255A1/ru active
- 1984-10-29 SU SU843809308L patent/SU1363254A1/ru active
- 1984-10-29 SU SU843809308D patent/SU1363252A1/ru active
Non-Patent Citations (1)
Title |
---|
.Авторское свидетельство СССР № 326557, кл. G 05 В 23/00, 1971. Авторское свидетельство СССР № 337784, кл. G 06 F 15/336, 1970. * |
Also Published As
Publication number | Publication date |
---|---|
SU1363253A1 (ru) | 1987-12-30 |
SU1363251A1 (ru) | 1987-12-30 |
SU1363254A1 (ru) | 1987-12-30 |
SU1363252A1 (ru) | 1987-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1363255A1 (ru) | Устройство дл определени коррел ционной функции | |
SU1166291A1 (ru) | Многоканальный преобразователь кода во временной интервал | |
SU1374430A1 (ru) | Преобразователь частоты в код | |
SU1659986A1 (ru) | Линейный интерпол тор | |
SU1442971A1 (ru) | Многоканальный измеритель временных характеристик последовательности дискретных сигналов | |
SU1171774A1 (ru) | Функциональный преобразователь | |
SU1267621A1 (ru) | Многоканальный преобразователь код-частота | |
SU1672567A1 (ru) | Преобразователь кода во временной интервал | |
SU1310781A1 (ru) | Устройство дл контрол экспоненциальных процессов | |
SU1221666A1 (ru) | Устройство дл обмена информацией между цифровой и аналоговой вычислительными машинами | |
SU1103226A1 (ru) | Устройство дл вычислени квадратного корн | |
SU1751859A1 (ru) | Многоканальный преобразователь последовательного кода в параллельный | |
RU1793548C (ru) | Устройство дл преобразовани двоичного кода в код по модулю К | |
SU750480A1 (ru) | Устройство дл сравнени чисел с допусками | |
SU771619A1 (ru) | Устройство дл допускового контрол | |
SU1675948A1 (ru) | Устройство дл восстановлени тактовых импульсов | |
SU928353A1 (ru) | Цифровой умножитель частоты | |
SU1653153A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
SU1644159A1 (ru) | Коррелометр | |
SU1297075A1 (ru) | Многоканальный цифровой коррелометр | |
SU1336238A1 (ru) | Аналого-цифровой преобразователь | |
SU1591010A1 (ru) | Цифровой интегратор | |
SU1049867A1 (ru) | Устройство дл формировани последовательностей управл ющих сигналов | |
SU1037258A1 (ru) | Устройство дл определени количества единиц в двоичном коде | |
SU1057953A1 (ru) | Цифровой нелинейный масштабирующий преобразователь |