SU1363253A1 - Устройство дл определени функций плотности веро тностей - Google Patents
Устройство дл определени функций плотности веро тностей Download PDFInfo
- Publication number
- SU1363253A1 SU1363253A1 SU843809308K SU3809308K SU1363253A1 SU 1363253 A1 SU1363253 A1 SU 1363253A1 SU 843809308 K SU843809308 K SU 843809308K SU 3809308 K SU3809308 K SU 3809308K SU 1363253 A1 SU1363253 A1 SU 1363253A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- group
- register
- control unit
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
- Measurement Of Current Or Voltage (AREA)
- Measuring Frequencies, Analyzing Spectra (AREA)
Abstract
Изобретение относитс к системам дл экспресс-обработки измерительной информации. Целью изобретени вл етс расширение функциональных возможностей путем определени функции п: 1отности веро тностей дл пор дковых статистик. Цель достигаетс путем упор дочивани ансамбл входных величин и реализации рекурсивных алгоритмов. Дл этого в устройство введены группа компараторов 1, группа элементов И-НЕ 2, триггеры 3, элементы ИЛИ 4, блок сравнени 5, блок уравновешивани 9, регистр 12, счетчик 13, распределитель импульсов 14, делитель частоты 15, генератор импульсов 16, мультиплексор 17, счетчики 18. 2 ил. ( м сл СА о: со N:) ел оо
Description
Изобретение относитс к автоматике и вычислительной технике и предназначено дл использовани в системах экспресс-обработки измерительной информации.
Целью изобретени вл етс расширение функциональных возможностей путем определени плотности веро тностей пор дковых статистик.
На фиг. 1 представлена блок-схема предлагаемого устройства; на фиг. блок-схема блока управлени .
Устройство (фиг. 1) содержит группу компараторов 1, группу элементов И-НЕ 2, группу триггеров 3, группу элементов ИЛИ 4, блок 5 сравнени , содержащий делитель 6 напр жени , цифроаналоговый преобразователь 7 и компаратор 8, блок 9 уравновешивани содержащий блок 10 управлени и цифроаналоговый преобразователь 11. Кроме того, устройство содержит регистр 12, счетчик 13, распределитель 14
импульсов, делитель 15 частоты, гене-25 лител 14 устанавливаетс сигнал
ратор 16 импульсов, мультиплексор 17, группу счетчиков 18.
Блок 10 управлени (фиг. 2) содержит регистр 19, группу элементов И 20, элемент ИЛИ 21, элемент НЕ 22..
Устройство рабртает следующим образом .
Перед началом работы системы счетчики 13 и 18 импульсов обнул ютс , в регистре 12 - код ранга г-й пор д30
сброса триггеров 3 в нулевое состо ние .
При по влении на входе синхронизации п того импульса на вьпсоде знакового разр да распределител 14 по вл етс уровень напр жени , соответствующий уровню напр жени на выходе блока 5 сравнени в предыдущем такте. Уровень напр жени на аналоговом вькоде блока 9 уравновековой статистики, дл которой произ- 35 шивани равен максимальному значению.
В этом такте вновь срабатывают некоторые компараторы 1 (кроме тех, срабатывание которых было зафиксировано ранее)..
При по влении шестого импульса на первом выходе распределител 14 импульсов формируетс уровень логического нул , при наличии которого запрещаетс прохождение сигналов через логические элементы И-НЕ 2. В данный момент времени в распределителе 14 формируетс одновременно сигнал установки нул дл блока 9, причем уро- вень напр жени на входе знакового разр да этого блока противоположен предыдущему. Далее разрешаетс прохождение тактовых импульсов с вьпсода делител 15 частоты на вход блока 10 управлени .
водитс оценивание функции плотности распределени веро тностей. Работа устройства начинаетс с запуска генератора 16 импульсов. С по влением первого импульса на входе синхронизации распределител 14 формируютс : сигнал на его втором выходе, устанавливающий на Q-выходах триггеров 3 уровни логического нул , уровень логической единицы на выходе установки нул распределител 14, под воздействием которого напр жение на аналоговом выходе блока 9 уравновешивани устанавливаетс равным нулю с отрицательным знаком.
45
50
Второй синхронизирующий импульс обеспечивает по вление логической единицы на первом и втором выходах распределител 14, на выходе установки (КМН) максимального напр жени , В этом случае на аналоговом выходе блока 9 уравновешивани устанав.лива- етс уровень ,- Импульсы с выхо55
В дальнейшем все последующие импульсы генератора 16 не измен ют выходных уровней распределител 14. Эта ситуаци имеет место до момента
0
0
да делител 15 частоты не вли ют на работу блока 9 уравновешивани . Так как на вторые входы логических элементов И-НЕ 2 в этот момент времени подана логическа единица, то после установки на вторых входах компараторов 1 и при соблюдении услови D-xiH I-U ciKc/ (где х; - отрицательное напр жение на входе i-ro компаратора 1) происходит срабатывание одного или нескольких компараторов 1, что вызывает изменение состо ни триггеров 3 и замыкание соответствующих ключей в блоке 5 сравнени . В том случае, когда количество замкнутых ключей равно или больше г, на выходе блока 5 сравнени по вл етс уровень логической единицы.
С приходом третьего импульса фиксируетс уровень выходного напр жени блока 5 сравнени .
Далее на втором выходе распреде
сброса триггеров 3 в нулевое состо ние .
При по влении на входе синхронизации п того импульса на вьпсоде знакового разр да распределител 14 по вл етс уровень напр жени , соответствующий уровню напр жени на выходе блока 5 сравнени в предыдущем такте. Уровень напр жени на аналоговом вькоде блока 9 уравновешивани равен максимальному значению.
В дальнейшем все последующие импульсы генератора 16 не измен ют выходных уровней распределител 14. Эта ситуаци имеет место до момента
по влени на выходе блока 9 сигнала Конец преобразовани .
При по влении на выходе блока 9 уравновешивани импульса Конец преобразовани происходит изменение на единицу состо ни содержимого счетчика 13 импульсов, состо ни распределител 14.
Код, формируемый в это врем на цифровом выходе блока 9 уравновеши- вани , соответствует одновременно знчению г-й пор дковой статистики в данном цикле обработки и коду адреса счетчика 18 импульсов, на счетный вход которого через мультиплексор 17 с некоторой задержкой поступает импульс Конец преобразовани под воздействием которого измен етс на единицу содержимое одного из k счетчиков 18.
Указанный процесс продолжаетс до тех пор, пока на счетном выходе счетчика 13 импульсов через L циклов не по витс сигнал, запрещающий работу генератора 16 импульсов. Количество импульсов (L;), зафиксиро -ванных в каждом из счетчиков 18 импульсов , определ ет выборочную оценку функции плотности распределени веро тностей г-й пор дковой статистики в соответствующем интервале оцениваемых значений:
fi;,,
Claims (1)
- Формула изор е т а н иУстройство дл определени функ11ии плотности веро тностей, содержащее регистр, делитель частоты, генератор 40 импульсов, блок пам ти, блок управлени , отличающеес тем, что, с целью расширени функциональных возможностей путем определенифункции плотности веро тностей пор д-45 с i-м входом делител напр жени .ковых статистик, в него введены группа из N компараторов, группа из N элементов И-НЕ, группа из N элементов ИЛИ, группа из N триггеров, счетчик, распределитель импульсов, группа из N счетчиков,/мультиплексор, цифроаналоговые преобразователи, компаратор, делитель напр жени ,блок управлени содержит регистр, группу элементов И, элемент ИЛИ, элемент НЕ, вход которого подключай к му выходу первого распределител импульсов , выход элемента НЕ соединен05050с первым входом элемента ИЛИ блока управлени , выход которого подключен к входу установки в О регистра блока управлени , выход i-ro разр да которого () соединен с первым входом i-ro элемента И группы, вторые входы элементов И группы объединены и подключены к второму выходу первого распределител импульсов, (N+1)-й выход регистра блока управлени соединен с вторым входом элемента ИЛИ блока управлени , с входом Пуск распределител импульсов и входом сброса счетчика, информационный вход и вход синхронизации регистра блока управлени подключены соответственно к выходу компаратора и выходу делител частоты, выход i-x разр дов и (N+I)-х разр дов регистра блока управлени соединены с входами одноименных разр дов первого цифро- аналогового преобразовател , выход которого подключен к входам задани порога компараторов группы, информационный вход i-ro компаратора группы вл етс i-M входом устройства, выход счетчика подключен к входу Стоп генератора импульсов, выход которого соединен с входом синхронизации распределител импульсов и входом делител частоты, выход i-ro компаратора группы подключен к первому входу элемента ИЛИ группы и к первому входу элемента И-НЕ группы, выходкоторого соединен с входом установки в 1 i-ro триггера группы, входы Оустановки в U триггеров группы объединены и подключены к третьему выходу распределител импульсов, четвертый выход которого соединен с вторыми входами элементов И-НЕ группы , выход i-ro триггера группы подключен к второму входу i-ro элемента ИЛИ группы, выход которого соединенвьпсод которого подключен к информационному входу компаратора, вход задани порога которого соединен с выходом второго цифроаналоговогопреобразовател , вход которого подключен к выходу регистра, выход компаратора соединен с входом начальной установки распределител импульсов , п тый выход которого подключенк первому информационному входу мультиплексора , второй информационный вход которого соединен с выходом(N+l)-ro разр да регистра блока13632536управлени , выход которого вл ет- выход которого подключен к счетному входу 1-го счетчика группы.с адресным входом мультиплексора,Конец пр(о5розо6ани/}22п2J- 5ИQmbnoKQISО т блока 5(J&f/e. ZРедактор А.МаковскаСоставитель И.Мухин Техред И .МоргенталЗаказ 520Тираж 671ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб. д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 479хблоку //к 5лону 1Корректор С.Шекмар
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843809308A SU1363251A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени текущей оценки среднего значени |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1363253A1 true SU1363253A1 (ru) | 1987-12-30 |
Family
ID=21145584
Family Applications (5)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843809308K SU1363253A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени функций плотности веро тностей |
SU843809308M SU1363255A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени коррел ционной функции |
SU843809308D SU1363252A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени среднего значени выборочного размаха |
SU843809308A SU1363251A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени текущей оценки среднего значени |
SU843809308L SU1363254A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени автокоррел ционной функции |
Family Applications After (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843809308M SU1363255A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени коррел ционной функции |
SU843809308D SU1363252A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени среднего значени выборочного размаха |
SU843809308A SU1363251A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени текущей оценки среднего значени |
SU843809308L SU1363254A1 (ru) | 1984-10-29 | 1984-10-29 | Устройство дл определени автокоррел ционной функции |
Country Status (1)
Country | Link |
---|---|
SU (5) | SU1363253A1 (ru) |
-
1984
- 1984-10-29 SU SU843809308K patent/SU1363253A1/ru active
- 1984-10-29 SU SU843809308M patent/SU1363255A1/ru active
- 1984-10-29 SU SU843809308D patent/SU1363252A1/ru active
- 1984-10-29 SU SU843809308A patent/SU1363251A1/ru active
- 1984-10-29 SU SU843809308L patent/SU1363254A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 326557, кл. G 05 В 23/00, 1971. Авторское свидетельство СССР № 1001110, кл. G 06 F 15/36, 1981. * |
Also Published As
Publication number | Publication date |
---|---|
SU1363251A1 (ru) | 1987-12-30 |
SU1363255A1 (ru) | 1987-12-30 |
SU1363252A1 (ru) | 1987-12-30 |
SU1363254A1 (ru) | 1987-12-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4726045A (en) | Low jitter digital delay generator | |
US3961271A (en) | Pulse width and amplitude screening circuit | |
US4160154A (en) | High speed multiple event timer | |
US4354176A (en) | A-D Converter with fine resolution | |
SU1363253A1 (ru) | Устройство дл определени функций плотности веро тностей | |
US3906346A (en) | Precision time interval comparator | |
SU1310838A1 (ru) | Устройство дл моделировани систем массового обслуживани | |
SU1495774A1 (ru) | Устройство дл формировани временных интервалов | |
SU1307438A1 (ru) | Устройство дл измерени экстремумов временных интервалов | |
SU1049921A1 (ru) | Веро тностный коррелометр | |
SU411628A1 (ru) | ||
SU1231497A1 (ru) | Устройство дл определени положени числа на числовой оси | |
SU824431A1 (ru) | Аналого-цифровой преобразователь | |
SU1603388A1 (ru) | Устройство дл контрол цифровых последовательностей | |
SU1361722A1 (ru) | Преобразователь кодов | |
SU1197085A1 (ru) | Устройство дл кодировани звуковых сигналов с инерционным компандированием | |
SU900201A1 (ru) | Многопороговый сигнализатор | |
SU1019627A1 (ru) | Аналого-цифровой преобразователь | |
SU650071A1 (ru) | Устройство дл группового сравнени двоичных чисел | |
SU830373A1 (ru) | Устройство дл сравнени чисел | |
SU543936A1 (ru) | Устройство дл сравнени двоичных чисел с допусками | |
SU1075270A1 (ru) | Статистический анализатор | |
SU898390A2 (ru) | Устройство дл допускового контрол | |
SU1300522A1 (ru) | Устройство дл сигнализации | |
RU1815656C (ru) | Устройство дл определени максимального значени |