{ Изобретение относитс к вычиспвтепь ной технике и может быть применено в устройствах контрол дискретных эпементов . Известно устройство дл определени . четности двоичного чиспа, содержшцее триггер и элементы И и ИЛИ дп каждого из п разр дов 11 3 . Недостатками этого устройства в п етс сложность и ограниченные функциональные возможности, не поавоп ищие указывать точное число значащих разр дов , . числа. Наибопее близким к изобретению по технической сущности вл етс устройство дл определени количества единиц в двоичном числе, содержащее триггер и элементы И и ИЛИ дл каждого из разр дов , счетчик, трехвходоёой элемент И, элемент И-НЕ выходной элемент И, причем единичный выход триггера i -го разр да подключен к первому входу элемента ИЛИ i -го разр да ( i 1,2,,.., h ) выход которого соединен с первыми входами первого и второго элементов И ( i+1)-го разр да, вторые входы которых соответственно вл ютс входами уст ройства пр мого и инверсного сигналов ( i .+ 1)-го разр д числа, а выходы под ключещ соответственно к информацконному входу триггера ( i +1)-го разр да и второму входу элемента ИЛИ ( i )го разр да, выход элемента ИЛИ п -го разр да соединен с первыми входами элемента И-НЕ и выходного элемента И, вторые входы которых подключены к первому входу трехвходового элемента И, соединенного вторым и третьим входами соответственно с выходом элемента И-НЕ и входом тактовых импульсов устройства, а первым входом - с первыми входами первого и второго элементов И первого разр да и управл ющим входом устройства , выход трехвходового элемента И подключен к входу счетчика и синхрониаи- 45 рующим входам триггеров, счетчика и выходного элемента ИЗьл ютс соответственно информационным и управл ющим выходами устройства f 2 . Недостаток), известного устройства 50 в низком быстродействии. Целью изобретени вл етс повышение быстродействи . Поставленна цепь достигаетс тем, НТО в устройстве цп определени копи- 55 чества единиц в двончном коде, содержащем п триггеров, первую и вторую группы элементов И, перва группа эпементов И содержит ( -П -1) элементов И, втора группа элементов И содержит ( h +1) элементов И, причем каждый i -ый информационный вход устройства ( i 1(2, . . . , п ) соединен с входом установки в единицу i -го триггера, вхоц начальной установки устройства соединен с входами установки в ноль п триггеров, тактовый вход устройства соединен с пер- выми входами ( п -1) элементов И первой группы, вход чтени устройства соединен с первыми входами ( h +1) элементов И второй группы, единичный выход j -го триггера соединен со вторым входом ( i -1)-го элемента И первой группы и с вторым входом ( i + 1)-го элемента И второй группы, нулевой выход i -го триггера соединен с третьим входом i -го элемента И первой группы и с третьим входом i-ro элемента И второй группы,кроме первого, выхоаы элементов И второй группы образуют выход устройства. На чертеже показана блок-схема предлагаемого устройства. Устройство содержит триггеры 1, первую 2 и вторую 3 группы элементов И, информационные входы 4 устройства, вход 5 начальной установки устройства. тактовый 6 устройства, вход 7 чтени , выходы устройства, Устройство работает спедукадим образом . В исходном состо нии все триггеры наход тс в нулевом состо нии. На входы 4 подаетс пр мой код анализируемого двоичного числа. Пусть на входы 4 устройства поступает семиразр дный код двоичного числа О100110. После записи кода в триггеры 1 на вход 6 подаетс управл ющий единичный сигнал, длительность которого определ етс временем переходных процессов в устройстве. На выходах первого и четвертого элементов И 2 по вл ютс единичные сигналы, которые устанавливают первые и четвертые триггеры 1 в единичное состо ние, а вторые и п тые в нулевое состо ние. После переброса триггеров 1 в указанные состо ни на выходах 3-го. и 5-го элементов И 2 по вл ютс единичные сигналы, которые устанавливают третий и ПЯТЫЙ триггеры 1 в единичное состо ние, а четвертый и шестой - в нулевое состо ние. Новое состо ние триггеров 1 приведет к по в-. пению на выходах второго и четвертого э; 1ементов И 2 единичных сигналов, которые устанавливают второй и четвертый триггеры 1 в единичное состо ние, а третий и п тый - в нулевое состо ние. После avvTf) по вл етс на выходе третье го элемента И 2 единичный сигнал, который устанавливает третий триггер 1 в еаиничное состо ние, а четвертый в ну ,левое состо ние. На этом переходные проиесры в устройстве заканчиваютс . На вход 7 подаетс сигнал -дл выдачи результата. Только на выходе четвертого элемента И 3 по вл етс единичный сигнал, так как на его все три входа подаютс единичные сигналы: с единичного выхода третьего триггера 1, с управл ющего входа Тис нулевого выхода четвертого триггера 1. По вление единичного сигнала на выхо де четвертого элемента И 3 означает, что в анализируемом двоичном коде - три единицы. В общем сдучае, если в анапиаируемом двоичном коде т, то сигнал по витс на ( In +1)-ом выходе. При поступлени на вход 5 импульса сброса уст10 84 ройство возвращаетс в исходное состо ние . Таким образом, предлагаемое устройство обеспечивает подсчет количества зна-, чащих разр дов двоичного кода за врем , равное длительности переходных процессов в устройстве {параллельнопоследовательное переключение триггеров значительно меньше времени, аатрачива емого известным устройством, в котором подсчет количества единиц в двоичном коде осуществл етс за число тактов рав ное числу единиц. Использование известного ycipojtcTaa в системах контрол и управлени дл выработки различных управл ющих сигн&. лов в зависимости от количества единиц . в анализируемом двоичном коде предполагает об зательное наличие дешифратора. Применение предлагаемого устройства в аналогичных ситемах исключает необходимость использовани дешифратора, так как результат анализа двоичного кода представл етс уже в аешифрованном виде.