SU1531081A1 - Таймер - Google Patents

Таймер Download PDF

Info

Publication number
SU1531081A1
SU1531081A1 SU884417527A SU4417527A SU1531081A1 SU 1531081 A1 SU1531081 A1 SU 1531081A1 SU 884417527 A SU884417527 A SU 884417527A SU 4417527 A SU4417527 A SU 4417527A SU 1531081 A1 SU1531081 A1 SU 1531081A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
timer
register
counter
Prior art date
Application number
SU884417527A
Other languages
English (en)
Inventor
Александр Евгеньевич Колчин
Михаил Геннадиевич Каннер
Андрей Маркович Смаглий
Original Assignee
Предприятие П/Я В-2969
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2969 filed Critical Предприятие П/Я В-2969
Priority to SU884417527A priority Critical patent/SU1531081A1/ru
Application granted granted Critical
Publication of SU1531081A1 publication Critical patent/SU1531081A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в управл ющих вычислительных системах дл  обеспечени  работы в реальном масштабе времени. Отличительной особенностью таймера  вл етс  то, что в нем исключаетс  возможность задержки отсчета заданного интервала времени при считывании информации из счетчика, обеспечиваетс  однократный запуск циклограммы. Целью изобретени   вл етс  расширение функциональных возможностей таймера за счет обеспечени  однократного запуска таймера. Дл  этого в таймер введены два элемента И и формирователь сигнала чтени . 3 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в управл ющих вычислительных системах дл  обеспечени  работы в реальном масштабе времени.
Целью изобретени   вл етс  расширение функциональных возможностей за счет обеспечени  однократного запуска таймера.
На фиг.1 представлена функциональна  схема таймера; на фиг.2 - функциональна  схема формировател  сигнала чтени ; на фиг.З - временна  диаграмма работы таймера.
Таймер содержит регистр 1, счетчик 2, регистр 3, группу 4 входов задани  временного интервала таймера , группу 5 информационных выходов таймера, вход 6 разрешени  записи данных, вход 7 разрешени  записи команд , вход 8 разрешени  чтени  таймера , тактовый генератор 9, мультиплексор 10, элементы И 11 и 12, формирователь 13 сигнала чтени , выход 14 признака достоверной информации таймера, формирователь 15 сигнала перезаписи,вход 16 задани  частоты внешнего тактового генератора, выход 17 сигнала отсчета заданного интервала времени таймера, группу 18 входов команд таймера. Формирователь сигнала чтени  содержит триггеры 19 и 20, элемент НЕ 21, элемент И 22.
I
Таймер работает следую1цим образом,
В исходном состо нии выход второго разр да регистра 3 находитс  в состо нии логического / О, триггеры 19 и 20 формировател  сигнала чтени  обнулены. В регистр 1 и счетчик 2 по импульсу входа 6 записываетс  цифровое значение временного интервала. В регистр 3 по импульсу входа 7 записл
со
с
сываетс  код требуемого режима счета таймера.
Дл  организации режима многократного запуска циклограммы в регистр 3 записываетс  код, устанавливающий логический О на выходе третьего разр да и логическую 1 на выходе второго разр да регистра 3, Логиче- .ска  1 на выходе второго разр да регистра 3 разрешает передачу через элемент И 12 импульсов тактового генератора или с выхода внешнего тактового сигнала через мультиплексор 10 на счетный вход счетчика 2. После отсчета заданного интервала времени на выходе переполнени  счетчика 2 по вл етс  импульс, который попадает на выход 17 сигнала отсчета заданного интервала времени и через форгп1роБатель 15 сигнала перезаписи восстанатзливает цифровое значение временного интервала в счетчике 2, хран щеес  в регистре 1, после чего циклограмма повтор етс .
Таким образом, таймер работает в непрерывном режиме до тех пор, пока в регистре 2 не запишетс  код, ус- танавливаюгций логический О на выходе второго разр да регистра 3. Логический О на выходе второго разр да регистра 3 блокирует поступление импульсов на счетный вход счетчика 2.
Дл  организации режима однократного Зешуска циклограммы в регистр 3 записываетс  код, устанавливающий логическую 1 на выходах второго и третьего разр дов регистра 3. В этом случае после отсчета заданного интервала времени импульсом с выхода переполнени  счетчика 2, поступающим через элемент И 11 на вход сброса в О второго разр да регистра 3, устанавливаетс  логический О на выходе второго разр да регистра 3 и повторньй запуск циклограммы не проводитс .
При по влении во врем  счета сигнала на входе 8 чтени  таймера с выхода формировател  сигнала чтени  на выход 1А сигнала чтени  таймера поступает импульс, обеспечивающий считывание достоверной информации из счетчика.
На фиг.З изображена временна  диаграмма сигналов а - сигнал на выход элемента И 22 формировател  сигнала чтени ; б - сигнал на выходе тригге0
5
0
5
0
5
0
5
0
5
ра 20 формировател  сигнала чтени ; в - сигнал на выходе триггера 19 формировател  сигнала чтени ; г - сигнал на входе 8 чтени  таймера; д - тактовые импульсы с выхода мультиплексора 10.
На временной диаграмме после по влени  сигнала на входе S чтени  таймера по заднему фронту ближайше- по тактового импульса в момент времени t переключаетс  в единичное состо ние триггер 19. По переднему фронту следующего тактового импульса в момент времени t переключаетс  в единичное состо ние триггер 20. От момента времени t до момента времени t с выхода элемента И 22 на выход 14 сигнала чтени  таймера поступает импульс, обеспечивающий считывание информации из счетчика по окончании пересчета ближайшего тактового импульса после по влени  сигнала на входе 8 чтени  таймера.

Claims (2)

1. Таймер, содержащий два регистра , счетчик, формирователь сигнала перезаписи, тактовый генератор,мультиплексор , причем группа информационных входов первого регистра  вл етс  группой входов задани  временного интервала таймера, группа информационных входов второго регистра  вл етс  группой входов команд
таймера,вход разрешени  записи первого регистра соединен с первым входом формировател  сигнала перезаписи и  вл етс  входом разрешени  записи данных таймера, второй вход формировател  сигнала перезаписи соединен с выходом переполнени  счетчика и  вл етс  выходом сигнала отсчета заданного интервала таймера, группа выходов первого регистра соединена с группой информационных входов счетчика, вход разрешени  записи которого соединен с выходом формировател  сигнала перезаписи, вход разрешени  записи второго регистра  вл етс  входом разрешени  записи команд таймера, выход тактового генератора соединен с первым информационным входом мультиплексора, второй информационный вход которого  вл етс  входом задани  частоты внешнего тактового генератора таймера, выход первого разр да второго реги515
стра соединен с управл ющим входом мультиплексора, группа разр дных выходов счетчика  вл етс  группой информационных выходов таймера, отличающийс  тем, что, с целью расширени  функциональных возможностей за счет обеспечени  однократного запуска таймера, в него введён формирователь сигнала чтени  и два злемента И, причем выход мультиплексора соединен с первым входом первого элемента И и с тактовым входом формировател  сигнала чтени ,информационный вход которого  вл етс  входом разрешени  чтени  таймера, выход второго разр да второго регистра соединен с вторым входом первого элемента И,выход которого соединен со счетным входом счетчика, выход формировател  сигнала чтени   вл етс  выходом признака достоверной информации таймера, выход третьего разр да ре
1
гистра соединен с первым входом второго элемента И,выход которого соединен с входом сброса в О второго разр да второго регистра,выход переполнени  счетчика соединен с вторым входом второго элемента И.
2. Таймер поп.1,отлича- ю щ и и с   тем, что формирователь сигнала чтени  содержит два триггера , элемент И и элемент НЕ, причем информационный вход первого триггера  вл етс  информационным входом формировател , вход элемента НЕ соединен с синхровходом второго триггера и  вл етс  тактовым входом формировател , выход первого триггера соединен с информационным входом второго триггера и с первым входом элемента И, второй вход которого соединен с инверсным выходом второго триггера, выход элемента И  вл етс  выходом формировател .
фие.1
Фие.2
фие.З
SU884417527A 1988-03-17 1988-03-17 Таймер SU1531081A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884417527A SU1531081A1 (ru) 1988-03-17 1988-03-17 Таймер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884417527A SU1531081A1 (ru) 1988-03-17 1988-03-17 Таймер

Publications (1)

Publication Number Publication Date
SU1531081A1 true SU1531081A1 (ru) 1989-12-23

Family

ID=21371697

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884417527A SU1531081A1 (ru) 1988-03-17 1988-03-17 Таймер

Country Status (1)

Country Link
SU (1) SU1531081A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Р 1005010, кл. G 06 F 1/04, 1981. Авторское свидетельство СССР К 1142822, кл. G 06 F 1/04, 1983. *

Similar Documents

Publication Publication Date Title
SU1531081A1 (ru) Таймер
SU1732338A2 (ru) Таймер
SU1707758A1 (ru) Пересчетное устройство
SU1562921A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1285576A1 (ru) Устройство задержки последовательности импульсов с цифровым управлением
SU1168958A1 (ru) Устройство дл ввода информации
SU1444738A1 (ru) Таймер
SU1166291A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1274159A1 (ru) Преобразователь параллельного кода в последовательный
SU970367A1 (ru) Микропрограммное управл ющее устройство
SU1594536A1 (ru) Устройство дл прерывани программ
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU1370742A1 (ru) Преобразователь последовательности импульсов
SU1661662A1 (ru) Устройство дл измерени и регистрации частоты
SU1287254A1 (ru) Программируемый генератор импульсов
SU1675948A1 (ru) Устройство дл восстановлени тактовых импульсов
SU1606972A1 (ru) Устройство дл сортировки информации
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1206806A1 (ru) Устройство дл редактировани списка
SU1238165A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU1278889A1 (ru) Устройство дл определени медианы
SU1267618A1 (ru) Адаптивный многоканальный след щий преобразователь аналог-код
SU1603438A1 (ru) Стековое запоминающее устройство
SU1168973A1 (ru) Устройство дл воспроизведени запаздывающих функций