SU765881A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU765881A1
SU765881A1 SU782699917A SU2699917A SU765881A1 SU 765881 A1 SU765881 A1 SU 765881A1 SU 782699917 A SU782699917 A SU 782699917A SU 2699917 A SU2699917 A SU 2699917A SU 765881 A1 SU765881 A1 SU 765881A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
unit
voltage
read
Prior art date
Application number
SU782699917A
Other languages
English (en)
Inventor
Владимир Михайлович Сидоров
Юрий Андреевич Незамаев
Original Assignee
Новосибирский электротехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новосибирский электротехнический институт filed Critical Новосибирский электротехнический институт
Priority to SU782699917A priority Critical patent/SU765881A1/ru
Application granted granted Critical
Publication of SU765881A1 publication Critical patent/SU765881A1/ru

Links

Landscapes

  • Digital Magnetic Recording (AREA)

Description

I
Изобретение относитс  к области аналоговой вычислительной техники и может быть использовано в устройствах автоматики, измерительной и вычислительной техники.
Известно аналоговое запоминающее устройство замкнутого типа, содержащее накопитель на магнитных аналоговых эле.ментах пам ти, каждый из которых содержит четыре магнитопровода с обмотками, образующими цепь записи входного сигнала, цепь выходного сигнала, цепь записи и цепь считывани , распределитель, сдвигающий регистр , синхронизирующий генератор, формирователи импульсов записи и считывани , выходное устройство, сумматор, причем входы формирователей соединены с соответствующими выходами сдвигающего регистра и распределител , управл ющие входы которых соединены с выходом синхронизирующего генератора, выходы формирователей соединены с соответствующими цеп ми записи и считывани  накопител , выходна  цепь которого присоединена к выходному устройству, выход последнего  вл етс  выходом всего устройства и соединен с вычитающим входом сумматора, другой вход которого  вл етс  входом всего устройства, а
выход сум.матора соединен со второй цепью записи накопител  1.
Недостатком такого устройства  вл етс  низка  скорость записи информации.
Наиболее близким техническим решением к предлагаемому изобретению  вл етс  аналоговое запоминающее устройство разомкнутого типа, выполненное на накопителе из элементов пам ти, построенных на трансфлюксорах с обмотками, образующими цепь записи, цепь считывани , цепь входного сигнала, цепь выходного сигнала, устройство управлени , входное и выходное устройства , блок выбора адресов, включающий в себ  распределитель, формирователи импульсов , ключи записи и считывани , логические схемы, причем выходы устройства управлени  соединены с соответствующими входами блока выбора адресов, выходы которого присоединены к цеп м записи и считывани  накопител , цепь входного сигнала которого присоединена к выходу входного 20 устройства, а цепь выходного сигнала - к входу выходного устройства, выход которого  вл етс  выходом всего устройства (2).
Такое устройство имеет невысокую точность регистрации информации, а дл  повышени  точности требует предварительной отбраковки аналоговых элементов пам ти по погрешности записи.
Цель изобретени  - повысить точность устройства.
Это достигаетс  тем, что в аналоговое запоминающее устройство, содержащее накопитель , входы которого подключены к выходам блока выбора адресов и к выходу блока записи, блок управлени , выходы которого подключены к входам блока выбора адресов, блок считывани , вход которого подключен к выходу накопител , введены первый ключ, один из входов которого  вл етс  входом устройства, другой вход подключен к выходу блока управлени , источники эталонного напр жени , подключенные через первый ключ к входу блока записи, второй ключ, один из входов которого подгс 1ючен к выходу блока считывани , другойк выходу блока управлени , элементы пам ти , одни.из входов которых подключены к соответствующим выходам второго ключа, другие - к выходу блока управлени , сумматоры , входы которых подключены к выходам соответствующих элементов пам ти, блок умножени , один из входов которого подключен к эталонному источнику напр  жени , другой - к выходу первого сумматора , блок, делени , один из входов которого подключен к выходу блока умножени , другой - к выходу второго сумматора, причем выход блока делени   вл етс  выходом устройства.
На чертеже представлена структурна  схема аналогового запоминающего устройства .
Аналоговое запоминающее устройство содержит накопитель I, блок 2 выбора адресов , блок управлени  3, блок записи 4, блок считывани  5, ключи 6 и 7, источники 8 и 9 эталонного напр жени , элементы пам ти 10, И и 12, сумматоры 13 и 14, блок умножени  5, блок делени  16.
Устройство работает следующим образом ,
В режиме записи блок управлени  3 выдает сигнал на управл ющий вход ключа б, который подключает входную клемму аналогового запоминающего устройства к блоку записи 4. Кроме того, блок управлени  3 вырабатывает сигналы на входы блока 2 выбора адресов, который обеспечивает последовательность выбора элементов пам ти накопител  и осуществл ет запись значений входного сигнала, соответствующих моментам квантовани .
В режиме считывани  блок 2 выбора адресов по сигналам с блока управлени  3 обеспечивает считывание записанной информации с первого элемента пам ти накопител  1. Сигнал с этого элемента пам ти поступает на вход блока.считывани  5, с Выхода которого напр жение LJ з через ключ 7 по сигналу с блока управлени  3 запоминаетс  элементом пам ти 10. Далее по сигналам с блока управлени  3 ключ 6 обеспечивает подключение источника 8 эталонного напр жени  к блоку записи 4. Напр жение и о этого источника выбираетс  таким , чтобы в элемент пам ти записывалс  «О, чаще всего U о 0. По сигналам с блока управлени  3 блок 2 выбора адресов обеспечивает запись этого напр жени  в первый элемент пам ти и последующее считывание . Напр жение с выхода блока считывани  5 и о, показывающее смещение характеристики «запись-считывание первого элемента пам ти накопител  1 относительно начала координат, через ключ 7, запоминаетс  элементом пам ти П. На следующем этапе работы устройства ключ 6 по сигналу с
блока управлени  3 подключает источник 9 эталонного напр жени  к блоку записи 4. Напр жение этого источника U соответствует максимально допустимому значению сигнала записи линейного участка характеристики «запись-считывание. Блок 2 выбора адресов по сигналам с блока управлени  3 обеспечивает запись этого напр жени  в первый элемент пам ти накопител  I и его считывание. Напр жение 1/- с выхода блока считывани  через ключ 7, управл емый
блоком управлени  3, запоминаетс  элементом пам ти 12. По сигналу с блока управлени  3 напр жени , записанные в элементах пам ти 10, 11 и 12, поступают на входы сумматоров 13 и 14. Напр жение (Ua-Uo),
Q получаемое на выходе сумматора 13, поступает на вход блока умножени  15, на другой вход которого поступает напр жение и с источника 9 эталонного напр жени . Таким образом, на выходе блока умножени  15 имеетс  напр жение (из-Uo),
5 которое поступает на вход блокаделени  16, на другой вход которого поступает напр жение () с выхода, сумматора 14. Таким образом, на выходе всего устройства будет напр жение
. ): - (/о
Далее цикл работы повтор етс  дл  второго и последующих элементов пам ти до окончани  процесса считывани  со всех элементов пам тинакопител  1.
S Применение при считывании записи нулевого значени  сигнала Uo, фиксированного значени  U- и последующих вычислительных операций позвол ет учесть смещение нул  характеристики «запись-считывание и ее наклон дл  каждого элемента пам ти накопител  I, что позвол ет существенно повысить точность регистрации информации аналогрвого запоминающего устройства. При этом сохран етс  высокое быстродействие при записи, так как устройство етс  разомкнутым по структуре.
Кроме того, становитс  возможным использование в накопителе 1 элементов пам ти , имеющих большие значени  смещени 
5
нул  характеристики .«запись-считывание, без какой-либо отбраковки, что позвол ет, значительно уменьшить стоимость накопител .

Claims (2)

1.Сидоров В. М. Магнитные аналоговые запоминающие устройства временных функций . В сб. Магнитные элементы непрерывного действи , М., «Наука, с. 140-146, 1972.
2.Сидоров В. М. и др. Одноканальный регистратор временных функций напр жени  Ограниченной длительности. В сб. Элемеиты и система звтюматили, Новосибирск, НЭТИ, с. 41-45, -f.
SU782699917A 1978-12-21 1978-12-21 Аналоговое запоминающее устройство SU765881A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782699917A SU765881A1 (ru) 1978-12-21 1978-12-21 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782699917A SU765881A1 (ru) 1978-12-21 1978-12-21 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU765881A1 true SU765881A1 (ru) 1980-09-23

Family

ID=20799906

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782699917A SU765881A1 (ru) 1978-12-21 1978-12-21 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU765881A1 (ru)

Similar Documents

Publication Publication Date Title
SU765881A1 (ru) Аналоговое запоминающее устройство
JPS6310447B2 (ru)
SU1471223A1 (ru) Цифровое устройство задержки
SU489124A1 (ru) Устройство дл регистрации информации
SU866577A2 (ru) Аналоговое запоминающее устройство
SU1278863A1 (ru) Устройство дл сопр жени абонентов с ЦВМ
SU720714A1 (ru) Устройство дл регистрации информации
SU1401479A1 (ru) Многофункциональный преобразователь
SU567174A1 (ru) Устройство дл сжати информации
SU490120A1 (ru) Устройство дл суммировани
SU1032444A1 (ru) Устройство ввода данных в накопитель информации
SU1112368A1 (ru) Устройство дл обработки информации
SU1697105A1 (ru) Устройство дл формировани векторов
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
JP2667702B2 (ja) ポインタリセット方式
SU842957A1 (ru) Запоминающее устройство
SU1356189A1 (ru) Цифровое устройство дл измерени набега фазы
SU526023A1 (ru) Запоминающее устройство
SU809182A1 (ru) Устройство управлени пам тью
SU598127A1 (ru) Аналоговое запоминающее устройство
SU1072057A1 (ru) Цифровой коррел тор
SU1732360A2 (ru) Устройство дл воспроизведени функций
SU1120343A1 (ru) Функциональный преобразователь
SU617776A1 (ru) Устройство запоминани и многократного воспроизведени электрических импульсов
SU1451723A2 (ru) Устройство дл вычислени мультипликативной свертки