SU1471223A1 - Цифровое устройство задержки - Google Patents

Цифровое устройство задержки Download PDF

Info

Publication number
SU1471223A1
SU1471223A1 SU874295910A SU4295910A SU1471223A1 SU 1471223 A1 SU1471223 A1 SU 1471223A1 SU 874295910 A SU874295910 A SU 874295910A SU 4295910 A SU4295910 A SU 4295910A SU 1471223 A1 SU1471223 A1 SU 1471223A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
block
inputs
Prior art date
Application number
SU874295910A
Other languages
English (en)
Inventor
Владимир Геннадиевич Брыч
Ярослав Иванович Костик
Виктор Васильевич Древняк
Николай Васильевич Яворский
Original Assignee
Предприятие П/Я Ю-9903
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Ю-9903 filed Critical Предприятие П/Я Ю-9903
Priority to SU874295910A priority Critical patent/SU1471223A1/ru
Application granted granted Critical
Publication of SU1471223A1 publication Critical patent/SU1471223A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Abstract

Изобретение относитс  к измерительной и вычислительной технике и может быть использовано при построении цифровых фильтров, в ревербераторах, дл  получени  широкого набора звуковых эффектов. Цель изобретени  - расширение области применени  устройства путем формировани  им задержек по нескольким каналам. Поставленна  цель достигаетс  тем, что устройство содержит арифметико-логический блок 5, второй счетчик 1, регистры 8-10, блок 3 хранени  коэффициентов задержки, дешифратор 4 с соответствующими св з ми. Количество каналов определ етс  разр дностью счетчика 1, а задержка по каждому каналу - информацией, хран щейс  в блоке 3. В результате информаци , поступающа  на вход блока 6, задерживаетс  на заданное количество тактов по каждому каналу. 1 ил.

Description

5
8
N3
ю
со
--,
е
Ю
Изобретение относитс  к измери™ тельной и вычислительной технике и может быть использовано при построении цифровых фильтров, и ревербера- g торах, дл  получени  широкого набора звуковых эффектов.
Цель изобретени  - расширение области применени  устройства за счет формировани  задержек по нескольким fo каналамНа чертеже приведена функциональна  схема многоканального цифрового устройства задержки.
Устройство содержит первый и вто- 15 рой счетчики t и 2, блок 3 хранени  козффициентов задержки, дешифратор 4, арифметико-логический блок 5, блок 6 пам ти и блок 7 регистров 8-10.
Тактовый вход устройства  вл етс  20 счетным входом счетчика 1, .информационна  емкость которого соответствует количеству обрабатываемых каналов. Количество переполнений счетчика 1 фиксируетс  в счетчике 2. В блоке 3, 25 который может быть выполнен на ПЗУ, хран тс  коэффициенты задержек дл  каждого обрабатываемого канала. Первый выходной разр д дешифратора 4 управл ет работой блока 5 и устанав- з0 ливает режим, считьгаани  или записи дл  блока 6 пам ти.
Группа выходов дешифратора 4 управл ет попеременной перезаписью, по каждому тактовому импульсу, кода с выхода блока 6 пам ти в один из выходов регистров 8-10. Блок 5, в зависимости от состо ни  первого выходного разр да дешифратора 4, выполн ет функции вычитани  (суммировани ) из числа зафиксированного в счетчике 2 числа с выхода блока 3 или устанавливает на адресном входе блока 6 код с выхода счетчика 2.
Устройство работает следзпощим об- разом.
Б момент, когда счетчик 1 находитс  в нулевом состо нии, на первом вы- ходиом разр де дев иратора 4 устанавливаетс  значение логической 1, по которому блок 6 пам ти переводит™- с  в режим записи и на его адресном входе через блок 5 устанавливаетс  код с выхода счетчика 2. Тактовым импульсом данные с информационного входа устройства записываютс  в блок 6 пам ти по адресу с выхода счетчика 2. Следующий тактовый импульс устанавливает код единицы на выходе счет50
55
0
5
чика 1. При этом логическа  1 по вл етс  на втором выходе дешифратора 4, блок 5 переводитс  в режим вычитани , блок 6 пам ти переходит в режим считывани , а на управл ющем входе регистра 8 по вл етс  сигнал, разрешающий запись.
По тактовому импульсу данные, адрес которых соответствует разности кодов с выхода счетчика 2 и блока 3, считываютс  из блока б пам ти и пере- записьтаютс  в регистр 8. Та же динамика работы повтор етс  и по приходу следзпощего та1«тового импульса с той лишь разницей что в счетчике I устанавливаетс  код двойки, из блока 6 пам ти считьшаютс  данные по адресу, равному разности кода с выхода счетчика 2 и кода задержки, соответствующего второму каналу, и эти данные перезаписьгааютс  в регистр 9. Такое чтение информации из блока 6 пам ти продолжаетс  до тех пор, пока после прихода очередного тактового импульса данные по последнему каналу запишутс  в регистр 10 и произойдет переполнение счетчика 1. Счетчик 1 обнул етс , а содержимое счетчика 2 увеличиваетс  на единицу и нова  информаци  по коду с выхода счетчика 2 за- 1писываетс  в блок пам ти. После чего :оп ть повтор етс  цикл считывани  задержанной информации по всем каналам и т.д.
Ааксимальна  глубина задержки устройства определ етс  информационной емкостью счетчика 2 и блока 6 пам ти. Быстродействие предлагаемого устройства определ етс  временем считывани  информации и количеством обрабатываемых каналов.

Claims (1)

  1. Формула изобретени 
    Цифровое устройство задержки, содержащее первый счетчик, блок пам ти, информационный вход которого  вл етс  информационным входом устройства, отличающеес  тем, что, с целью расширени  области применени  устройства за счет формировани  задержек пз нескольким каналам, оно содержит арифметико-логический блок, 1эегистры, блок хранени  козффициен7 то в задержки, дешифратор, второй счетчик, счетный вход которого  вл етс  тактовым входом устройства и
    314712234
    соединен с входом выборки блока пам -хранени  коэффициентов задержки, а
    ти и тактовыми входами регистров, ин вход управлени  режимом работы - с
    формационные выходы второго счетчикавходом разрешени  записи блока пам ти
    соединены с соответствующими входами -и выходом дешифратора, группы выходешифратора и блока хранени  коэффи-дов которого соединены с входами выциентов задержки, выход переполнени борки соответствующих регистров, вывторого счетчика соединен со счетнымходы которых  вл ютс  выходами уствходом первого счетчика, выход кото-ройства а информационные входы соерого соединен с первым информацион- }0динены с соответствующими выходами
    ным входом ари(1 1етико-логическогоблока пам ти, адресные входы котороблока , второй информационный вход|Го соединены с соответствующими выхокоторого соединен с выходом блокадами арифметико-логического блока.
SU874295910A 1987-08-10 1987-08-10 Цифровое устройство задержки SU1471223A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU874295910A SU1471223A1 (ru) 1987-08-10 1987-08-10 Цифровое устройство задержки

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU874295910A SU1471223A1 (ru) 1987-08-10 1987-08-10 Цифровое устройство задержки

Publications (1)

Publication Number Publication Date
SU1471223A1 true SU1471223A1 (ru) 1989-04-07

Family

ID=21323850

Family Applications (1)

Application Number Title Priority Date Filing Date
SU874295910A SU1471223A1 (ru) 1987-08-10 1987-08-10 Цифровое устройство задержки

Country Status (1)

Country Link
SU (1) SU1471223A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1119077, кл. G 11 С 19/00, 1982, Авторское свидетельство СССР № 1411831, кл. G 11 С 19/00, 1987, *

Similar Documents

Publication Publication Date Title
SU1471223A1 (ru) Цифровое устройство задержки
SU1367042A1 (ru) Посто нное запоминающее устройство
SU765881A1 (ru) Аналоговое запоминающее устройство
RU1827713C (ru) Устройство задержки
SU1112542A1 (ru) Устройство дл задержки пр моугольных импульсов
SU455244A2 (ru) Устройство дл обработки информации
SU1494007A1 (ru) Устройство адресации пам ти
SU489124A1 (ru) Устройство дл регистрации информации
SU572828A1 (ru) Устройство дл сжати данных
SU1376074A1 (ru) Устройство дл программируемой задержки информации
SU1233142A1 (ru) Устройство дл вычислени матрицы направл ющих косинусов
SU955067A1 (ru) Устройство дл опроса информационных каналов
SU1425709A1 (ru) Процессор быстрого преобразовани Фурье
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1388899A1 (ru) Устройство дл определени характеристической функции
SU686027A1 (ru) Устройство дл определени экстремальных чисел
SU1248069A2 (ru) Преобразователь перемещени в код
SU1578717A1 (ru) Устройство дл измерени частот по влени групп команд
SU1173446A1 (ru) Запоминающее устройство
SU962821A1 (ru) Цифровой регистратор формы импульсных сигналов
SU983748A1 (ru) Устройство дл регистрации информации
SU974411A1 (ru) Буферное запоминающее устройство
SU866577A2 (ru) Аналоговое запоминающее устройство
SU1606972A1 (ru) Устройство дл сортировки информации
SU1524093A1 (ru) Буферное запоминающее устройство