SU1112542A1 - Устройство дл задержки пр моугольных импульсов - Google Patents

Устройство дл задержки пр моугольных импульсов Download PDF

Info

Publication number
SU1112542A1
SU1112542A1 SU833586002A SU3586002A SU1112542A1 SU 1112542 A1 SU1112542 A1 SU 1112542A1 SU 833586002 A SU833586002 A SU 833586002A SU 3586002 A SU3586002 A SU 3586002A SU 1112542 A1 SU1112542 A1 SU 1112542A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
pulse
clock
Prior art date
Application number
SU833586002A
Other languages
English (en)
Inventor
Сергей Васильевич Богданов
Сергей Анатольевич Кривуценко
Original Assignee
Предприятие П/Я А-3158
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3158 filed Critical Предприятие П/Я А-3158
Priority to SU833586002A priority Critical patent/SU1112542A1/ru
Application granted granted Critical
Publication of SU1112542A1 publication Critical patent/SU1112542A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ, содержащее два блока задержки фронта импульса, . вход первого из которых непосредственно , а второго через первый элемент НЕ подключены к входу устройства , а выходы соединены с соответствующим входом формирующего триггера, выход которого соединен с выходной шиной, генератор тактовых импульсов, выход которого соединен с тактовыми входами блоков задержки фронта импуль;са , каждый из которых содержит триггер , входы которого соединены соответственно с входом блока задержки фронта импульса и выходом реверсивного счетчика, соединенным также с выходом блока задержки фронта импульса , и первый элемент И, первый и второй входы которого соединены с пр мым выходом триггера и тактовым входом блока задержки фронта импульса соответственно, отличающеес  тем, что, с целью повышени  точности, в него введены второй элегаднт НЕ, подключенный к выходу генератора тактовых импульсов, и в каждый блок задержки фронта импульса Dтриггер , второй элемент И и элемент ИЛИ, причем выход второго элемента НЕ соединен с дополнительными тактовыми входами блоков задержки фронта импульса, первый вход второго элемента И - с. первым выходом триггера и первым входом D-триггера, пр мой выход которого соединен с вто (Л рым входом второго элемента И, а инверсный выход - с третьим входом перС вого элемента И, выходы элементов И через элемент ИЛИ подключены к входу реверсивного счетчика, вхбд записи которого подключен к второму выходу триггера, второй вход D-триггера и третий вход второго элемента И соединены с тактовым и дополнитель ным тактовым входами блока задержки фронта иглпульса соответственно.

Description

Изобретение относитс  к импульсной технике и может быть использовано в цифровой измерительной техни ке, радиосв зи, радиолокации. Известно устройство дл  задержки импульсов, содержащее тактовый гене ратор с подключенными к нему своими первыми входами двум  вентил ми, ре версивный счетчик, два входа которо ро подключены соответственно к двум выходам вентилей, второй вход перво вентил  и вход Элемента НЕ подключе к входу устройства СИ. Недостатком этого устройства  вл етс  низка  точность воспроизведени  длительности задержанных импульсов и времени задержки, что обусловлено периодом тактовой частоты (величина погрешности лежит в пределах одного периода). Наиболее близким по технической сущности к изобретению  вл етс  уст ройство дл  задержки пр могольных импульсов, содержащее первый и второй блоки задержки фронта импульса, элемент НЕ, генератор тактовых импульсов и формирующий триггер, входы которого подключены к соответствующим выходам блоков задержки фрон та импульса, вход элемента НЕ и вход первого блока задержки фронта импульса подключены к входу устройств выход элемента НЕ соединен с входом второго блока задержки фронта импул са, а тактовые входы блоков задержк фронта импульса подключены к генератору тактовых импульсов, при этом каждый блок задержки .фронта импульса содержит триггер, элемент И, реверсивный счетчик, причем первый вхо триггера соединен с входом блока задержки фронта импульса, второй вход триггера подключен к выходу реверсив ного счетчика и выходу блока задержки фронта импульса, первый выход триггера - к первому входу элемента И, второй вход которого подключен к тактовому входу блока задержки фронта импульса 2. Недостат-ком известного устройства  вл етс  низка  точность воспроизведени  времени задержки и длительности пр моугольных и и1пульсов, что обусловлено периодом тактовой частоты , определ ющим шаг дискретизации во времени. Цель изобретени  - повышение точности воспроизведени  длительности и задержки импульса. Поставленна  цель достигаетс  тем что в устройство дл  задержки пр моугольных импульсов, содержащее два блока задержки фронта и шyльca, вход первого из KOTOppJx непосредственно, а второго через первый элемент НЕ подключены к входу устройства, а выходы соединены с соответствующим входом формирующего триггера, выход которого соединен с выходной шиной, генератор тактовых импульсов, выход которого соединен с тактовыми входами блоков задержки фронта импульса, каждый из которых содержит триггер, входы которого соединены соответственно с входом блока задержки фронта , импульса и выходом реверсивного счетчика, соединенным также с выходом блока задержки фронта импульса, и первый элемент И, первый и, второй входы которого соединены с пр мыгл выходом триггера и тактовым входом блока задержки фронта импульса соответственно , введены второй элемент НЕ, подключенный к выходу генератора так.товых импульсов, и в каждый блок задержки фронта импульса D-триггер, второй элемент И и элемент ИЛИ, причем вь1ход второго элемента НЕ соединен с дополнительными тактовьили входами блоков задержки фронта импульса , первый вход второго элемента И - с первым выходом триггера и первым входом D-триггера, пр мой выход которого соединен с вторым входом второго элемента И, а инверсный выход - с третьим входом первого элемента И, выходы элементов И через элемент ИЛИ подключены к входу реверсивного счетчика, вход записи которого подключен к второму выходу триггера, второй вход D-триггера и третий вход второго элемента И соединены с тактовым и дополнительным тактовым входами блока задержки фронта импульса соответственно. Генератор тактовых импульсов вьодает пр моугольные импульсы, длительность которых равна половине периода, На чертеже представлена блок-схема предлагаемого устройства. Устройство дл  задержки пр моуголвных импульсов содержит два блока 1 и 2 задержки фронта импульса, первый элемент НЕ 3, генератор 4 тактовых импульсов, формирующий триггер 5, второй элемент НЕ 6. Каждый из блоков задержки фронта импульса содержит триггер 7, реверсивный счетчик 8, первый 9 и второй 10 элементы И, D-триггер 11 и элемент ИЛИ 12. Вход блока 1 задержки фронта имульса непосредственно, а вход блока задержки через элемент НЕ 3 подклюены к входу устройства. Тактовые ходы блоков 1 и 2 задержки непосредтвенно , дополнительные тактовые ходы через элемент НЕ б подключеы к генератору 4 тактовых импульсов, выходы - к соответствующим входам ормирующего триггера 5. Первый вход триггера 7 соединен входом блока задержки фронта имульса , а.второй вход подключен к ыходу реверсивного счетчика 8 и ыходу блока задержки фронта импульса , первый выход триггера / подключен к первым входам элементов -И 9 и 10 и .D-триггера 11, инверсный и пр мой выходы которого подключены к вто рым входам первого и второго элементов И 9 и 10 соответственно, выходы которых через элемент ИЛИ 12 подключены к входу реверсивного счетчика 8, вход записи которого соединен с вторым выходом триггера 7, тактовый вход блока задержки фронта импульса соединен с вторым входом D-триггера, третий вход второго элемента И 10 подключен к дополнительно му тактовому входу блока задержки фронта импульса. Устройство работает следующим образом . Блоки 1 и 2 задержки работают оди наково. Первый запускаетс  положительным (передним) фронтом входного импульса, а второй - отрицательным - (задним) , прошедшим через элемент -НЕ 3. На тактовом и дополнительномтактовом входах каждого из блоков 1 и 2 Зсшержки присутствуют соответственно тактовый сигнал от генератора 4 и инвертированный элементом НЕ б тактовый сигнал, т.е. сдвинутый на половину периода, так как в тактовом сигнале длительности положи тельных и отрицательных импульсов равны. Задержка определ етс  числом тактовых импульсов, записанных, в счетчик блока задержки. Блоки 1 и 2 задержки через врем  задержки поочередно перевод т формирующий триггер 5 из нулевого состо ни  в единичное и обратно, и на выходе устройства по  вл етс  соответственно входной импульс , задержанный на заданное врем  задержки. При поступлении входного импульса в блок задержки происходит выбор одного из двух тактовых сигналов сле дующим образом. Входной импульс уст навливает триггер 7 в единичное сое то ние. На первом входе D-триггера 11 по вл етс  перепад уровн  напр жени , по которому в D-триггер 11 з писываетс  и по вл етс  на пр мом е выходе сигнал, совпадающий по своему значению (О или 1) с тактовым сигналом в момент прихода входного импульса. Если в момент прихода входного импульса на тактовом входе блока задержки фронта импульса , а на дополнительном тактовом входе соответственно О, единичный сигнал с пр мого выхода D-триггера 11 открывает элемент 10 И и на вход реверсивного счетчика 8 через элемент ИЛИ 12 поступает инвертированный тактовый сигнал с дополнительного тактового входа. Если в момент прихода входного импульса на тактовом входе блока задержки фронта импульса О (на дополнительном тактовом входе соответственно , единичный сигнал с инверсного выхода D-триггера 11 открывает элемент И 9 и на вход реверсивного счетчика 8 через элемент ИЛИ 12 поступает неинвертированный тактовый сигнал с тактового входа блока задержки фронта импульса. При поступлении количества тактовых импульсов, равного числу, записанному в реверсивный счетчик 8, последний оказываетс  в нулевом состо нии , на его выходе и выходе блока задержки по вл етс  импульс, который через второй вход устанавливает триггер 7 в нулевое состо ние, на втором выходе которого по вл етс  сигнал, который поступает на .вход записи реверсивного счетчика 8, и в счетчик записываетс  число, соответствующее величине задержки, код которого присутствует на входе данных реверсивного счетчика (не показан ) . Таким образом, в предлагаемом устройстве дл  задержки пр моугольных импульсов по сравнению с известным вдвое уменьшена ошибка дискретизации, т.е. в два раза повышена точность, так как срабатывание реверсивного 1счетчика происходит положительным перепадом либо инвертированного тактового сигнала, либо неинвертированного . Выбор только одного из двух тактовых сигналов происходит в момент прихода входного импульса.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ, содержащее два блока задержки фронта импульса, вход первого из которых непосредственно, а второго через первый элемент НЕ подключены к входу устройства, а выходы соединены с соответствующим входом формирующего триггера, выход которого соединен с выходной шиной, генератор тактовых импульсов, выход которого соединен с тактовыми входами блоков задержки фронта импульса, каждый из которых содержит триггер, входы которого соединены соответственно с входом блока задержки фронта импульса и выходом реверсивного счетчика, соединенным также с выходом блока задержки фронта им пульса, и первый элемент И, первый и второй входы которого соединены с прямым выходом триггера и тактовым входом блока задержки фронта импульса соответственно, отличаю щееся тем, что, с целью повыше ния точности, в него введены второй элемент НЕ, подключенный к выходу генератора тактовых импульсов, и в каждый блок задержки фронта импульса Dтриггер, второй элемент И и элемент ИЛИ, причем выход второго элемента НЕ соединен с дополнительными тактовыми входами блоков задержки фронта импульса, первый вход второго элемента И - с. первым выходом триггера и первым входом D-триггера, прямой выход которого соединен с вторым входом второго элемента И, а инверсный выход - с третьим входом первого элемента И, выходы элементов И через элемент ИЛИ подключены к входу реверсивного счетчика, вход записи которого подключен к второму выходу триггера, второй вход D-триггера и третий вход второго элемента И соединены с тактовым и дополнительным тактовым входами блока задержки фронта импульса соответственно.
SU833586002A 1983-04-29 1983-04-29 Устройство дл задержки пр моугольных импульсов SU1112542A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833586002A SU1112542A1 (ru) 1983-04-29 1983-04-29 Устройство дл задержки пр моугольных импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833586002A SU1112542A1 (ru) 1983-04-29 1983-04-29 Устройство дл задержки пр моугольных импульсов

Publications (1)

Publication Number Publication Date
SU1112542A1 true SU1112542A1 (ru) 1984-09-07

Family

ID=21061499

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833586002A SU1112542A1 (ru) 1983-04-29 1983-04-29 Устройство дл задержки пр моугольных импульсов

Country Status (1)

Country Link
SU (1) SU1112542A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР № 687596, кл. Н 03 К 5/13, 1979 2. Авторское свидетельство СССР : 855977, кл. Н 03 К 5/13, 1981. *

Similar Documents

Publication Publication Date Title
SU1112542A1 (ru) Устройство дл задержки пр моугольных импульсов
SU1265689A1 (ru) Цифровой измеритель центра пр моугольных видеоимпульсов
SU1471223A1 (ru) Цифровое устройство задержки
RU2009617C1 (ru) Устройство тактовой синхронизации
SU1718148A1 (ru) Цифровой измеритель временного положени середины видеоимпульсов
SU1019611A1 (ru) Устройство задержки импульсов
SU1427370A1 (ru) Сигнатурный анализатор
SU1383326A1 (ru) Устройство дл программируемой задержки информации
SU805483A1 (ru) Устройство дл задержки импульсов
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1177792A1 (ru) Устройство дл измерени временных интервалов
SU1319262A1 (ru) Устройство задержки импульсов
SU1750036A1 (ru) Устройство задержки
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1725211A1 (ru) Таймер
RU1521226C (ru) Устройство задержки импульсов
SU708253A1 (ru) Устройство дл измерени временных интервалов
SU879805A1 (ru) Устройство дл измерени преобладаний дискретных сигналов
SU951402A1 (ru) Устройство дл сдвига информации
SU1111202A1 (ru) Буферное запоминающее устройство
SU1282336A1 (ru) Преобразователь дельта-модулированного сигнала в импульсно-кодомодулированный сигнал
SU1319077A1 (ru) Запоминающее устройство
SU1591010A1 (ru) Цифровой интегратор
SU1388951A1 (ru) Буферное запоминающее устройство
SU1644148A1 (ru) Буферное запоминающее устройство