SU1578717A1 - Устройство дл измерени частот по влени групп команд - Google Patents

Устройство дл измерени частот по влени групп команд Download PDF

Info

Publication number
SU1578717A1
SU1578717A1 SU884611295A SU4611295A SU1578717A1 SU 1578717 A1 SU1578717 A1 SU 1578717A1 SU 884611295 A SU884611295 A SU 884611295A SU 4611295 A SU4611295 A SU 4611295A SU 1578717 A1 SU1578717 A1 SU 1578717A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
buffer memory
information
Prior art date
Application number
SU884611295A
Other languages
English (en)
Inventor
Валерий Александрович Батраков
Виктор Иванович Завгородний
Сергей Витальевич Федосеев
Original Assignee
Военная академия им.Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная академия им.Ф.Э.Дзержинского filed Critical Военная академия им.Ф.Э.Дзержинского
Priority to SU884611295A priority Critical patent/SU1578717A1/ru
Application granted granted Critical
Publication of SU1578717A1 publication Critical patent/SU1578717A1/ru

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  оптимизации системы команд ЭВМ с целью сокращени  объема занимаемой пам ти и времени выполнени  программ. Устройство дл  измерени  частот по влени  групп команд содержит счетчик 1 адреса, два элемента ИЛИ 2 и 3, три элемента И 4, 10 и 11, триггер 7, блок 8 буферной пам ти и блок 9 формировани  групп команд. Устройство обеспечивает формирование частоты по влени  групп и выдачу этой информации в блок буферной пам ти. 1 ил.

Description

.77 g
сл 1
оо 1
Изобретение относитс  к вычислительной технике и может быть использовано дл  оптимизации систем команд ЭВМ с целью сокращени  объема занимаемой пам ти и времени выполнени  команд,,
Цель изобретени  - повышение быстродействи 
На чертеже представлено предлагаемое устройство о
Устройство содержит счетчик 1 адреса , элементы ИЛИ 2 и 3, элемент И 4, элементы 5 и 6 задержки, триггер 7, блок 8 буферной пам ти, блок 9 формировани  групп команд, элементы И 10 и 11, элемент 12 задержки , информационный вход 13, тактовый вход 14, вход 15 чтени , вход 16 начальной установки устройства, вход 17 признака конца считывани , выход 18 готовности устройства, выход 19 результата работы устройства, информационный вход 20 кода команды.
Устройство работает следующим образом
Первоначально на вход 16 устройства поступает сигнал, который обнул ет содержимое  чеек блока 8 буферной пам ти, счетчик 1 адреса, через элемент ИЛИ 3 сбрасывает триггер 7 и подготавливает к работе блок 9 формировани  групп команде На единичном выходе триггера 7 устанавливаетс  низкий потенциал, который через выход 18 устройства сигнализирует ЭВМ о готовности устройства к анализу команд программы,,
Высокий потенциал с инверсного выхода триггера 7 поступает на вход записи блока 8 буферной пам ти, разреша  тем самым запись информации в  чейки блока 80 Данный потенциал поступает также на вход суммировани  счетчика 1 адреса коммутиру  ег цепи на режим суммировани . Код, установленный на группе выходов счетчика 1 адреса (в начале работы - нулевой ) , поступа  на адресный вход блока 8, определ ет адрес  чейки блока 8 (первый), в которую разрешена записьо
С информационного входа 13 устройства в блок 9 записываетс  код количества команд, образующих исследуемую группу команд программы (группа в общем случае, состоит из одной и более команд) В случае неравенства данного кода коду количества команд
5
0
5
0
5
0
5
0
5
в группе, сформированному блоком 9 в процессе исследовани  программы (а в начале работы так и будет), низкий потенциал с выхода блока 9 запрещает прохождение тактовых сигналов через элемент И 10 в блок 8„ Устройство готово к работе.
Работа устройства в режиме анализа команд программы и записи этой информации в блок 8 состоит из двух этапов. На первом этапе осуществл етс  формирование первой из возможных комбинаций (групп) команд Это происходит следующим образом. На вход 20 устройства поступают коды команд исследуемой программы, которые сопровождаютс  тактовыми сигналами, поступающими на вход 14 устройства В блоке 9 формировани  группы команд осу-- ществл етс  формирование из кодов команд очередного кода группы команд. Одновременно по тактовым сигналам формируетс  код количества команд, включенных в состав формируемой группы„ На данном этапе (такте) информаци  с группы информационных выходов блока 9 присутствует на информационном входе блока 8, но  чейки пам ти блока не записываетс , так как тактовый сигнал, по вл ющийс  на выходе элемента 6 задержки через врем , достаточное дл  формировани  очередного кода группы команд, не подаетс  на тактовый вход блока 8, поскольку элемент И 10 закрыт.
Первый этап осуществл етс  до тех пор, пока код количества команд в группе, сформированный блоком 9 при поступлении тактовых сигналов, не станет равным коду, записанному в блок 9 через информационный вход 13 устройства. При этом на выходе блока 9 по вл етс  высокий потенциал, который разрегаает поступление тактовых сигналов на тактовый вход блока 8,
На втором этапе работы устройства в режиме анализа команд программы осуществл етс  и запись этой информации в блок 8. Это происходит следующим образом. Кажда   чейка блока 8 содержит регистр дл  хранени  кода группы команд и счетчик, на котором подсчитываетс  количество использовани  данной группы команд в программе . При поступлении в блок 8 тактового сигнала осуществл етс  анализ кода, присутствующего на информа515
ционном входе блока 8. Возможны два случа .
В случае, если ни в одном регистре  чеек блока 8 не содержитс  кода, соответствующего поступившему коду группы команд (а при первой записи так и будет), данный код записываетс  в  чейку, в которую разрешена запись (в начале работы в первую  чейку ). Одновременно в счетчик данной  чейки (первой) записываетс  единица . При этом на выходе признака наличи  информации блока 8 по вл етс  сигнал, который поступает на вход элемента 5 задержки. Сигнал, формируемый на выходе элемента 5 задержки, пройд  через элемент ИЛИ 2, увеличивает содержимое счетчика 1 адреса на единицу. Тем самым определ етс  смежна   чейка блока 8 дл  записи информации при возникновении ситуации, аналогичной описанной.
В случае, если в регистре одной из  чеек блока 8 к моменту выдачи сигнала с выхода элемента И 10 хранитс  код группы команд, равный коду , присутствующему на информационном выходе блока 9, с приходом в блок 9 тактового сигнала увеличиваетс  на единицу содержимое только счетчика соответствующей  чейки блока 8.
В момент окончани  работы по анализу исследуемой программы в блоке 8 будет хранитьс  информаци , содержаща  коды групп команд и частоты их использовани  в программе.
Считывание содержимого блока 8 осуществл етс  следующим образом. ЭВМ вырабатывает сигнал, который поступает на вход 15 устройства. Этот сигнал устанавливает в единичное состо ние триггер 7, на единичном выходе которого устанавливаетс  высокий потенциал , который через выход 18 выдаетс  в ЭВМ, сигнализиру  о готовности устройства к работе в режиме чтени . Высокий потенциал с единичного выхода триггера 7 поступает на вход чтени  блока 8 буферной пам ти, разреша  тем самым считывание информации из  чеек блока 8,Данный потенциал поступает также на вход вычитани  счетчика 1 адреса, коммутиру  его цепи на режим вычитани . Управл ющий сигнал, поступивший на вход 15 устройства, после задержки на элементе 12 задержки поступает через элемент ИЛИ 2 на
10
15
20
25
30
35
40
45
0
5
17
счетный вход счетчика 1 адреса н уменьшает его содержимое на единицу. В результате на группе информационных выходов счетчика 1 адреса устанавливаетс  код, который, поступа  на адресный вход блока 8, определ ет адрес  чейки блока 8, из которой разрешено считывание информации (в начале работы в режиме считывани  -  чейки, в которую была записана информаци  при последнем обращении в режиме записи). Информаци , хран ща с  в данной  чейке (содержимое гистра и счетчика), через группу информационных выходов блока 8 поступает на выход 19 результата работы устройства. На вход 17 устройства из ЭВМ начинают поступать сигналы с частотой , обеспечивающей считывание информации из одной  чейки блока 8, Данные сигналы поступают на вход элемента И 4 и элемента 12. На разрешающие входы данных элементов поступают потенциалы соответственно с выхода равенства нулю и с выхода неравенства нулю счетчика 1 адреса0 Если код, хран щийс  на счетчике 1 адреса, отличен от нул , то на элемент И 4 поступает низкий потенциал, а на элемент 12 высокий; если код, хран щийс  на счетчике I адреса, равен нулю, то уровень потенциалов мен етс  на противоположныйо Тогда каждый сигнал, по вл ющийс  на входе 17 устройства, через элемент ИЛИ 2 уменьшает содержимое счетчика 1 адреса, тем самым разреша  считывание информации из смежной  чейки блока 8. После считывани  информации из первой  чейки блока 8 (код счетчика 1 адреса в этом случае равен нулю), очередной сигнал, поступивший на вход 17 устройства, поступает через элемент ИЛИ 3 на вход установки в нулевое состо ние триггера 7. На единичном выходе триггера 7 по вл етс  нулевой потенциал, который запрещает считывание информации. Одновременно он поступает через вход 15 устройства в ЭВМ, сигнализиру  об окончании режима чтени .
При необходимости изменени  количества команд в группе соответствующий код количества команд через вход 13 устройства записываетс  в блок 9 формировани  групп команд. После на чальной установки работа устройства происходит описанным образом.

Claims (1)

  1. Формула изобретени 
    Устройство дл  измерени  частот по влени  групп команд, содержащее счетчик адреса, два элемента ИЛИ,
    два элемента задержки, триггер, элемент И, блок буферной пам ти и блок формировани  групп команд, причем выход признака наличи  информации блока буферной пам ти через первый элемент задержки соединен с первым входом первого элемента ИЛИ, выход которого соединен со счетным входом счетчика адреса, информационный выход счетчика адреса соединен с
    адресным входом блока буферной пам ти информационный выход которого  вл етс  выходом результата устройства, вход чтени  устройства соединен с единичным входом триггера, вход начальной установки устройства соединен с первым входом второго элемента ИЛИ, входом сброса блока буферной пам ти и входом начальной установки блока формировани  групп команд, выход второго элемента ИЛИ соединен с нулевым входом триггера, инверсный выход крторого соединен с входом записи блока буферной пам ти, единичный выход триггера соединен с вхо- дом чтени  блока буферной пам ти и .  вл етс  выходом готовности -устройства , тактовый вход устройства соединен с тактовым входом блока формировани  групп команд и через второй элемент задержки - с первым входом первого элемента И, выход блока фор-
    Составитель.И,Сигналов Редактор М.Циткина Техред Л.Сердюкова
    Заказ 1918
    Тираж 569
    ВНИИПИ Государственного комитета по изобретени м и открыти м при ГКНТ СССР 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    5
    0 5
    0
    5
    мировани  групп команд соединен с вторым входом первого элемента И, выход которого соединен с тактовым входом блока буферной пам ти, вход кода команд устройства соединен с входом кода команд блока формировани  групп команд, выход которого соединен с информационным входом блока буферной пам ти, информационный вход устройства соединен с информационным входом блока формировани  групп команд, отличающее с  тем, что, с целью повышени  быстродействи , в устройство выедены два элемента И и третий элемент задержки, причем вход признака конца считывани  устройства соединен с первыми входами второго и третьего элементов И, выход неравенства нулю счетчика адреса соединен с вторым входом второго элемента И, выход которого соединен с вторым входом первого элемента ИЛИ, выход равенства нулю счетчика адреса соединен с вторым входом третьего элемента И, выход которого соединен с вторым входом второго элемента ИЛИ, вход начальной установки устройства соединен с входом общени  счетчика адреса,.единичный выход триггера соединен с входом вычитани  счетчика адреса, инверсный выход триггера соединен с входом суммировани  счетчика дцреса, вход чтени  устройства через третий элемент задержки соединен с третьим входом первого элемента ИЛИ.
    Корректор М Кучер ва 
    Подписное
SU884611295A 1988-09-29 1988-09-29 Устройство дл измерени частот по влени групп команд SU1578717A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884611295A SU1578717A1 (ru) 1988-09-29 1988-09-29 Устройство дл измерени частот по влени групп команд

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884611295A SU1578717A1 (ru) 1988-09-29 1988-09-29 Устройство дл измерени частот по влени групп команд

Publications (1)

Publication Number Publication Date
SU1578717A1 true SU1578717A1 (ru) 1990-07-15

Family

ID=21411980

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884611295A SU1578717A1 (ru) 1988-09-29 1988-09-29 Устройство дл измерени частот по влени групп команд

Country Status (1)

Country Link
SU (1) SU1578717A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1357963, кл. G 06 F 11/26, 1986„ Авторское свидетельство СССР № 1405062, кл. G Ob F 11/28, 19860 *

Similar Documents

Publication Publication Date Title
US4835675A (en) Memory unit for data tracing
SU1578717A1 (ru) Устройство дл измерени частот по влени групп команд
SU1405062A1 (ru) Устройство дл измерени частот по влени групп команд
SU1163359A1 (ru) Буферное запоминающее устройство
SU970464A2 (ru) Запоминающее устройство с одновременной выборкой нескольких слов
SU1488815A1 (ru) Устройство для сопряжения источника и приемника информации
SU1481854A1 (ru) Динамическое запоминающее устройство
SU1003151A1 (ru) Запоминающее устройство с контролем информации при записи
SU1471223A1 (ru) Цифровое устройство задержки
SU1474656A1 (ru) Устройство дл откладки программ
SU1156140A1 (ru) Буферное запоминающее устройство
SU1689955A1 (ru) Устройство дл отладки программ
SU1126972A1 (ru) Устройство дл поиска информации
SU1387001A1 (ru) Устройство дл определени частот обращени к программам
SU1649542A1 (ru) Устройство дл управлени подпрограммами
SU972588A1 (ru) Устройство дл управлени записью информации в блок пам ти
SU1529287A1 (ru) Запоминающее устройство
JPS5775046A (en) Phose absorbing circuit
SU1163360A1 (ru) Буферное запоминающее устройство
SU1619282A1 (ru) Запоминающее устройство
SU567174A1 (ru) Устройство дл сжати информации
SU1564695A1 (ru) Буферное запоминающее устройство
SU1300478A1 (ru) Устройство дл отладки программ
SU696520A1 (ru) Адаптивное устройство дл передачи информации
SU1764055A1 (ru) Устройство дл контрол информации