SU972588A1 - Устройство дл управлени записью информации в блок пам ти - Google Patents

Устройство дл управлени записью информации в блок пам ти Download PDF

Info

Publication number
SU972588A1
SU972588A1 SU803234005A SU3234005A SU972588A1 SU 972588 A1 SU972588 A1 SU 972588A1 SU 803234005 A SU803234005 A SU 803234005A SU 3234005 A SU3234005 A SU 3234005A SU 972588 A1 SU972588 A1 SU 972588A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
synchronizer
elements
Prior art date
Application number
SU803234005A
Other languages
English (en)
Inventor
Виктор Николаевич Агапов
Валентина Александровна Богданова
Кирилл Донатович Гузеев
Виктор Сергеевич Дмитриев
Виктор Иванович Дегтярев
Александр Михайлович Поликанов
Original Assignee
Предприятие П/Я Р-6324
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6324 filed Critical Предприятие П/Я Р-6324
Priority to SU803234005A priority Critical patent/SU972588A1/ru
Application granted granted Critical
Publication of SU972588A1 publication Critical patent/SU972588A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ЗАПИСЬЮ ИНФОРМАЦИИ В БЛОК ПАМЯТИ
Изобретение относитс  к вычислительной технике, в частности к устройствам управлени  записью информации в запоминающие блоки.
Известно устройство дл  управлени  записью информации в запоминающие блоки, содержащее буферные накопители , оперативные запоминающие устройства (ЗУ), процессор, блок анализа информации 1.
Недостатком этого устройства управлени   вл етс  то, что оно не позвол ет осуществл ть ввод в систему информации на накопитель на магнитной ленте (НМЛ) процессора и оперативных ( ЗУ, вход щих в состав ЭВМ, что снижает производительность системы . -
Наиболее близким к изобретению  вл етс  устройство управлени , содержащее , блок анализа информации, два буферных накопител , каждый из которых состоит из вентил  отсчетов, синхронного ЗУ, мультивибратора, триггер , стартстопный накопитель, блок вентилей записи и считывани , синхронизатор , при этом выходы блока анализа информации соединены с входами двух буферных накопителей через вентили записи, а выходы буферных накопи
2
телей соединены с входами вентилей считывани , выходы которых соединены с входом стартстопного накопител , другой вход которого подключен к выходу мультивибратора 2.
Недостатком известного устройства  вл етс  то, что око не обеспечивает запись информации, поступающей от двух источников. При необхо10 ДИ.МОСТИ записи информации от двух независимых источников требуетс  использовать два подобных устройства . В этом случае значительно усложн етс  врем  обработки за счет необходимости совмещени  двух информационных массивов в пор дке поступлени  групп (сообщений).
Целью изобретени   вл етс  сокра-; щение оборудовани  при записи :инфор20 мации и повышение быстродействи  устройства .

Claims (2)

  1. Поставленна  цель достигаетс  тем, что устройство дл  управлени  записью информации в блок пам ти, содержащее 25 блок анализа входной информации, синхронизатор, управл мщий триггер, содержит три счетчика, два сумматора, два регистра, дес ть элементов И, четыре элемента ИЛИ, при этом выходы 30 четырех элементов ИЛИ  вл ютс  выходами устройства, а первые и вторые входы первого и четвертого элементов ИЛИ соответственно соединены о выходами первого и второго, дев тог и дес того элементов И, а первые вторые и третьи входы второго и тре его элемента ИЛИ соответственно сое динены с выходами третьего- четверто го и п того элементов И и с выходами шестого, седьмого и восьмого эле ментов И, первый вход первого элемента И соединен с первым входом третьего, с третьим входом восьмого и с третьим входом дес того элементов И, второй вход .- с вторым входом дес того элемента И,  вл ющегос  вторым входом устройства, с третьим входом синхронизатора и с вторым входом блока анализа входной информации, а,, третий вход - с треть ми входами второго третьего и че,твертого элемента И, с первым входом блока режима, первый вход второго элемента И соединен с первым входом первого счетчика, первым выходом синхронизатора, первым входом четве того,третьими входами седьмого и дев того элементов И, второй вход  вл етс  вторым вхйдсм устройства и соединен с первым входом блока анализа входной информации, первым входом синхронизатора с вторым входом дев того элемента И, второй вход третьего элемента И соединен с выходом второго счетчика, с первы входом второго сумматора и вторым входом восьмого элемента И, второй вход четвертого элемента И соединен с выходом первого счетчика, первым входом первого сумматора и с вторым входом седьмого элемента И, первый вход п того элемента И соединен с выходом третьего счетчика, с вторым входом синхронизатора и вторым входом шестого элемента И, а второй вход - с вторым выходом упра л ющего триггера и с первыми входами седьмого, восьмого, дев того и д с того элементов И, первый и второй выходы блока анализа входной информации соединены соответственно с вторыми входами первого и второго сумматоров, выход первого сумматора соединен с п тым входом син ронизатора и входсм первого регистра , а выход второго сумматора с/ четвертым входсм синхронизатора и1 входом второго регистра, выход которого соединен с вторым входом первого счетчика, а выход первого регистра соединен с вторым входом второго счетчика, второй выход синхронизатора соединен с входсм тр тьего счетчика, а третий выход  вл  етс  одним из.выходов устройства и соединен с входом управл ющего триг гера. На чертеже представлена структурна  схема устройства. Устройств содержит блок 1 анализа входной информации, первый счетчик 2, первый (Сумматор 3, первый регистр 4, второй регистр 5, второй сумматор б, второй счетчик 7, синхронизатор 8, третий счетчик 9, управл ющий триггер 10, дес ть элементов и 11-20, четыре элемента ИЛИ 21-24. Устройство работает следующим образом . При поступлении информационного сообщени  на первый вход блока 1 анализа входной информации из первого слова сообщени  выдел етс  код количества слов, который поступает на второй вход первого cyMiviaTopa 3. На первый вход этого сумматора поступает код последнего адреса записи предыдущего сообщени , наход щийс  в первом счетчике
  2. 2. Результат суммировани  записываетс  в первый регистр 4. Таким образом, в первом регистре 4 хранитс  последний адрес записи данного сообщени . В синхронизаторе 8 из импульсов сообщени  фор- ируютс  синхроимпульсы, поступающие на второй четвертый, седьмой и дев тый элементы И 12,14,17 и 19. В зависимости от состо ни  управл ющего триггера 10 открываетс  второй элемент И 12 и информаци  через первый элемент ИЛИ 21 поступает на соответствующий выход устройства, или дев тый элемент И 19 и информаци  через четвертый элемент ИЛИ 24 поступает на соответствующий выход устройства. Адрес дл  записи информации поступает с выхода первого счетчика 2 на второй вход четвертого элемента И 14 и через второй элемент ИЛИ 22 на соответствующий выход устройства или через седьмой элемент И 17, третий элемент ИЛИ 23 на соответствукадий выход устройства. После записи инфор 1ационного сжэва содержимое первого счетчика 2 увеличи;ваетс  на единицу. При поступлении .информации на вто- рой вход, код количества слов, выделенный из сообщени , поступает на второй вход второго сумматора б, а код последнего адреса записи предыдущего сообщени , поступившего с первого входа, из первого регистра 4 переписываетс  во второй счетчик 7, затем на втором сумматоре 6 суммируетс  с кодсм количества слов. Полученный , таким образом последний ад- рее записи, записываетс  во второй регистр 5.Из синхронизатора 8 сформированные синхроимпульсы поступают на соответствующие входы первого , ,третьего, восьмого и дес того элетлентов И,11, 13,18 и 20. в зависимости от состо ни  управ л ющего триггера 10 информаци  поступает через первый элемент И 11, первы1Й элемент ИЛИ 21 на соответств 1ДИЙ выход устройства, а адрес с вык да второго счетчика 7 через третий элемент И 13, второй элемент ИЛИ 22 поступает также на соответствующий выход устройства. Если информаци  в зависимости от -состо ни  управл нхцего триггера 10 поступает на вход дес того элемента И 20, то через четвертый элэпент ИЛИ 24 она выдаетс  на соот ветствующий выход устройства, а адрес в этом случае с выхода второго счетчика 7 через восьмой элемент И 18, третий элемент ИЛИ 23 выдаетс  на соответствующий выход устройства . После записи каждого информационного слова содержимое второго счетчика 7 также увеличиваетс  на единицу. При одновременном поступлении информации по входам 1 и 2 в синхро низаторе формируютс  две серии импульсов , сдвинутых относительно друг друга на половину перио;, а запись информации производитс  поочередно от каждого входа, соответственно происходит и переключение первого и второго 2 и 7 адресов записи. Коды суммы с выходов первог и второго сумматоров 3 и 6 поступаю на входы синхронизатора 1 дл  определени  окончани  записи в ЗУ .Если результат на выходе первого или вто рого сумматоров 3 и 6 окажетс  боль ше объема ЗУ, то синхронизатор 1 вырабатываем импульс дл  запуска соответствующего ЗУ, который также поступает и.на вход управл ницего тр гера 10, обеспечивающего подключени свободного ЗУ, на запись, а заполненного ЗУ -1на считывание. При считывании информации из синхронизатора 8 на вход третьего счетчика 9 подаютс  импульсы считывани . С выхода третьего счетчика 9 адрес считывани  или через п тый элемент И 15, второй элемент ИЛИ 22 или через шестой элемент И 16, третий элемент ИЛИ 23 поступает на соответствующий выход устройства Одновременно сигнал с выхода третье го счетчика 9 поступает на второй вход синхронизатора 8 дл  определени  окончани  считывани . Предлагаемое устройство позвол е производить запись информации, пост пающей от двух независимых источников информации, при этом резко сокращаетс  объем оборудовани  и увели чиваетс  его быстродействие. Формула изобретени  Устройство дл  управлени  записью информации в блок- пам ти, содержащее блок анализа входной информации, синхронизатор, управл ющий триггер, отличающеес  тем, что, с целью сокращени  оборудовани  при записи информации и повышени  быстродействи  устройства, оно содержит три счетчика, два сумматора,два регистра , дес ть элементов И, четыре элемента ИЛИ, при зтсм выходы четырех элементов ИЛИ  вл ютс  выходами устройства , а первые и вторые входы первого и четвертого элементов ИЛИ соответственно соединены с выходами первого и второго, дев того и дес того элементов И, а первые, вторые и третьи входы второго и третьего элементов ИЛИ соответственно соединены с выходами третьего, четвертого и п того элементов И и с выходами шестого , седьмого и восьмого элементов И, первый вход первого элемента Н соединен с первым входом третьего, с третьи: 1 входом восьмого и с третьим входсм дес того элементов И, второй вход - с вторым входо 1 дес того элемента И,  вл ющегос  вторым входом устройства, с третьим входомсинхронизатора и с вторым входом блока анализа входной информации, а третий вход - с третьими входами второго, третьего и четвертого элементов И, с первым выходом блока режима, первый вход второго эле;- ента И соединен с первым входом первого счетчика, первым выходом синхронизатора, первым входс  четвертого, третьими входами седьмого и дев того элементов И, второй вход  вл етс  первым входсм устройства и соединен с первым входом блока анализа входной информации, первым входом синхронизатора и с вторым входом дев того элемента И, второй вход третьего элемента И соединен с выходом второго счетчика, с первьом входом второго сумматора и вторым входом восьмого элемента и, второй вход четвертого элемента И соединен с выходом первого счетчика, первым входом первого ciTviMaTopa и с вторым входс  седьмого элемента И, первый вход п того элемента И соединен с выходом третьего счетчика, с вторым входом синхроннзатор а и с вторь шестого элемента И, а второй вход с вторы 1 выходам управл ющего триГ гера и с первыми входами седьмого, восьмого, дев того и дес того элементой И, первый и второй выходы блока анализа входной информации соединены соответственно с вторгл и входа,ми первого и второго сумматоров, выход первого сумматора соединен с п тым входом синхронизатора и входом первого регистра, а выход второго сумматора . с четвертьрл входом синхронизатора и входом второго ре
SU803234005A 1980-11-24 1980-11-24 Устройство дл управлени записью информации в блок пам ти SU972588A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803234005A SU972588A1 (ru) 1980-11-24 1980-11-24 Устройство дл управлени записью информации в блок пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803234005A SU972588A1 (ru) 1980-11-24 1980-11-24 Устройство дл управлени записью информации в блок пам ти

Publications (1)

Publication Number Publication Date
SU972588A1 true SU972588A1 (ru) 1982-11-07

Family

ID=20937948

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803234005A SU972588A1 (ru) 1980-11-24 1980-11-24 Устройство дл управлени записью информации в блок пам ти

Country Status (1)

Country Link
SU (1) SU972588A1 (ru)

Similar Documents

Publication Publication Date Title
GB1394548A (en) Data recirculator
SU972588A1 (ru) Устройство дл управлени записью информации в блок пам ти
SU1290423A1 (ru) Буферное запоминающее устройство
SU1168958A1 (ru) Устройство дл ввода информации
SU1010653A1 (ru) Запоминающее устройство
SU1383445A1 (ru) Устройство дл задержки цифровой информации
SU1361566A1 (ru) Устройство адресации оперативной пам ти
SU1564695A1 (ru) Буферное запоминающее устройство
SU983748A1 (ru) Устройство дл регистрации информации
SU1113793A1 (ru) Устройство дл ввода информации
SU567174A1 (ru) Устройство дл сжати информации
SU1144109A1 (ru) Устройство дл опроса информационных каналов
SU932566A1 (ru) Буферное запоминающее устройство
SU1714684A1 (ru) Буферное запоминающее устройство
SU1529287A1 (ru) Запоминающее устройство
SU1101832A1 (ru) Устройство дл обработки и сжати информации
SU1249583A1 (ru) Буферное запоминающее устройство
SU926707A1 (ru) Устройство дл временного сжати сигнала
SU1034069A1 (ru) Буферное запоминающее устройство
SU1587517A1 (ru) Устройство дл адресации буферной пам ти
SU1732360A2 (ru) Устройство дл воспроизведени функций
SU663113A1 (ru) Двоичный счетчик
SU1488816A1 (ru) Уctpoйctbo для упpabлehия oбmehom пpoцeccopa c пamяtью
SU1259260A1 (ru) Устройство управлени выборкой команд
SU1287236A1 (ru) Буферное запоминающее устройство