SU1619282A1 - Запоминающее устройство - Google Patents

Запоминающее устройство Download PDF

Info

Publication number
SU1619282A1
SU1619282A1 SU853970826A SU3970826A SU1619282A1 SU 1619282 A1 SU1619282 A1 SU 1619282A1 SU 853970826 A SU853970826 A SU 853970826A SU 3970826 A SU3970826 A SU 3970826A SU 1619282 A1 SU1619282 A1 SU 1619282A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
output
elements
memory
Prior art date
Application number
SU853970826A
Other languages
English (en)
Inventor
Александр Николаевич Афанасьев
Валерий Михайлович Златкис
Юрий Лаврович Тептин
Юрий Иванович Кашин
Original Assignee
Предприятие П/Я В-8062
Ижевский механический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8062, Ижевский механический институт filed Critical Предприятие П/Я В-8062
Priority to SU853970826A priority Critical patent/SU1619282A1/ru
Application granted granted Critical
Publication of SU1619282A1 publication Critical patent/SU1619282A1/ru

Links

Landscapes

  • Image Processing (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к sa-i пом накпцим устройствам с ограниченным доступом, и может быть использовано в процессорах обработки изображений Цель изобретени  - расширение функциональных возь5ожностей устройства, за счет обеспечени  доступа к пак - тн T trra первым з писан - первым сплты - ваетс  „ Устройство содержит элементы IT 7-12, элементы ИЛИ 13-16, счетчики 17 и 18, блоки 19 и 20 пам ти. В устройстве также обеспечиваетс  доступ к пам ти типа первым записан- первым считываетс . 1 ил,

Description

Я
(ffStftt.
О5
ЬатД.
ю
О)
к
31
Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам с ограниченны доступом, и может быть использовано в процессорах обработки изображений
Цель изобретени  - расширение функциональных возможностей устройства путем обеспечени  доступа к пам ти типа первым записал - первым считъгоа-т етс .
На чертеже изображена структурна  схема запоминающего устройства.
На схеме позици ми 1-5 обозначены соответственно информационный вход устройства, вход Запись текущего блока данных, вход Чтение текущего блока данных, вход Чтение предыдущего блока дани -х и вход Конец блока данных. Устройство содержит триггер 6, первую группу элементов И 7-9, вторую группу элементов И 10- 12, первую группу элементов ИЛИ 13 и 14, вторую группу элементов ИЛИ 15 и 16, первый 17 и второй 18 счетчики , первый 19 и второй 20 блоки пам ти . Устройство имеет информационный выход 21.
Устройство работает следующим об- разом,,
Допустим, в исходном состо нии триггер 5 находитс  в состо нии 0. В это случае запись данных, поступающих с выхда 1, происходит во второй блок 20 по си гналу запись текущего блока данных. Сигнал Запись текущего блока данных поступает с входа 2 на второй блок 20 через элемент И 10„ После окончани  цикла записи сигнал Запис текущего блока данных через элемент 1ШИ 15 увеличивает содержимое второго счетчика 18, выполн ющего функцию адресного регистра блока 20, на единицу. Таким образом, запись следующего рлемента Данных будет произво- дитьс  в следующую  чейку блока 20.
Сигнал Чтение текущего блока данных с чхода 3 через элемент И 11 поступает на вход счетчика 8, уменьша  его содержимое на единицу. Сигна Чтение текущего блока данных через элемент ИЛИ 16 поступает на вход второго блока 20 пам ти, с выхода которого данные поступают на выход 21 устройства Таким образом осуществл етс  считывание последнего записан- кого элемента данных.
Сигнал Чтение предыдущего блока
данных с входа 4 поступает на вход
0
5
0
5
,-
5
первого блока 19; пам ти через элемент И 9 и элемент ШШ 14С После окончани  цикла Чтение сигнал Чтение предыдущего блока данных через элемент ИЛИ 13 поступает на вход первого счетчика 17, увеличива  его содержимое на единицу. Первый счетчик 17 вы -олн ет функцию адресного регистра первого блока 19 пам ти. Таким образом , считывание следующего элемента данных будет производитьс  из следующей  чейки пам ти. Данные с выхода первого блока 19 пам ти поступают на выход 21 устройства. Сигнал Конец блока данных с входа 5 поступает на входы счетчиков 17 и 18, обнул   их, и на вход триггера 6, перебрасыва  его в противоположное состо ние.
При прохождении следующего блока данных сигнал Запись .текущего блока данных через элемент И 7 и элемент ИЛИ 13 будет управл ть первым счетчиком 17 и первым блоком 19 пам ти. Сигнал Чтение текущего блока данных через элемент И 8 и элемент ИЛИ 14 будет управл ть первым счетчиком 17 и первым блоком 19 пам ти. Сигнал Чтение предыдущего блока данных через элемент И 12, элементы ИЛИ 15 и 16 будет управл ть вторым счетчи- . ком 18 и вторым блоком 20 пам ти, считыва  элементы данных в пор дке их записи в течение предыдущего блока данных
Таким образом, в запоминающем устройстве реализуютс  два способа доступа к пам ти: первым записан - первым считываетс  и последним записан - первым считываетс  „

Claims (1)

  1. Формула изобретени 
    Запоминающее устройство, содержащее первый и второй блоки пам ти, информационные входы которых объединены и  вл ютс  информационным входом устройства, ,. выходы объединены и  вл ютс  информационным выходом устройства, триггер, счетныл вход которого  вл етс  входом Конец блока данных устройства, первую и вторую группы элементов И, первую и вторую группы элементов ИЛИ, первый и второй счетчики, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства путем обеспечени  доступа к
    пам ти типа первым записан - первым
    считываетс , в устройстве первые входы первых, вторых и третьих элементов И первой и второй групп соответственно объединены и  вл ютс  входами Запись текущего блока данных , Чтение текущего блока данных и Чтение предыдущего блока данных устройства, вторые входы первого и второго элементов И первой группы и третьего элемента И второй группы соединены с пр мым выходом триггера, инверсный выход которого соединен с вторыми входами третьего элемента И первой группы и первого и второго элементов И второй группы, выход первого элемента И каждой группы подключен к входу Запись соотлетствую- щего блока пам ти и первому входу
    первого элемента ИЛИ соответствующей группы, выход которого подключай к суммирующему входу соответствующего счетчика, выход которогр соединен с адресным входом соответствующего блока пам ти, выход второго элемента И каждой группы подключен к вычита- ющему входу соответствующего счет-
    чика и первому входу второго элемент - та ИЛИ соответствующей группы, выход которого соединен с входом Чтение, соответствующего блока пам ти, выход третьего элемента И каждой группы
    5 соединен с вторыми входами элементов ИЛИ соответствующей группы, установочные входы счетчиков соединены с входом Конец блока данных устройства о
SU853970826A 1985-09-11 1985-09-11 Запоминающее устройство SU1619282A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853970826A SU1619282A1 (ru) 1985-09-11 1985-09-11 Запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853970826A SU1619282A1 (ru) 1985-09-11 1985-09-11 Запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1619282A1 true SU1619282A1 (ru) 1991-01-07

Family

ID=21203163

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853970826A SU1619282A1 (ru) 1985-09-11 1985-09-11 Запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1619282A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент JP № 56-40379, кл. 97(7) С, опублик. 1981. Патент GB № 2086623, кл. G 4 А, опублик. 198. *

Similar Documents

Publication Publication Date Title
GB1315528A (en) Data memory
KR910001777A (ko) 속도변환용 라인 메모리
KR920010624A (ko) 반도체기억장치
SU1619282A1 (ru) Запоминающее устройство
JPS57105877A (en) Stack memory device
SU1575238A1 (ru) Буферное запоминающее устройство
SU1191913A1 (ru) Устройство дл ввода-вывода информации
SU1297117A1 (ru) Оперативное запоминающее устройство с обнаружением ошибок
SU1010653A1 (ru) Запоминающее устройство
SU1173446A1 (ru) Запоминающее устройство
SU1596390A1 (ru) Устройство буферной пам ти
SU1034069A1 (ru) Буферное запоминающее устройство
SU1564695A1 (ru) Буферное запоминающее устройство
SU1488815A1 (ru) Устройство для сопряжения источника и приемника информации
SU1361633A2 (ru) Буферное запоминающее устройство
SU1256034A1 (ru) Устройство дл сопр жени двух ЭВМ с общей пам тью
SU1361566A1 (ru) Устройство адресации оперативной пам ти
SU1396158A1 (ru) Буферное запоминающее устройство
SU1367041A1 (ru) Посто нное запоминающее устройство
SU1183975A1 (ru) Устройство дл сопр жени разноскоростных вычислительных устройств
SU1471195A1 (ru) Устройство дл отладки программ
SU1163360A1 (ru) Буферное запоминающее устройство
SU1277124A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1198570A1 (ru) Запоминающее устройство
SU377876A1 (ru) Ферритовое запоминающее устройство с линейной