SU1406596A1 - Устройство дл регистрации результатов контрол - Google Patents

Устройство дл регистрации результатов контрол Download PDF

Info

Publication number
SU1406596A1
SU1406596A1 SU853973363A SU3973363A SU1406596A1 SU 1406596 A1 SU1406596 A1 SU 1406596A1 SU 853973363 A SU853973363 A SU 853973363A SU 3973363 A SU3973363 A SU 3973363A SU 1406596 A1 SU1406596 A1 SU 1406596A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
input
counter
output
inputs
Prior art date
Application number
SU853973363A
Other languages
English (en)
Inventor
Александр Николаевич Бучнев
Ольга Алексеевна Зимнович
Евгений Иванович Карпунин
Василий Иванович Песоченко
Original Assignee
Организация П/Я Р-6052
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Р-6052 filed Critical Организация П/Я Р-6052
Priority to SU853973363A priority Critical patent/SU1406596A1/ru
Application granted granted Critical
Publication of SU1406596A1 publication Critical patent/SU1406596A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах контрол  цифровых логических схем и диагностики неисправностей. Цель изобретени - упрощение устройства за счет сокращени  аппаратуры пам ти. Логический анализатор содержит блок 1 пам ти, два элемента задержки 2,3, элемент И 4, счетчик 5, регистр 6, коммутатор 7, генератор 8 импульсов, триггер 9, группу информационных входов 10, вход 11 задани  режима работы , группу адресных входов 12, выход 13 готовности, вход 14 записи, вход 15 установки, группу информационных выходов 16. Анализатор работает в режимах занесени  тестовой информации , записи ответных реакций и чтени  ответных реакций. Положительный эффект достигаетс  за счет использовани  блока 1 пам ти дл  хране- g ни  тестовых воздействий и записи ответных реакций с объекта диагностировани . 1 ил. (Л

Description

Од СП
Од
Изобретение относитс  к вычислительной технике и может быть использовано в устройствах контрол  логических узлов и диагностики неислрав- ностей.
Целью изобретени   вл етс  упрощение устройства путем сокращени  аппаратуры пам ти.
На чертеже изображено предлагае- мое устройство.
Устройство содержит блок 1 пам ти , два элемента 2,3 задержки, элемент И 4, счетчик 5, регистр 6, коммутатор 7,генератор 8 импульсов,триг- гер 9, группу информационных входов 10, вход И задани  режима работы , группу адресных входов 12, выход 13 готовности, вход 14 записи, вход 15 установки, группу информаци- онных выходов 16. Кроме того, на чертеже .изображен объект контрол  7
Устройство работает следующим образом .
Работа осуществл етс  в режимах
з анесени  тестовой- информации, регисрации ответных реакций и чтени  ответных реакций. В режиме занесени  тестовой информации на вход 1J задани  режима работы и на вход 14 запис поступают нулевые сигналы, которые- перевод т блок 1 пам ти в режим записи , счетчик 5 - в режим параллельного занесени , а коммутатор 7 - в режим прохождени  информации с груп- пы информационных входов 10 устройства . В этом режиме производитс  запись тестовых кодов в блок 1 пам ти. На адресные входы 12 устанавливаетс  адрес записываемой  чейки, на инфор- мационные входы 10 подаютс  тестовые коды, записываемые в данную  чейку. Операци  записи повтор етс  до тех пор, пока не будет записана информаци  во все  чейки пам ти блока 1. После этого на вход 15 установки подаетс  положительный импульс, поступающий на вход установки счетчика 5 и устанавливающий счетчик в нуль. Затем на входы 11 и 14 подаетс  логи ческа  единица, перевод ща  устройство в режим регистрации ответных реакций . Сигнал - логическа  единица на входе П - переводит счетчик 5 в режим счета, поступает на управл ющий вход коммутатора 7, подключает к ин- формационным входам блока 1 пам ти выходы объекта контрол , передним фронтом устанавливает триггер 9 в
0
5 0
5
0 5 0 5 сп 5
единицу, разреша  работу генератора тактовых импульсов. Генератор 8 тактовых импульсов начинает генерацию тактовых импульсов с высокого уровн . Сигнал высокого уровн  поступает на вход записи блока 1 пам ти и задает режим чтени . Так как счетчик 5 обнулен, то читаетс   чейка с нулевым адресом, тестовые коды поступают на вход регистра 6. Через половину периода на выходе генератора 8 тактовых импульсов по вл етс  низкий уровень , который переводит блок I пам ти через элемент И 4 в режим записи, отрицательньм фронтом импульса частоты информаци  записываетс в регистр 6 и поступает на входы объекта контрол . Реакци  на тестовое воздействие поступает через коммутатор 7 на информационные входы блока 1 пам ти и записываетс  в нулевую  чейку.
Следующий сигнал - логическа  единица - переводит блок 1 пам ти через элемент И 4 в режим чтени  и через элемент 2 задержки поступает на счетный вход счетчика 5, который по положительному фронту прибавл ет единицу . Из блока 1 пам ти считываютс  тестовые коды из первой  чейки. Описанна  процедура чтени  тестовьгк кодов и запись ответных реакций на них повтор етс  до тех пор, пока на выходе переполнени  счетчика 5 не по витс  сигнал переполнени  (он по витс  при записи реакции на последнее тестовое воздействие). Сигнал переполнени  через элемент 3 задержки (на врем  записи) устанавливает в нуль триггер 9, блокирует работу генератора тактовых импульсов. Этот же сигнал поступает на выход 13 готовности, сообща , что тестирование закончено. После этого на входе 11 устанавливаетс  низкий уровень, перевод щий уст1
ройство в режим чтени  ответных реакций . Далее чтение реакций из блока 1 пам ти ведетс  следующим образом. На входе 14 записи устанавливаетс  высокий уровень, а на входах 12 устанавливаютс  последовательно адреса  чеек блока 1 пам ти. Информаци  с выхода блока 1 пам ти постуг(ает на информационные выходы 16.

Claims (1)

  1. Формула изобретени 
    Устройство дл  регистрации результатов контрол ,, содержащее блок пам ти , триггер, генератор импульсов, счетчик, коммутатор, регистр, элемент И и первый элемент задержки,причем группа выходов блока пам ти соединена с группой информационных входов регистра, группа выходов которого  вл етс  группой выходов устройства дл  подключени  к группе информационных входов объекта контрол , вы- ход генератора импульсов соединен с первым входом элемента И, отличающеес  тем, что, с целью упрощени  устройства, оно содержит второй элемент задержки, причем перва  группа информационных входов коммутатора  вл етс  группой входов уст- -ройства дл  подключени  к группе выходов объекта контрол , группа выходов коммутатора подключена к группе информационных входов блока пам ти, втора  группа информационных входов коммутатора  вл етс  группой информационных входов устройства, управл ющий вход коммутатора соединен с единич-
    д Q 5
    5
    ным входом Триггера, управл ющим входом счетчика и  вл етс  входом задани  режима работы устройства, группа информационных входов счетчика соединена с группой адресных входов устройства тактовый вход счетчика через первый элемент задержки соединен с выходом генератора импульсов, установочный вход счетчика соединен с входом установки устройства, группа выходов счетчика соединена с группой адресных входов блока пам ти, вход записи которого объединен с тактовым входом регистра и подключен к выходу элемента И, второй вход которого  вл етс  входом записи устройства, выход переполнени  счетчика через второй элемент задержки соединен с нулевым входом триггера и  вл етс  выходом готовности устройства, группа выходов блока пам ти  вл етс  группой информационных выходов устройства, выход триггера соединен с входом запуска генератора импульсов.
SU853973363A 1985-10-08 1985-10-08 Устройство дл регистрации результатов контрол SU1406596A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853973363A SU1406596A1 (ru) 1985-10-08 1985-10-08 Устройство дл регистрации результатов контрол

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853973363A SU1406596A1 (ru) 1985-10-08 1985-10-08 Устройство дл регистрации результатов контрол

Publications (1)

Publication Number Publication Date
SU1406596A1 true SU1406596A1 (ru) 1988-06-30

Family

ID=21204096

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853973363A SU1406596A1 (ru) 1985-10-08 1985-10-08 Устройство дл регистрации результатов контрол

Country Status (1)

Country Link
SU (1) SU1406596A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 607218, кл. G 06 F 11/00, 1975. Авторское свидетельство СССР № 1045230, кл. G 06 F 11/26, 1983. *

Similar Documents

Publication Publication Date Title
SU1406596A1 (ru) Устройство дл регистрации результатов контрол
SU1196875A1 (ru) Устройство дл функционального контрол цифровых блоков
SU1168952A1 (ru) Устройство дл контрол дискретной аппаратуры с блочной структурой
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU691925A1 (ru) Запоминающее устройство
SU905859A1 (ru) Посто нное запоминающее устройство
SU1283769A1 (ru) Устройство дл контрол логических блоков
SU1108511A1 (ru) Запоминающее устройство с самоконтролем
SU934554A1 (ru) Запоминающее устройство с самоконтролем
SU1336027A1 (ru) Устройство дл обработки параметров непериодических импульсных сигналов
SU1282107A1 (ru) Устройство дл ввода информации
SU1376087A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей
SU1053095A1 (ru) Устройство дл сопр жени с ЭВМ
SU1490676A1 (ru) Микропрограммное устройство управлени
SU608197A1 (ru) Запоминающее устройство
SU1149312A1 (ru) Устройство дл контрол микросхем оперативной пам ти
SU1647655A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1487191A1 (ru) Многоканальный преобразователь код-напряжение ·
SU651419A1 (ru) Запоминающее устройство с самоконтролем
SU1328788A2 (ru) Многоканальный измеритель временных интервалов
SU1298940A1 (ru) Устройство выбора каналов
SU1264239A1 (ru) Буферное запоминающее устройство
SU1229826A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1270897A1 (ru) Преобразователь параллельного кода в последовательный
SU1010651A1 (ru) Запоминающее устройство с самоконтролем