SU1229826A1 - Оперативное запоминающее устройство с самоконтролем - Google Patents

Оперативное запоминающее устройство с самоконтролем Download PDF

Info

Publication number
SU1229826A1
SU1229826A1 SU843783164A SU3783164A SU1229826A1 SU 1229826 A1 SU1229826 A1 SU 1229826A1 SU 843783164 A SU843783164 A SU 843783164A SU 3783164 A SU3783164 A SU 3783164A SU 1229826 A1 SU1229826 A1 SU 1229826A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
counter
outputs
Prior art date
Application number
SU843783164A
Other languages
English (en)
Inventor
Александр Владимирович Гринштейн
Original Assignee
Всесоюзный Ордена Трудового Красного Знамени Научно-Исследовательский Проектно-Конструкторский И Технологический Институт Релестроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный Ордена Трудового Красного Знамени Научно-Исследовательский Проектно-Конструкторский И Технологический Институт Релестроения filed Critical Всесоюзный Ордена Трудового Красного Знамени Научно-Исследовательский Проектно-Конструкторский И Технологический Институт Релестроения
Priority to SU843783164A priority Critical patent/SU1229826A1/ru
Application granted granted Critical
Publication of SU1229826A1 publication Critical patent/SU1229826A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • Tests Of Electronic Circuits (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)

Abstract

Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при построении БИС ОЗУ и ЗУ на их основе с встроенными средствами проверки работоспособности . Целью изобретени   вл етс  упрощение устройства. Устройство содержит блоки оперативной и посто нной пам ти,генератор, блок сброса, первый и второй триггеры, сумматор по модулю два, счетчик, блок сравнени  и элемент индикации. В устройстве обеспечиваетс  режим встроенного контрол  блока оперативной пам ти на тесте Мают, причем упрощение достигаетс  за счет использовани  счетчика в режиме счета при тестировании и в режиме регистра при внешних обращени х к устройству. Зталонные данные в режиме контрол  формируютс  блоком посто нной пам ти. 1 ил. (Л N9 Ю СО 00 ю dd

Description

1
Изобретение относитс  к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при построении БИС ОЗУ и ЗУ на их основе со встроенными средствами проверки работоспособности .
Целью изобретени   вл етс  упрощение устройства.
На чертеже представлена схема one ративного запоминающего устройства с самоконтролем.
Устройство содержит блок 1 оперативной пам ти, информационные выходы 2, блок 3 сравнени , сумматор 4 по модулю-два, блок 5 посто нной пам ти , счетчик 6, второй триггер 7, управл ющие входы 8 и 9, адресные входы 10, информационные входы 11, генератор 12, вход 13 режима, первый триггер 14, блок 15 сброса и элемент 16 индикации.
Блок 15 сброса (например, RC-цепь обеспечивает сигналы начальной ус- , тановки при включении питани .
Устройство работает следующим образом.
1
При подаче питани  импульс с блока 15 сброса устанавливает счетчик 6 в ноль и триггер 14 в единицу. Последнее вызывает сброс триггера 7 и |формирование индикации Исправно. Дальнейша  работа определ етс  сигналом на входе 13 режима Контроль/работа . В режиме Работа логическа  1 на входе 13 режима блокирует генератор 12 и определ ет работу счетчика 6 в режиме асинхронной установки по входам данных. Таким образом, сигналы РВ, ЧТ/ЗП (чертеж), адреса и данные поступают с входов счетчика 6 на соответствующие его выходы, что обеспечивает работу блока 1 оперативной пам ти в обычном режиме. Поскольку на входы сумматора 4 по модулю два поступают сигналы РВ и логический О, то его выход повтор ет сигнал Р.В. Так как генератор 12 заблокирован, то состо ние триггера
7и индикации остаетс  неизменным.
8режиме Контроль логический О на входе 13 режима разрешает работу генератора и определ ет работу счетчика 6 в режиме непрерывного пересчета (генератор 12 работает в автоколебательном режиме). При этом состо ние счетчика 6 измен етс  незави- .симо сигналов на его входах дан5
О
15
229826 .2
ных. Поскольку стимул ци  адресных входов блока 1 пам ти осуществл етс  разр дами счетчика 6, начина  с третьего,то длительность обращени  к каждому адресу составл ет 8 тактов синхросигнала генератора 12 (состо ние счетчика измен етс  по переднему фронту синхроимпульса). В течение первых четырех тактов осзлцествл етс  операци  Чтение, в течение вторых - Запись. Внутрь каждой четырехтактной операции вложен двухтактный сигнал РВ (обеспечиваетс  сумматором 4 по модулю два), который принимает активный уровень при неизменных остальных сигналах, поданных на блок 1 оперативной пам ти (тем самым достигаетс  корректна  временна  диаграмма). Проход адресного пространства осуществл етс  при неизменных входных данных, после чего они измен ютс  и начинаетс  новый проход и т.д.
Подобна  последовательность операций характерна дл  теста Марш при полном переборе входных данных. Поскольку при подаче питани   чейки блока 1 оперативной пам ти ориентируютс  произвольно, то за врем  первого выполнени  теста контроль выходных реакций не производитс  (триггер 14 сохран ет единичное сос20
25
30
сигнала на входе сброса триггера 7). Завершение цикла тестировани  вызывает возврат всех разр дов счетчика 6 в нулевое состо ние. При зтом задний фронт на выходе его (п+т+2)-го разр да переводит триггер 14 в нулевое состо ние, разреша  работу триггера 7 по синхровходу. Таким образом, при втором и последующих выполнени х теста триггера 7 по заднему фронту каждого синхроимпульса генератор 12 (подача стимулирующего воздействи  и контроль выходной реакции разнесены во времени) осуществл ет регистрацию сигнала с выхода блока 3 сравнени . Сигнал сравнени  равен нулю при совпадении данных на первых входах блока 3 сравнени  (реакци  блока 1 оперативной пам ти) с данными на вторых его входах (эталонна  реакци ) и равен единице при их несовпадении.
Эталонна  реакци  формируетс  блоком 5 посто нной пам ти на основе сигналов РВ, ЧТ/ЗП и Do,...,D, поданных на блок 1 оперативной пам ти.
3
При исправном блоке 1 оперативной пам ти на вход данных триггера 7 все врем  поступают логические О и его : состо ние, а следовательно, и индикаци  Исправен не измен ютс . При обнаружении хот  бы одного расхозкде- ни  триггер 7 переходит в единичное состо ние. При этом формируетс  индикаци  Неисправен и блокируетс  генератор 12, т.е. происходит останов теста по тому адресу блока 1 оперативной пам ти, где обнаружена неисправность.

Claims (1)

  1. Формула изобретени 
    Оперативное запоминаищее устройство с самоконтролем, содержащее блок оперативной пам ти, выходы ко- .торого соединены с входами первой группы блока сравнени  и  вл ютс  информационными выходами устройства, генератор, первый вход которого подключен к входу режима устройства, а выход соединен с синхровходом счетчика , отличающеес  тем, что, с целью упрощени  устройства, в него введены блок сброса, сумматор по модулю два, блок посто нной пам ти , первый и второй триггеры и элемент индикации, причем первый и третий инфо1 4ационные входы счетчика  вл ютс  управл кйцими входами устрой
    229826 .4
    ства, второй вход подключен к шине нулевого потенциала, информацион- ; ные входы первой и второй групп  вл ютс  соответственно адресными и 5 информационными входами устройства, вход установки соединен с первым входом генератора, а вход сброса - с выходом блока сброса и S-входом первого триггера, первый и второй
    10 выходы счетчика подключены к входам сумматора по модулю два, выход которого подключен к входам выборки кристалла блоков оперативной и посто нной пам ти, третий выход счетчика
    15 соединен с входом управлени  блоков оперативной и посто нной пам ти, выходы первой группы счетчика подключены к адресным входам блока оперативной пам ти, а выходы второй
    20 группы - к информационньлм входам блоков оперативной и посто нной пам ти , входы второй группы блока сравнени  соединены с выходами блока посто нной пам ти, а выход подключен
    25 к D-входу второго триггера,синхро- вход которого соединен с выходом генератора, выход подключен к входу элемента индикации и i второму входу генератора, а R-вход соединен с вы30 ходом первого триггера, D-вход которого подклвочен к шине нулевого потенциала , а синхровход соединен с выходом старшего разр да счетчика.
SU843783164A 1984-08-21 1984-08-21 Оперативное запоминающее устройство с самоконтролем SU1229826A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843783164A SU1229826A1 (ru) 1984-08-21 1984-08-21 Оперативное запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843783164A SU1229826A1 (ru) 1984-08-21 1984-08-21 Оперативное запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU1229826A1 true SU1229826A1 (ru) 1986-05-07

Family

ID=21135668

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843783164A SU1229826A1 (ru) 1984-08-21 1984-08-21 Оперативное запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU1229826A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №1040526, кл. G 11 С 29/00, 1982. Электронна техника. Микроэлектроника, сер. 3, вып. 1, (103), .1983, с. 104-108, рис. 1. ,(54) ОПЕРАТИВНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ *

Similar Documents

Publication Publication Date Title
SU1229826A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1406640A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1647655A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1413676A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1325571A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1594548A1 (ru) Устройство дл контрол обращений процессора к пам ти
SU1370754A1 (ru) Устройство дл контрол импульсов
SU1405059A1 (ru) Устройство дл контрол цифровых блоков
SU1529221A1 (ru) Многоканальный сигнатурный анализатор
SU1361528A1 (ru) Устройство дл синхронизации пам ти
SU1529293A1 (ru) Устройство дл формировани тестовой последовательности
SU1332386A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1302325A1 (ru) Устройство дл контрол оперативной пам ти
SU1569904A1 (ru) Устройство дл контрол блоков пам ти
SU1053165A1 (ru) Устройство дл контрол оперативной пам ти
SU1485313A1 (ru) Устройство для контроля блоков памяти
SU1084901A1 (ru) Устройство дл контрол блоков пам ти
SU1381513A1 (ru) Устройство дл контрол выводов больших интегральных схем
RU1830548C (ru) Устройство дл контрол блоков посто нной пам ти
SU1244727A1 (ru) Устройство дл контрол полупроводниковой оперативной пам ти
SU1259270A1 (ru) Устройство дл контрол цифровых блоков
SU1218387A1 (ru) Устройство дл контрол логических блоков
SU1683015A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей
SU1215134A1 (ru) Устройство дл начальной установки динамической пам ти