SU1305771A1 - Устройство управлени буферной пам тью - Google Patents

Устройство управлени буферной пам тью Download PDF

Info

Publication number
SU1305771A1
SU1305771A1 SU853965075A SU3965075A SU1305771A1 SU 1305771 A1 SU1305771 A1 SU 1305771A1 SU 853965075 A SU853965075 A SU 853965075A SU 3965075 A SU3965075 A SU 3965075A SU 1305771 A1 SU1305771 A1 SU 1305771A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
inputs
control unit
Prior art date
Application number
SU853965075A
Other languages
English (en)
Inventor
Николай Иванович Глотов
Ольга Петровна Саримахмудова
Людмила Павловна Семеняк
Анатолий Иванович Шапошник
Original Assignee
Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский радиотехнический институт им.В.Д.Калмыкова filed Critical Таганрогский радиотехнический институт им.В.Д.Калмыкова
Priority to SU853965075A priority Critical patent/SU1305771A1/ru
Application granted granted Critical
Publication of SU1305771A1 publication Critical patent/SU1305771A1/ru

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может быть использовано при построении буферных запоминающих устройств. Цель изобретени  - повышение быстродействи  устройства управлени  буферной пам тью. Устройство содержит блок 1 управле- : ни , блок 2 хранени  кода операции, счетчик 3, группу элементов И-ИЛИ 4 и элемент И-ИЛИ 5. В исходное состо ние устройство устанавливаетс  сиг- налом на входе 8 начальной установки. При поступлении сигнала на вход 7 запроса он синхронизируетс  тактовыми сигналами, поступающими на вход 10. На выходе 11 блока 1 формируетс  импульс , стробируюп1ий по входам 12 элементы И-ИЛИ 4. Одновременно сигнал с выхода 14 блока 1 записывает код one- с раци  с входа 17 в блок 2, где деши- сл 30 со о ел J

Description

1305
фрируетс . На одном из выходов блока 2 формируетс  сигнал, поступающий на вход 19 соответствующего элемента 4. Сигнал с выхода 14 также измен ет состо ние счетчика 3, сигнал на соответствующем выходе которого поступает на вход 24 соответствующе
1
Изобретение относитс  к вычислительной технике и может быть использовано при построении буферных запоминающих устройств,
Целью изобретени   вл етс  повыше ние быстродействи  устройства.
На фиг. 1 приведена структурна  схема устройства управлени  буферной пам тью; на фиг. 2 - функциональна  схема блока управлени ; на фиг. 3 - функциональна  схема счетчика; на, фиг. 4 - функциональна  схема блока хранени  кода операции.
Устройство включает блок 1 управлени , блок 2 хранени  кода операций счётчик 3, группу элементов И-ИЛИ 4, элемент И-ИЛИ 5, регистры 6, вход 7 запроса, вход 8 начальной установки, вход 9 сброса, тактовый вход 10, выход 11 блока 1 управлени , входы 12 элементов И-ИЛИ 4, вход 13 элемента И-ИЛИ 5, выход 14 блока 1 управлени  вход 15 блока 2 хранени  кода операций , вход 16 счетчика 3, вход 17 бло- ка 2 хранени  кода операций, вькод 18 блока 2 хранени  кода операции, входа 19 элементов И-ИЛИ 4, вход 20 элемента И-ИЖ 5, выход 21 элемента И-ИЛИ 5 вход 22 счетчика 3, выход 23 счетчи- ка 3, входы 24 элементов И-ИЛИ 4, вход 25 элемента И-ИЛИ 5, выходы 26 элементов И-ИЛИ 4, входы 27 регистров 6, информационный вход 28, входы 29 регистров 6  вл ютс  выходом устройства, и информационные выходы 30.
Блок 1 управлени  включает элементы РШИ 31 и 32, триггер 33 зан тости триггер 34 запроса, элементы И 35 - 37, триггер 38 пуска, элемент И 39. Блок 2 хранени  кода операции включает регистр 40 (кода операции) и деши
го элемента 4. На выходе этого элемента 4 формируетс  выходной сигнал устройства. Если дл  данного кода операций выбраны все операнды, то на выходе 21 элемента 5 по вл етс  сигнал , устанавливающий счетчик 5 в нулевое состо ние. 1 з.п, ф-лы, 4 ил.
5
0
5 о
Q
5
фратор 41. Счетчик 3 (номера операндов ) включает счетчик 42 и дешифратор 43.
Устройство работает следующим образом .
В исходное Состо ние устройство устанавливаетс  при приходе сигнала на вход 8. При этом триггер 33 (зан тости ) , триггер 34 (запросов) и триггер 38 (пуска) устанавливаютс  а нулевое состо ние. При поступлении сигнала запроса , к входу 7 он проходит через элемент ИЛИ 31, через элемент И 36,. открытьй по второму входу нулевым выходом триггера 33, и поступает на единичные входы триггеров 38 и 33 и вькод 14. Триггер 38 устанавливаетс  в единичное состо ние и выходным сигналом открывает элемент И 39. Тактовый импульс, который поступает по входу 10, проходит элемент И 39 и поступает на выход 11, а затем - на входы 12 элементов 4. Сигнал с выхода 14 поступает на вход 15 регистра 40 блока 2 и записывает текущий код операции , который поступает по входу 17. С выхода регистра 40 код операции поступает на вход дещифратора 41, на одном из выходов которого по вл етс  высокий уровень, который поступает на входы 19 элементов 4 и вход 20 элемента 5. Кроме того, сигнал с выхода 14 поступает на вход 16 счетчика 42 счетчика 3 и добавл ет в счетчик единицу. Состо ние счетчика 3 с выхода 23 поступает на входы 24 элементов 4 и на вход 25 элемента 5.
Один из элементов 4 открываетс  и пропускает сигнал на выход 26, а также на выход элемента 5. Та схема, котора  пропускает сигнал, стробиру- ет свой регистр 6, поэтому информа3130577
ци , поступающа  на входы 29 регистров 6, записываетс  в один из них. Если дл  данного кода операции не выбраны все операнды, то на вход 9 блока 1 управлени  поступает из устрой- 5 ства управлени  сигнал сброса и триггер 33 устанавливаетс  в нулевое состо ние . Пришедший новый запрос аналогично предьщущему проходит указанные

Claims (2)

1. Устройство управлени  буферной пам тью, содержащее группу элементов И-ИЛИ, элемент Н-ИЛИ, отличающеес  тем, что, с целью повышени  быстродействи  устройства, оно содержит счетчик,- блок хранени  кода операции и блок управлени , первый.
цепи, записывает следующий операнд в 0 второй, третий и четвертый входы ко- тот регистр, который определ етс  кодом операции и номером операнда. Если дл  данного кода операции выбраны все операнды, то срабатывает элемент 5 по коду операции, номеру one- 5 ранда и вьщает сигнал с выхода 21 элемента 5 на вход 22 счетчика 42 счетчика 3, устанавлива  его в нулевое состо ние.
торого  вл ютс  соответственно входом запроса, входом начальной установки , вход сброса и тактовый вход, первый выход блока управлени  подключен к первым входам элементов И-ИЛН группы и первому входу элемента И-1ШИ выход которого подключен к установочному входу счетчика, выход которого подключен к вторым входам элементов И-ИЛИ группы и второму входу элемента И-ВДИ, второй выход блока управлени  подключен к счетному входу счетчика и первому входу блока хранени  кода операции, второй вход которого  вл етс  входом кода операции устрой25
торого  вл ютс  соответственно входом запроса, входом начальной установки , вход сброса и тактовый вход, первый выход блока управлени  подключен к первым входам элементов И-ИЛН группы и первому входу элемента И-1ШИ, выход которого подключен к установочному входу счетчика, выход которого подключен к вторым входам элементов И-ИЛИ группы и второму входу элемента И-ВДИ, второй выход блока управлени  подключен к счетному входу счетчика и первому входу блока хранени  кода операции, второй вход которого  вл етс  входом кода операции устрой30
Дл  .нового кода операции счетчик 42 начинает считать с единицы. Если дл  данного кода операции выбраны не все операнды, то сигнал с выхода 14, поступа  в пам ть, несет информацию о том, что буферное устройство готово к приему следующего операнда л  данного кода операции. Если сигнал не вырабатываетс , то это  вл етс  признаком , что буферное запоминающее устройство зан то. Если при зан том буферном устройстве все же поступает сигнал запроса на вход 7, этот сигнал проходит через элемент 35, открытый по второму входу единичным выхо- 35 первого элемента ИЛИ подключен к пер- дом триггера 33, и сигнал с выхода вым входам первого и второго элемен- элемента 35 поступает на единичный тов И, вторые входы которых подклю- вход триггера 34. Этот триггер устанавливаетс  в единичное-состо ние,
открывает по второму входу элемент 37. второго элемента ИЛИ, первьш вход ко- Тактова  сери , котора  приходит с торого подключен к первому входу вто- входа 10 на вход элемента 37, проходит ее и поступает на элемент 31. С выхода элемента 31, пройд  через элемент 35, этот сигнал поступает на единичный вход триггера 34, подтвержда  наличие сигнала запроса. Как только сигнал сброса поступает на вход 9, триггер 33 перебрасываетс  в нулевое состо ние, открываетс  элемент 36 и устройство начинает записывать операнды дл  следующего кода операции. Считьюание операндов с регистров может осуществл тьс  после выработки сигнала запроса устройством управлени  буферной пам тью , который поступает на выства , выход блока хранени  кода операции подключен к третьему входу элемента И-ЙЛИ и третьим входам элементов И-ИЛИ группы, вькоды которых  вл ютс  выходами устройства.
2. Устройство по п. 1, о т л и- чающее с  тем, что блок управлени  содержит триггеры, элементы И и элементы ИЛИ, причем выход
чены к выходам первого триггера, первый вход которого подключен к выходу
55
рого триггера, выход которого подключен к первому входу третьего элемента И, выход которого подключен к первому входу первого элемента ИЛИ, выход первого элемента И подключен к второму входу второго триггера, выход второго элемента И подключен к второму входу первого триггера и первому- . входу третьего триггера и  вл етс  вторым выходом блока управлени , выход третьего триггера подключен к первому входу четвертого элемента И, второй, вход которого подключен к второму входу третьего элемента И, выход четвертого элемента И подключен к второму входу третьего триггера и  вл етс  первым выходом блока управход 21 .
Формула изобретени 
1. Устройство управлени  буферной пам тью, содержащее группу элементов И-ИЛИ, элемент Н-ИЛИ, отличающеес  тем, что, с целью повышени  быстродействи  устройства, оно содержит счетчик,- блок хранени  кода операции и блок управлени , первый.
второй, третий и четвертый входы ко-
торого  вл ютс  соответственно входом запроса, входом начальной установки , вход сброса и тактовый вход, первый выход блока управлени  подключен к первым входам элементов И-ИЛН группы и первому входу элемента И-1ШИ, выход которого подключен к установочному входу счетчика, выход которого подключен к вторым входам элементов И-ИЛИ группы и второму входу элемента И-ВДИ, второй выход блока управлени  подключен к счетному входу счетчика и первому входу блока хранени  кода операции, второй вход которого  вл етс  входом кода операции устройпервого элемента ИЛИ подключен к пер- вым входам первого и второго элемен- тов И, вторые входы которых подклю-
первого элемента ИЛИ подключен к пер- вым входам первого и второго элемен- тов И, вторые входы которых подклю-
ства, выход блока хранени  кода операции подключен к третьему входу элемента И-ЙЛИ и третьим входам элементов И-ИЛИ группы, вькоды которых  вл ютс  выходами устройства.
2. Устройство по п. 1, о т л и- чающее с  тем, что блок управлени  содержит триггеры, элементы И и элементы ИЛИ, причем выход
первого элемента ИЛИ подключен к пер- вым входам первого и второго элемен- тов И, вторые входы которых подклю-
второго элемента ИЛИ, первьш вход ко- торого подключен к первому входу вто-
чены к выходам первого триггера, первый вход которого подключен к выходу
второго элемента ИЛИ, первьш вход ко- торого подключен к первому входу вто-
5
рого триггера, выход которого подключен к первому входу третьего элемента И, выход которого подключен к первому входу первого элемента ИЛИ, выход первого элемента И подключен к второму входу второго триггера, выход второго элемента И подключен к второму входу первого триггера и первому- . входу третьего триггера и  вл етс  вторым выходом блока управлени , выход третьего триггера подключен к первому входу четвертого элемента И, второй, вход которого подключен к второму входу третьего элемента И, выход четвертого элемента И подключен к второму входу третьего триггера и  вл етс  первым выходом блока управ513057716
лени , второй вход первого -элемен- второй .вход третьего элемента И  вл - та ШШ, Bxof второго элемента ИЛИ и ютс  входами блрка управлени .
щ
Фмг.2
15 17
18
.16
23
22
Фмг.5
Составитель С.Щустенко Редактор И.Шулла Техред В.Кадар Корректор С.Черни
Заказ 1460/51 Тираж 590 Подписное ВНИИПИ Государ.ственного комитета СССР
по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
Производственно-полиграфическое предпри тие, г.Ужгород, ул.Проектна , 4
Фиг.
SU853965075A 1985-10-14 1985-10-14 Устройство управлени буферной пам тью SU1305771A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853965075A SU1305771A1 (ru) 1985-10-14 1985-10-14 Устройство управлени буферной пам тью

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853965075A SU1305771A1 (ru) 1985-10-14 1985-10-14 Устройство управлени буферной пам тью

Publications (1)

Publication Number Publication Date
SU1305771A1 true SU1305771A1 (ru) 1987-04-23

Family

ID=21201345

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853965075A SU1305771A1 (ru) 1985-10-14 1985-10-14 Устройство управлени буферной пам тью

Country Status (1)

Country Link
SU (1) SU1305771A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1053163, кл. G 11 С 19/00, 1983. Авторское свидетельство СССР № 1109798, кл. G 11 С 19/00, 1984. *

Similar Documents

Publication Publication Date Title
SU1305771A1 (ru) Устройство управлени буферной пам тью
SU1272357A1 (ru) Буферное запоминающее устройство
SU1298768A1 (ru) Устройство дл формировани гистограммы
RU1795558C (ru) Устройство дл ввода-вывода данных
SU1278869A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU943731A1 (ru) Устройство дл анализа последовательных кодов
SU1437920A1 (ru) Ассоциативное запоминающее устройство
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1596390A1 (ru) Устройство буферной пам ти
SU1429104A1 (ru) Устройство дл вывода информации
SU1513440A1 (ru) Настраиваемое логическое устройство
SU1179349A1 (ru) Устройство дл контрол микропрограмм
SU1481854A1 (ru) Динамическое запоминающее устройство
SU1444738A1 (ru) Таймер
SU1264174A1 (ru) Устройство дл обслуживани запросов
SU1764055A1 (ru) Устройство дл контрол информации
SU1273935A1 (ru) Устройство дл вывода информации
SU1287237A1 (ru) Буферное запоминающее устройство
SU1196883A1 (ru) Устройство дл ввода информации
SU1529287A1 (ru) Запоминающее устройство
SU1136161A1 (ru) Микропрограммное управл ющее устройство
SU1176328A1 (ru) Микропрограммное устройство управлени
SU1196882A1 (ru) Многоканальное устройство ввода информации
SU1711166A1 (ru) Устройство дл анализа производительности вычислительных систем
SU1278858A1 (ru) Устройство дл запоминани состо ний процессора