второго регистров результата, выходами старшего разр да результата подключенных к вторым входам первой и второй групп входов сумматора в избыточной двоичной системе счислени , выходы которого подключены к выходам устройства. Устройство производит умножение двух чисел, одно из которых представлено в избыточной двоичной системе счислени а другое - двоичным кодом, и имеет высокое быстродействие, так как результат вычислени произведени выводитс последовательным кодом, на .чина со старшего разр да, в процес се вычислени f 3 . Недостатком устройства вл етс сложность алгоритма умножени , что вызывает большие аппаратурные затраты . Цель изобретени - уменьшение ап паратурных затрат в устройстве. Поставленна цель достигаетс те что устройство содержащее регистр множител , входы которого подключены к шине множител устройства, первый 1и второй блоки элементов И, первые входы которых подключены к выходам регистра множител ,первый и второй сумматоры результата, первый и второй регистры результата, входы которых соединены с выходами соответственно первого и второго сумматоров результата, первые входы которых подключены к выходам младших разр дов соответственно первого и второго регистров результата, и сумматор в избыточной двоичной систэме счислени , первый и второй вхо ды которого подключены к выходам пе реноса соответственно первого и вто рого сумматоров результата, а третий и четвертый входы подключены к выходам старшего разр да соответственно первого и второго регистров результата, выходы сумматора в избы точной двоичной системе счислени подключены к выходам произведени устройства, содержит блок анализа нака, первый и второй входы которо соединены соответственно с первым и вторым входами множимого устройства третий вход подключен к входу злака множител устройства, а первый и второй выходы соединены с вторыми входами соответственно первого и вто рого блоков элементов И, выходы которых подключены к вторым входам со ответственно первого и второго сумматоров результата. На чертеже приведена схема устрой ства. Устройство дл умножени содержит шину 1 множител , регистр 2 множител , первый и второй входы 3 и 4 множимого устройства, блок 5 анализа знака, первый и второй блоки б и 7 элементов И вход 8 знака множител , первый и второй сумматоры 9 и 10 результата , первый и второй регистры 11 и 12 результата, суг матор 13 в избыточной двоичной системе счислени и выходы 14 и 15 произведени устройства. Шина 1 множител -устройства подключена к входам регистра 2 множител , входы 3 и 4 множимого устройства подключены к первому и второму входам блока 5 анализа знака, выходы регистра 2 множител подключены к первым входам первого и второго блоков 6 и 7 элементов И, вторые входы которых соединены соответственно с первым и вторым выходами блока 5 анализа знака, третий вход которого подключен к входу 8 знака множител устройства. Выходы перво 0 и второго блоков 6 к 7 элементов И соединены с вторыми входами соответственно первого и второго сумматоров 9 и 10 результата, первые входы которых подключены к выходам соответственно первого и второго регистров 11 и 12 результата, выходы переноса сумматоров 9 и 10 результата соединены соответственно с первьм и вторым входами сумматора 13 в избыточной двоичной системе счислени , третий и четвертый входы которого подключены к выходам старшего разр да соответственно первого и второго регистров 11 и 12 результата, входы которых подключены к выходам соответственно первого и второго сумматоров 9 и 10 результата, а выходы 14 и 15 подключены к выходам произведени устройства. Устройство работает следующим образом . в начальном такте работы регистры 11 и 12 результата сбрасываютс в нулевое состо ние, а в регистр 2 множител по шине 1 устройства поступает значение множител параллельным двоичным кодом. Знак множител с входа 8 устройства подаетс на третий вход блока 5 ангшиза знака и остаетс на входе до окончани цикла умножени . Значени множимого подаютс на входы 3 и 4 устройстт а последовательным избыточным двоичным кодом, начина со старшего разр да . На первые входы элементов И блоков 6 и 7 подаютс значени п разр дов множител . Если i-й разр д множимого равен 1 или Т, на первые входы первого или второго сумматоров У или 10 результата в i-м такте работы устройства поступает значение множител . На вторые вхрды элементов И блоков б и 7 поступает i-е значение знака произведени , полученное путем перемножени с помощью блока 5 анализа знаков знака множина знак i-го разр да множимого. 5 анализа знака вырабатывает произведени согласно уравнению
,
si«yn В V А: В, где ct, положительное и отрицательное 1-е значени знака произведени ; А , положитель ное и отрицательное значени 1-го разр да множимого; 51ЯвВ - знак множител . Если i-e значение знака произведени отрицательно, т.е. перемножаютс аргументы с разньвди знаками, то зндчение множител с выходов элементов И блока 7 подаетс на первые вхо ды разр дов второго сумматора 10 ре зультата, на вторые входы которого подаетс отрицательное значение п-1 младших разр дов (i-l)-ro результата с выходов регистра.12. При положительном знаке аналогично работают блоки 6,9,11. Сумматор 13 в избыточной двоич ,ной системе счислени суммирует два исла в избыточной двоичной системе счислени . Первое число, at. образует положительным и отрицательным значени ми(п+1)-го разр да 1-го результата, ко торые подаютс на пёрзыйи третий йход cy aтopa 13с выходов переноса суммат ров У и10. Второе число Ь| образуетс положительным и отрицательным значени ми п-го разр да П-1)-го результата, которые подаютс на вто рой и четвертый входы сумматора 13 с выходов старшего п-го разр да регистров 11 и 12. Результат умножени с выходов су матора 13 поступает на выходы 14 и 15 устройства (положительных и отри цательных значений произведени ). Результат умножени выдаетс последовательно стар иими разр дами вперед в избыточной двоичной системе счислени . Таким образом, данное устройство позвол ет производить умножение двух чисел, одно из которых выражено в избыточной двоичной системе счислени , последовательным методом старпими разр дами вперед. При этом результат умножени получаетс на выходах устройства одновременно с вводом разр дов множимого.
Разр дность множимого может быть больше разр дности множител .