KR970077963A - 전류전달회로 및 이를 사용한 전류전압변환회로 - Google Patents

전류전달회로 및 이를 사용한 전류전압변환회로 Download PDF

Info

Publication number
KR970077963A
KR970077963A KR1019970017454A KR19970017454A KR970077963A KR 970077963 A KR970077963 A KR 970077963A KR 1019970017454 A KR1019970017454 A KR 1019970017454A KR 19970017454 A KR19970017454 A KR 19970017454A KR 970077963 A KR970077963 A KR 970077963A
Authority
KR
South Korea
Prior art keywords
transistors
current
circuit
output side
current transfer
Prior art date
Application number
KR1019970017454A
Other languages
English (en)
Other versions
KR100274776B1 (ko
Inventor
유아사 다치오
오사무 고바야시
Original Assignee
세키사와 다다시
후지쓰 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 세키사와 다다시, 후지쓰 가부시키가이샤 filed Critical 세키사와 다다시
Publication of KR970077963A publication Critical patent/KR970077963A/ko
Application granted granted Critical
Publication of KR100274776B1 publication Critical patent/KR100274776B1/ko

Links

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • H02M3/10Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M3/125Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a thyratron or thyristor type requiring extinguishing means
    • H02M3/135Conversion of dc power input into dc power output without intermediate conversion into ac by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a thyratron or thyristor type requiring extinguishing means using semiconductor devices only
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/262Current mirrors using field-effect transistors only

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Control Of Electrical Variables (AREA)

Abstract

본 발명은 전자기기 일반에 사용되는 전자회로의 일부를 구성하는 전류 전달회로에 관하고, 용이하게 소망의 전류 전달비가 얻어지며, 회로 형성면적의 축소화를 도모하고, 또 전류치 설정의 자유도를 증대시킴으로써회로의 소전력화를 도모하는 목적으로 한다. 본원 발명은 입력단 32를 게이트가 드레인에 접속된 N채널형 MOSFET의 트랜지스터 M11로 구성하고, 출력측 33을 2개의 N채널형 MOSFET의 트랜지스터 M12, M13이 직렬로 접속되고, 각 트랜지스터 M12, M13의 게이트가 트랜지스터 M11의 게이트에 접속되어서 구성된다. 이 경우, 모든 트랜지스터 M11∼M13의 적어도 게이트 길이 L1이 동일하게 형성되어 구성된다.

Description

전류전달회로 및 이를 사용한 전류전압변환회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1 도는 본 발명의 제 1 실시예의 회로 구성도, 제 4 도는 제 1 실시예의 다른 실시예의 회로 구성도, 제 5 도는 본 발명의 제 2 실시예의 회로도, 제 6 도는 제 2 실시예의 다른 실시예의 회로 구성도.

Claims (10)

  1. 트랜지스터로 구성된 입력 측에 흐르는 전류에 대하여 트랜지스터로 구성되는 출력측에 소정 비율의 전류가 흐르는 전류 전달회로에 있어서, 상기 입력측과 출력측의 적어도 어느 한 쪽이 복수의 트랜지스터로 구성되고, 상기 입력측과 출력측의 모든 그 트랜지스터는 동일한 길이를 갖는 것을 특징으로 하는 전류전달회로.
  2. 제 1 항에 있어서, 상기 복수의 트랜지스터는 상기 소정 비율에 따른 수를 갖는 것을 특징으로 하는 전류전달회로.
  3. 제 1 항 또는 제 2 항에 있어서, 상기 입력측의 모든 트랜지스터는 동일한 게이트 폭을 갖는 것을 특징으로 하는 전류전달회로.
  4. 제 1 항에 있어서, 상기 출력측의 모든 트랜지스터는 동일한 게이트 폭을 갖는 것을 특징으로 하는 전류전달회로.
  5. 제 1 항 또는 제 2 항에 있어서, 상기 입력측과 출력측을 구성하는 모든 트랜지스터는 동일한 게이트 폭을 갖는 것을 특징으로 하는 전류전달회로.
  6. 제 3 항 또는 제 4 항에 있어서, 입력측의 트랜지스터의 게이트폭과 출력측의 트랜지스터의 게이트 폭과는 상기 소정 비율에 따라 다른 것을 특징으로 하는 전류전달회로.
  7. 제 1 항에 기재의 전류전달회로와, 그 전류전달회로의 출력측에 흐르는 전류에 따른 전압을 발생시키는 소정 수의 트랜지스터로 구성되는 것으로서, 그 트랜지스터를 형성하는 적어도 게이트의 길이를 상기 전류전달회로를 구성하는 모든 상기 트랜지스터의 게이트의 길이와 동일하게 형성된 변환회로를 갖는 것을 특징으로 하는 전류 전압 변환회로.
  8. 제 7 항에 있어서, 변환회로를 구성하는 모든 트랜지스터는 동일한 게이트 폭을 갖는 것을 특징으로 하는 전류 전압 변환회로.
  9. 제 7 항 또는 제 8 항에 있어서, 변환회로의 모든 트랜지스터의 게이트 폭과 상기 전류전달회로의 입력측 또는 출력측의 적어도 한 쪽을 구성하는 트랜지스터의 게이트 폭과는 동일한 것을 특징으로 하는 전류 전압 변환회로.
  10. 제 7 항 또는 제 8 항에 있어서, 변환회로의 모든 트랜지스터의 게이트 폭은 상기 전류전달회로의 입력측과 출력측을 구성하는 트랜지스터의 게이트 폭과는 다른 것을 특징으로 하는 전류전압변환회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970017454A 1996-05-17 1997-05-07 전류전달회로 및 이를 사용한 전류전압변환회로 KR100274776B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP96-123657 1996-05-17
JP12365796A JP3828200B2 (ja) 1996-05-17 1996-05-17 電流伝達回路及びこれを用いた電流電圧変換回路

Publications (2)

Publication Number Publication Date
KR970077963A true KR970077963A (ko) 1997-12-12
KR100274776B1 KR100274776B1 (ko) 2001-01-15

Family

ID=14866052

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970017454A KR100274776B1 (ko) 1996-05-17 1997-05-07 전류전달회로 및 이를 사용한 전류전압변환회로

Country Status (5)

Country Link
US (1) US5982206A (ko)
JP (1) JP3828200B2 (ko)
KR (1) KR100274776B1 (ko)
FR (1) FR2749951B1 (ko)
TW (1) TW338127B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6100738A (en) * 1998-12-22 2000-08-08 Philips Electronics North America Corporation High-speed current switch with complementary stages
JP2000223586A (ja) * 1999-02-02 2000-08-11 Oki Micro Design Co Ltd 半導体集積回路
JP2003005710A (ja) * 2001-06-25 2003-01-08 Nec Corp 電流駆動回路及び画像表示装置
US6838654B2 (en) * 2002-01-17 2005-01-04 Capella Microsystems, Inc. Photodetection system and circuit for amplification
JP5132891B2 (ja) * 2006-03-23 2013-01-30 新電元工業株式会社 半導体集積回路
CN102063139B (zh) * 2009-11-12 2013-07-17 登丰微电子股份有限公司 温度系数调整电路及温度补偿电路
JP5323142B2 (ja) * 2010-07-30 2013-10-23 株式会社半導体理工学研究センター 基準電流源回路
KR102526687B1 (ko) * 2020-12-11 2023-04-27 한양대학교 산학협력단 전류 미러 회로
US11966247B1 (en) * 2023-01-27 2024-04-23 Psemi Corporation Wide-swing intrinsic MOSFET cascode current mirror

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4453094A (en) * 1982-06-30 1984-06-05 General Electric Company Threshold amplifier for IC fabrication using CMOS technology
US4550284A (en) * 1984-05-16 1985-10-29 At&T Bell Laboratories MOS Cascode current mirror
US4608530A (en) * 1984-11-09 1986-08-26 Harris Corporation Programmable current mirror
US4723108A (en) * 1986-07-16 1988-02-02 Cypress Semiconductor Corporation Reference circuit
EP0561469A3 (en) * 1992-03-18 1993-10-06 National Semiconductor Corporation Enhancement-depletion mode cascode current mirror
US5353028A (en) * 1992-05-14 1994-10-04 Texas Instruments Incorporated Differential fuse circuit and method utilized in an analog to digital converter
US5515010A (en) * 1994-09-26 1996-05-07 Texas Instruments Incorporated Dual voltage level shifted, cascoded current mirror

Also Published As

Publication number Publication date
KR100274776B1 (ko) 2001-01-15
FR2749951B1 (fr) 2001-06-15
JPH09307370A (ja) 1997-11-28
JP3828200B2 (ja) 2006-10-04
US5982206A (en) 1999-11-09
FR2749951A1 (fr) 1997-12-19
TW338127B (en) 1998-08-11

Similar Documents

Publication Publication Date Title
KR880005731A (ko) 레벨변환회로
KR980005030A (ko) 승압된 백게이트 바이어스를 갖는 다단 승압 회로
KR900002328A (ko) 감지회로
KR950007292A (ko) 저소비 전류로 동작하는 파워-온 신호 발생 회로
KR930003556A (ko) 점진적 턴-온 특성의 cmos 구동기
KR880001108A (ko) Cmos 입력회로
KR850006277A (ko) 입력버퍼 및 임계 전압 증가방법
KR960027302A (ko) 파워 모스페트(mosfet)의 부하전류 조정회로
KR880012014A (ko) Bimos 논리회로
KR900002558A (ko) 출력회로
KR970077963A (ko) 전류전달회로 및 이를 사용한 전류전압변환회로
KR910002127A (ko) 전원절환회로
KR880004638A (ko) 차동 회로
KR900002457A (ko) 출력버퍼회로
KR890009000A (ko) 디지탈 집적 회로
KR930024259A (ko) 아날로그-디지탈변환기
KR970013701A (ko) 버스홀드회로
KR940020669A (ko) 바이어스 회로(bias circuit)
KR960039637A (ko) 집적 버퍼회로
KR970060422A (ko) 기판 전위 검출 회로
KR970705234A (ko) 가변지연회로
KR950034763A (ko) 반도체 집적회로 장치
KR900015465A (ko) Cmos 전압레벨 시프팅 및 함수회로
KR880012012A (ko) 논리회로
KR960019978A (ko) 펄스 발생기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120821

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20130822

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20140825

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20150819

Year of fee payment: 16

FPAY Annual fee payment

Payment date: 20160818

Year of fee payment: 17

EXPY Expiration of term