KR970022922A - 전압 출력 회로 및 화상 표시 장치 - Google Patents
전압 출력 회로 및 화상 표시 장치 Download PDFInfo
- Publication number
- KR970022922A KR970022922A KR1019960040502A KR19960040502A KR970022922A KR 970022922 A KR970022922 A KR 970022922A KR 1019960040502 A KR1019960040502 A KR 1019960040502A KR 19960040502 A KR19960040502 A KR 19960040502A KR 970022922 A KR970022922 A KR 970022922A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- period
- voltage
- power supply
- output
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3696—Generation of voltages supplied to electrode drivers
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2011—Display of intermediate tones by amplitude modulation
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3655—Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2230/00—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0259—Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0297—Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
Abstract
전압 출력 회로는 n비트의 디지탈 신호의 k비트 및 m비트에 근거하여 복수의 계조 전원선에서 1개의 특정의 기간에 선택하기 위하여 디코더, 선택 회로, 논리 회로 및 출력 회로를 가지고 있다. 디지탈 신호의 k비트는 한쪽의 디코더에서 2k개의 디코드 신호로 변환되고, 나머지 m비트는 다른쪽의 디로더에서 2m개의 디코드 신호로 변환된다. 선택 회로에서는, 2k개의 디코드 신호를 사용하여 k개의 타이밍 신호에 근거하여 1수평 주파 기간이 2k등분된 기간을 1개 선택하기 위한 신호가 발생한다. 논리 회로에서는, 그 신호와 2m개의 디코드 신호를 조합시켜 2m개의 신호를 발생한다. 게다가, 출력 스위치에 의해 논리 회로에서의 신호를 사용하여 2m개의 계조 전원선에서 1개가 선택된다. 이에 의해 입력 영상 신호로서 디지탈 신호를 사용하는 화상 표시 장치에서, 표시 품위를 손상하지 않고 계조 전원선의 수가 감소하는 것과 함께 구동 회로의 구성이 간소하게 된다. 이 결과, 화상 표시 장치의 저단가화를 도모할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제1실시예에 따른 액정 표시 장치에서의 제1소오스 구동기의 구성을 도시한 블럭도.
제2도는 상기의 액정 표시 장치의 개략 구성을 도시한 블럭도.
제3도은 제2도의 액정 표시 장치에서의 화소의 구성을 도시한 회로도.
Claims (80)
- 주사 기간이 복수의 기간으로 분할된 분할 기간마다 다른 전압이 인가되는 복수의 전원선; 및 복수 비트의 디지탈 신호에 근거하여 상기 전원선의 어느 하나를 상기 분할 기간 중 적어도 어느 하나의 분할 기간에 선택함으로써 그 분할 기간에 선택된 전원선에 인가된 전압을 출력하는 선택 출력 수단을 포함하는 전압 출력 회로.
- 제1항에 있어서, n비트의 상기 디지탈 신호로부터의 m비트(1<m<n)에 근거하여 2m개의 디코드 신호를 출력하는 제1디코드 수단; 및 상기 디지탈 신호의 k비트(k=n-m)에 근거하여 2k개의 디코드 신호를 출력하는 제2디코드 수단을 더 포함하고, 상기 전원선은 상기 디지탈 신호에 대해 2m개 설치되고, 상기 선택 출력 수단은, 2k로 분할된 상기 분할 기간의 적어도 하나의 분할 기간을 상기 제2디코드 수단으로부터의 디코드 신호에 근거하여 선택하는 기간 선택 수단과; 상기 기간 선택 수단으로부터의 출력 신호와 상기 제1디코드 수단으로부터의 디코드 신호에 근거하여 상기 전원선 중의 하나에서 상기 기간 선택 수단에 의해 선택된 분할 기간만큼 유효로 되는 제어 신호를 출력하는 출력 제어 수단; 및 상기 출력 제어 수단으로부터의 제어 신호에 의해 도통하고, 선택된 전원선에 인가되는 전압을 출력하는 출력 수단을 구비하는 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 상기 출력 수단은 상기 전원선에 각각 접속되는 2m개의 트랜지스터를 구비하는 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 상기 출력 수단은 상기 전원선에 각각 접속되는 2m개의 전송 게이트를 구비하는 것을 특징으로 하는 전압 출력 회로.
- 제1항에 있어서, 주사 기간내에 상기 전원선의 각각에 인가되는 전압의 범위가 상기 전원선 사이에서 서로 간격을 두고 설정되어 있는 것을 특징으로 하는 전압 출력 회로.
- 제5항에 있어서, 상기 전압은 각각 상기 분할 기간마다 계단상으로 변화하는 램프 파형을 이루고 있는 것을 특징으로 하는 전압 출력 회로.
- 제5항에 있어서, 상기 전압은 각각 직선상으로 변화하는 램프 파형을 이루고 있는 것을 특징으로 하는 전압 출력 회로.
- 제5항에 있어서, 상기 전압은 각각이 레벨 간격을 균등하게 유지한 상태로 상기 분할 기간마다 계단상으로 상승하는 램프 파형을 이루고, 2m개의 상기 전원선에 대해 동일 분할 기간에 동시에 인가되는 전압인 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 상기 기간 선택 수단은 상기 분할 기간 중의 하나를 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제9항에 있어서, 상기 기간 선택 수단은, 각각 주기가 다른 펄스 신호를 개별로 반전시키는 인버터와; 상기 분할 기간의 각각에 대응하는 기간 선택 신호를 출력하도록, 상기 펄스 신호 및 상기 인버터에 의해 반전된 펄스 신호 중에서 각각 다른 조합의 소정 수의 신호의 논리곱을 칠하는 AND회로; 및 상기 제2디코드 수단으로부터의 디코드 신호에 의해 도통하여 상기 AND회로로부터의 기간 선택 신호 중 하나를 출력하는 트랜지스터를 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 상기 기간 선택 수단은 상기 분할 기간 중 최초의 분할 기간으로부터 소망의 디지탈 신호가 입력되는 분할 기간까지의 연속하는 복수의 분할 기간을 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제11항에 있어서, 상기 기간 선택 수단은 각각 주기가 다른 펄스 신호를 개별로 반전시키는 인버터와; 상기 펄스 신호 및 상기 인버터에 의해 반전된 펄스 신호 중에서 각각 다른 조합의 소정수의 신호의 논리곱을 취하는 AND회로와, 상기 분할 기간의 각각에 대응하는 기간 선택 신호를 출력하도록, 대응하는 AND 회로로부터의 출력 신호와 그 이웃의 AND회로로부터의 출력신호의 논리합을 칠하는 OR회로; 및 상기 제2디코드 수단으로부터의 디코드 신호에 의해 도통하여 상기 OR회로로부터의 기간 선택 신호 중 하나를 출력하는 트랜지스터를 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제11항에 있어서, 상기 기간 선택 수단은, 각각 주기가 다른 펄스 신호를 개별로 반전시키는 인버터와; 상기 펄스 신호 및 상기 인버터에 의해 반전된 펄스 신호 중에서 각각 다른 조합의 소정수의 신호의 논리곱을 취하는 AND회로와; 상기 분할 기간의 각각에 대응하는 기간 선택 신호를 출력하도록, 대응하는 AND 회로로 부터의 출력 신호에 의해 리세트됨과 동시에 외부로부터의 신호에 의해 공통으로 세트되는 RS형의 플립플롭; 및 상기 제2디코드 수단으로부터의 디코드 신호에 의해 도통하여 상기 플립플롭으로부터의 기간 선택 신호 중 하나를 출력하는 트랜지스터를 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 주기가 다른 k개의 펄스 신호를 발생하는 카운터를 더 포함하고, 상기 기간 선택 수단은 상기 카운터로부터의 펄스 신호에 근거하여 상기 각 분할 기간에 유효로 되는 2k개의 기간 선택 신호를 출력하는 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 상기 디지탈 신호를 구성하는 각 비트를 공급하는 신호선과 독립하여 설치되고, 상기 각 비트를 공통의 샘플링 신호에 근거하여 샘플링하는 샘플링 수단을 더 포함하는 것을 특징으로 하는 전압 출력 회로.
- 제2항에 있어서, 상기 디지탈 신호를 구성하는 각 비트를 공급하는 신호선상에 설치되고, 상기 각 비트를 공통의 클럭에 근거하여 샘플링하는 샘프링 수단을 더 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제1항에 있어서, n비트의 상기 디지탈 신호로부터의 전비트에 근거하여 2n개의 디코드 신호를 출력하는 디코드 수단을 더 포함하고, 상기 전원선은 상기 디지탈 신호에 대해 m개 설치되고, 상기 선택 출력 수단은, k로 분할된 상기 분할 기간의 적어도 하나의 분할 기간을 상기 디코드 수단으로부터의 디코드 신호에 근거하여 선택하는 기간 선택 수단과; 상기 기간 선택 수단으로부터의 출력 신호와 상기 디코드 수단으로부터의 디코드 신호에 근거하여 상기 전원선 중의 하나에서 상기 기간 선택 수단에 의해 선택된 분할 기간만큼 유효로 되는 제어 신호를 출력하는 출력 제어 수단, 및 상기 출력 제어 수단으로부터의 제어 신호에 의해 도통하고, 선택된 전원선에 인가되는 전압을 출력하는 출력 수단을 포함하고, 2n≤m*k를 만족하도록, 상기 전원선의 수 m와 상기 분할 기간의 수 k가 설정되어 있는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서, 상기 출력 수단은 상기 전원선에 각각 접속되는 2m개의 트랜지스터를 구비하는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서,. 상기 출력 수단은 상기 전원선에 각각 접속되는 2m개의 전송 게이트를 구비하는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서, 상기 기간 선택 수단은 상기 분할 기간 중 하나를 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서, 상기 기간 선택 수단은 상기 분할 기간 중 최초의 분할 기간으로부터 소망의 디지탈 신호가 입력되는 분할 기간까지의 연속하는 복수의 분할 기간을 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서, 주기가 다른 k개의 펄스 신호를 발생하는 카운터를 더 포함하고, 상기 기간 선택 수단은 상기 카운터로부터의 펄스 신호에 근거하여 상기 각 분할 기간에 유효로 되는 k개의 기간 선택 신호를 출력하는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서, 상기 디지탈 신호를 구성하는 각 비트를 공급하는 신호선과 독립하여 설치되고, 상기 각 비트를 공통의 샘플링 신호에 근거하여 샘플링하는 샘플링 수단은 더 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제17항에 있어서, 상기 디지탈 신호를 구성하는 각 비트를 공급하는 신호선상에 설치되고, 상기 각 비트를 공통의 클럭에 근거하여 샘플링하는 샘플링 수단을 더 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 주사 기간이 복수의 기간으로 분할된 분할 기간마다 다른 전압이 인가되는 복수의 전원선과; 복수 비트의 디지탈 신호에 근거하여 상기 전원선중 어느 2개를 상기 분할 기간 중 적어도 하나의 분할 기간에 선택함으로써, 그 분할 기간에 선택된 전원선에 인가된 전압을 출력하는 선택 출력 수단; 및 상기 선택 출력 수단에 의해 선택된 2개 전압의 중간치를 발생하는 중간치 발생 수단을 포함하는 것을 특징으로 하는 전압 출력 회로.
- 제25항에 있어서, n비트의 상기 디지탈 신호로부터의 m비트(1<m<n)에 근거하여 2m개의 디코드 신호를 출력하는 제1디코드 수단과; 상기 디지탈 신호의 k비트(1<k<n-m)에 근거하여 2k개의 디코드 신호를 출력하는 제2디코드 수단; 및 상기 디지탈 신호의 h비트(h=n-m-k)에 근거하여 2h개의 디코드 신호를 출력하는 제3디코드 포함하고, 상기 전윈선은 n비트의 상기 디지탈 신호에 대해 2m+1개 설치되고, 상기 선택 출력 수단은, 2k로 분할된 상기 분할 기간의 적어도 하나의 분할 기간을 상기 제2디코드 수단으로부터의 디코드 신호에 근거하여 선택하는 기간 선택 수단과; 상기 기간 선택 수단으로부터의 출력 신호와 상기 제1디코드 수단으로부터의 디코드 신호에 근거하여 상기 전원선 중 2개에서 상기 기간 선택 수단에 의해 선택된 분할 기간만큼 유효로 되는 제어 신호를 출력하는 출력 제어 수단, 및 상기 출력 제어 수단으로부터의 제어 신호에 의해 도통하고, 선택된 전원선에 인가되는 전압을 출력하는 출력 수단을 포함하고, 상기 중간치 발생 수단은 상기 제3디코드 수단으로부터의 디코드 신호에 근거하여 2개의 전압 사이에 복수로 분할된 전압 중 하나를 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 출력 수단은 상기 전원선에 각각 접속되는 2m+1의 트랜지스터를 구비하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 출력 수단은 상기 전원선에 각각 접속되는 2m+1의 전송 게이트를 구비하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제25항에 있어서, 주사 기간내에 상기 전원선 각각에 인가되는 절망의 범위가 상기 전원선 사이에서 서로 인속하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제29항에 있어서, 상기 전압은 각각이 레벨 간격을 균등하게 유지한 상태에서 상기 분할 기간마다 계단상으로 상승하는 램프 파형을 이루고, 2m+1의 상기 전원선에 대해 동일한 상기 분할 기간에 동시에 인가되는 전압이고, 각 분할 기간의 최고 전압과 그 다음 분할 기간의 최저 전압이 동일 레벨로 설정되는 전압인 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 기간 선택 수단은 상기 분할 기간 중 하나를 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제31항에 있어서, 상기 기간 선택 수단은, 각각 주기가 다른 펄스 신호를 개별로 반전시키는 인버터와; 상기 분할 기간 각각에 대응하는 기간 선택 신호를 출력하도록, 상기 펄스 신호 및 상기 인버터에 의해 반전된 펄스 신호 중에서 각각 다른 조합의 소정수의 신호의 논리곱을 취하는 AND회로; 및 상기 제2디코드 수단으로 부터의 디코드 신호에 의해 도통하여 상기 AND회로로부터의 기간 선택 신호 중 하나를 출력하는 트랜지스터를 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 기간 선택 수단은 상기 분할 기간 중 최초의 분할 기간으로부터 소망의 디지탈 신호가 입력되는 분할 기간까지의 연속하는 복수의 분할 기간을 선택하는 것을 특징으로 하는 전압 출력 회로.
- 제33항에 있어서, 상기 기간 선택 수단은, 각각 주기가 다른 펄스 신호를 개별로 반전시키는 인버터와; 상기 펄스 신호 및 상기 인버터에 의해 반전된 펄스 신호 중에서 각각 다른 조합의 소정수의 신호의 논리곱을 취하는 AND회로와; 상기 분할 기간의 각각에 대응하는 기간 선택 신호를 출력하도록, 대응하는 AND 회로로 부터의 출력 신호와 그 이웃의 AND회로로부터의 출력신호의 논리합을 취하는 OR회로와; 상기 제2디코드 수단으로부터의 디코드 신호에 의해 도통하여 상기 OR회로로부터의 기간 선택 신호 중 하나를 출력하는 트랜지스터를 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제33항에 있어서, 상기 기간 선택 수단은, 각각 주기가 다른 펄스 신호를 개별로 반전시키는 인버터와; 상기 펄스 신호 및 상기 인버터에 의해 반전된 펄스 신호 중에서 각각 다른 조합의 소정수의 신호의 논리곱을 취하는 AND회로와; 상기 분할 기간의 각각에 대응하는 기간 선택 신호를 출력하도록, 대응하는 AND 회로로 부터의 출력 신호에 의해 리세트됨과 동시에 외부로부터의 신호에 의해 공통으로 세트되는 RS형의 플립플롭; 및 상기 제2디코드 수단으로부터의 디코드 신호에 의해 도통하여 상기 플립플롭으로부터의 기간 선택 신호 중 하나를 출력하는 트렌지스터를 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 주기가 다른 k개의 펄스 신호를 발생하는 카운터를 더 포함하고, 상기 기간 선택 수단은 상기 카운터로부터의 펄스 신호에 근거하여 상기 각 분할 기간에 유효로 되는 2k개의 기간 선택 신호를 출력하는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 디지탈 신호를 구성하는 각 비트를 공급하는 신호선과 독립하여 설치되고, 상기 각 비트를 공통의 샘플링 신호에 근거하여 샘플링하는 샘플링 수단을 더 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 디지탈 신호를 구성하는 각 비트를 공급하는 신호선상에 설치되고, 상기 각 비트를 공통의 클럭에 근거하여 샘플링하는 샘플링 수단을 더 포함하는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 중간치 발생 수단은 직력로 접속된 2h개의 저항과; 상기 저항과 동수 설치되고, 상기 제3디코드 수단으로부터의 디코드 신호에 의해 도통하여 상기 저항의 일단측에 나타나는 전압을 출력하는 전송게이트를 구비하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제26항에 있어서, 상기 중간치 발생 수단은, 이웃하는 2개의 전원선을 접속하고, 직렬 접속된 2h개의 저항으로 이루어진 저항 분할 회로인 것을 특징으로 하는 전압 출력 회로.
- 매트릭스상으로 배치된 표시를 행하는 복수의 화소와; 상기 화소에 접속된 데이타 신호선과;(a) 수평 주사 기간이 복수의 기간으로 분할된 분할 기간마다 다른 전압이 인가되는 복수의 전원선과;(b)복수 비트의 디지탈 호로 이루어진 영상 신호에 근거하여 상기 전원선의 어느 하나를 상기 분할 기간 중 적어도 하나의 분할 기간에 선택함으로써 그 분할 기간에 선택된 전원선에 인가된 전압을 상기 데이타 신호선에 출력하는, 데이타 신호선과 동수의 선택 출력 수단을 포함하는 전압 출력 회로를 갖는 데이타 신호선 구동 회로를 포함하는 화상 표시 장치.
- 제41항에 있어서, 상기 전원선에 인가하는 전압을 발생하는 전원 수단을 더 구비하는 것을 특징으로 하는 화상 표시 장치.
- 제42항에 있어서, 상기 전원 수단은 상기 전원선에 인가되는 전압의 극성을 수평 주사 기간마다 교호로 변화 시키는 것을 특징으로 하는 화상 표시 장치.
- 제42항에 있어서, 상기 전원 수단은 상기 전원선에 인가되는 전압의 극성을 수직 주사 기간마다 교호로 변화시키는 것을 특징으로 하는 화상 표시 장치.
- 제41항에 있어서, 상기 디지탈 신호는 사람의 눈의 특성을 이용한 의사 계조 표시법을 이용하여 생성되는 것을 특징으로 하는 화상 표시 장치.
- 제41항에 있어서, 상기 화소를 구성하는 스위칭 소자는 다결정 실리콘 박막 트랜지스터인 것을 특징으로 하는 화상 표시 장치.
- 제41항에 있어서, 상기 데이타 신호선 구동 회로는 다결정 실리콘 박막 트랜지스터에 의해 구성되고 있는 것을 특징으로 하는 화상 표시 장치.
- 매트릭스상으로 배치된 표시를 행하는 복수의 화소와; 상기 화소에 접속된 데이타 신호선과;(a) 수평 주사 기간이 복수의 기간으로 분할된 분할 기간마다 다른 전압이 인가되는 복수의 전원선과;(b)복수 비트의 디지탈 신호로 이루어지는 영상 신호에 근거하여 상기 전원선의 어느 2개를 상기 분할 기간 중 적어도 어느 하나의 분할 기간에 선택함으로써, 그 분할 기간에 선택된 전원선에 인가된 전압을 상기 데이타 신호선에 출력하는 데이타 신호선과 동수의 선택 출력 수단과;(c) 상기 선택 출력 수단에 의해 선택된 2개의 전압의 사이의 전압을 발생하는 데이타 신호선과 동수의 중간치 발생수단을 포함하는 전압 출력 회로를 갖는 데이타 신호선 구동 회로를 포함하는 화상 표시 장치.
- 제48항에 있어서, 상기 전원선에 인가하는 전압을 발생하는 전원 수단을 더 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제49항에 있어서, 상기 전원 수단은 상기 전원선에 인가되는 전압의 극성을 수평 주사 기간마다에 교호로 변화시키는 것을 특징으로 하는 화상 표시 장치.
- 제49항에 있어서, 상기 전원 수단은 상기 전원선에 인가되는 전압의 극성을 수직 주사 기간마다 교호로 변화시키는 것을 특징으로 하는 화상 표시 장치.
- 제48항에 있어서, 상기 디지탈 신호는 사람의 눈의 특성을 이용한 의사 계조 표시법을 이용하여 생성되는 것을 특징으로 하는 화상 표시 장치.
- 제48항에 있어서, 상기 화소를 구성하는 스위칭 소자는 다결정 실리콘 박막 트랜지스터인 것을 특징으로 하는 화상 표시 장치.
- 제48항에 있어서, 상기 데이타 신호선 구동 회로는 다결정 실리콘 박막 트랜지스터에 의해 구성되어 있는 것을 특징으로 하는 화상 표시 장치.
- 주사 기간이 복수의 기간으로 분할된 분할 기간마다 다른 전압이고, 각각에 다른 소정의 전압 범위내에서 변화하는 전압이 인가되는 복수의 전원선과; 상기 분할기간을 결정하기 위해 복수 비트로 표시되는 기준 신호와 복수 비트의 디지탈 신호를 비교하고, 양자가 일치했을 때에 상기 전원선의 어느 하나를 일치한 기준 신호에 의해 결정되는 분할 기간에 선택함으로써, 그 분할 기간에 선택된 전원선에 인가된 전압을 출력하는 선택 출력 수단을 포함하는 전압 출력 회로.
- 제55항에 있어서, 상기 선택 출력 수단은, 상기 기준 신호와 상기 디지탈 신호가 일치했을 때의 기준 신호에 의해 결정되는 분할 기간만큼 유효로 되는 제어 신호를 출력하는 출력 제어 수단; 및 상기 출력 수단으로부터의 제어 신호에 의해 도통하고, 선택된 전원선에 인가되는 전압을 출력하는 출력수단을 포함하는 것을 특징으로 하는 전압 출력 회로.
- 제56항에 있어서, 상기 출력 제어 수단은, 상기 기준 신호와 적어도 최상위 비트를 제외한 상기 디지탈 신호를 비트마다 비교하는 일치 검출 비교기; 및 상기 기준 신호와 상기 디지탈 신호가 일치했을 때에 상기 일치 검출 비교기로부터 출력되는 일치 검출 신호와 상기 최상위 비트 또는 상기 최상위 비트측으로부터의 복수 비트와의 논리곱을 취함으로써 상기 제어 신호를 출력하는 복수의 AND회로를 포함하는 것을 특징으로 하는 전압 출력 회로.
- 제56항에 있어서, 상기 출력 수단은 상기 전원선에 각각 접속되는 트랜지스터를 상기 전원선과 동수 가지고 있는 것을 특징으로 하는 전압 출력 회로.
- 제55항에 있어서, 상기 전압 범위가 상기 전원선 사이에서 서로 연속하고 있는 것을 특징으로 하는 전압 출력 회로.
- 제59항에 있어서, 상기 전압 범위가 상기 전원선마다 균등하게 분할되어 있는 것을 특징으로 하는 전압 출력 회로.
- 제56항에 있어서, 상기 기준 신호를 발생하는 카운터를 더 포함하고 있는 것을 특징으로 하는 전압 출력 회로.
- 표시 매체를 가지고, 매트릭스상으로 배치된 표시를 행하는 복수의 화소와; 상기 화소에 접속된 데이타 신호선과;(3) 수평 주사 기간이 복수의 기간으로 분할된 분할 기간마다 다른 전압이고, 상기 표시 매체의 오프 레벨로부터 온 레벨까지에 대응하고, 각각에 다른 전압 범위내에서 변화하는 전압이 인가되는 복수의 전원선; 및(b)상기 분할 기간을 결정하기 위하여 복수 비트로 표시된 기준 신호와 복수 비트의 디지탈 신호로 이루어진 영상 신호를 비교하고, 양자가 일치했을 때에 일치간 기준 신호에 의해 결정되는 분할 기간에 상기 전원선의 어느 하나를 선택함으로써, 그 분할 기간에 선택된 전원선에 인가된 전압을 출력하는 데이타 신호선과 동수의 선택 출력 수단을 포함하는 전압 출력 회로를 갖는 데이타 신호선 구동 회로를 포함하는 화상표시 장치.
- 제 62항에 있어서, 상기 선택 출력 수단은, 상기 기준 신호와 상기 디지탈 신호가 일치했을 때의 기준 신호에 의해 결정되는 분할 기간만큼 유효로 되는 제어 신호를 출력하는 출력 제어 수단과; 상기 출력 제어 수단으로부터의 제어 신호 의해 도통하고, 선택된 전원선에 인가되는 전압을 출력하는 출력 수단을 포함하고 있는 것을 특징으로 하는 화상 표시 장치.
- 제63항에 있어서, 상기 출력 수단은 상기 전원선으로부터의 상기 전압을 공통의 상기 데이타 신호선으로 출력하는 트랜지스터를 상기 전원선과 동수 가지고 있는 것을 특징으로 하는 화상 표시 장치.
- 제64항에 있어서, 상기 선택 출력 수단은, 상기 트랜지스터의 상기 제어 신호가 입력되는 제어 단자에 직렬로 접속되는 콘덴서와; 상기 전원선이 접속되는 상기 트랜지스터의 입력 단자와 상기 제어 단자와의 사이에 접속되는 저항을 더 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제62항에 있어서, 상기 데이타 신호선 구동 회로는 상기 전원선을 각각 하나씩 갖는 제1구동부 및 제2구동부로 이루어지고, 이들 제1 및 제2구동부가 상기 화소를 포함하는 표시 부에서의 상기 데이타 신호선이 인출되는 양측에 배치되고, 상기 제1구동부에 제1전원 전압 및 상기 제1전일 전압보다 높은 제2전일 전압이 인가되는 한편, 상기 제2구동부에 상기 제1전원 전압 및 상기 제1전원 전압보다 낮은 제3전원 전압이 인가되는 것을 특징으로 하는 화상 표시 장치.
- 제62항에 있어서, 상기 데이타 신호선 구동 회로는 상기 화소가 형성되는 기판상의 소정의 실장 영역에 실장되도록 집적 회로 칩에 형성정과 동시에, 상기 데이타 신호선에 상기 전압을 출력하기 위한 제1및 제2출력 단이며, 상기 화소에 가까운 측단부에 소정의 피치로 배열되는 제1출력 단자 및 상기 화소로부터 먼 측단부에상기 피치로 상기 제1출려 단자와 1/2피치 어긋나게 배열되는 제2출력 단자를 가지고 있고, 상기 제1출력 단자는 상기 화소측에 배치되는 상기 데이타 신호선의 단부에 접속되는 한편, 상기 제2출력 단자는 상기 기판에서 상기 데이타 신호선이 형성되는 도전층과는 다른 도전층에 형성된 바이패스용 배선을 통해 상기 데이타 신호선의 단부에 접속되어 있는 것을 특징으로 하는 화상 표시 장치.
- 제67항에 있어서, 상기 데이타 신호선 구동 회로의 한 출력 단자와 한 데이타 신호선과의 사이에 직렬로 접속되는 제1스위칭 소자; 및 동일 출력 단자와 상기 데이타 신호선과 인접하고, 쌍을 이루는 데이타 신호선과의 사이에 직렬로 접속되는 제2스위칭 소자를 더 포함하고, 상기 제1 및 제2스위칭 소자는 수평 주사 기간에서의 1/2의 기간씩 상보적으로 도통하는 것을 특징으로 하는 화상 표시 장치.
- 제68항에 있어서, 상기 제1 및 제2스위칭 소자는 공통의 제어 신호에 의해 도통이 제어되는 상보형 금속산화막 반도체로 이루어지는 것을 특징으로 하는 화상 표시 장치.
- 제62항에 있어서, 상기 표시 매체는 액정인 것을 특징으로 하는 화상 표시 장치.
- 매트릭스상으로 배치된 복수의 화소 전극과; 표시 매체를 통해 상기 화소 전극의 모두에 대향하도록 배치된 공통 전극과; 상기 화소 전극에 접속된 데이타 신호선과;(a)상기 표시 매체의 구동에 필요한 최대 전압의 1/N이 되는 전압 범위내에서 수평 주사 기간에 N회 변화하는 전압이 인가되는 전원선과;(b)상기 분할 기간을 결정하기 위하여 복수 비트로 표시된 기준 신호와 복수 비트의 디지탈 신호로 이루어지는 영상 신호를 비교하고, 양자가 일치했을 때에 일치한 기준 신호에 의해 결정되는 분할 기간에 상기 전원선에 인가된 전압을 출력하는 데이타 신호선과 동수의 선택 출력 수단을 구비한 전압 출력 회로를 갖는 데이타 신호선 구동 회로;및 상기 전안 범위와 동등한 레벨씩 다른 N개의 공통 전위를 수평 주사 기간에서의 다른 기간마다 하나씩 상기 전압의 변화에 동기하여 상기 공통 전극에 공급하는 공통 전위 발생 수단을 포함하는 화상 표시장치.
- 제71항에 있어서, 상기 선택 출력 수단은, 상기 기준 신호와 상기 디지탈 신호가 일치했을 때의 기준 신호에 의해 결정되는 분할 기간만큼 유효로 되는 제어 신호를 출력하는 출력 제어 수단;및 상기 출력 제어 수단으로부터의 제어 신호에 의해 도통하고, 선택된 전원선에 인가되는 전압을 출력하는 출력 수단을 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제72항에 있어서, 상기 출력 수단은 상기 전원선으로부터의 상기 전압을 상기 데이타 신호선에 출력하는 트랜지스터를 구비하는 것을 특징으로 하는 화상 표시 장치.
- 제73항에 있어서, 상기 공통 전위 발생 수단은, 클럭에 근거하여 복수 비트의 코드 신호를 출력하는 카운터와; 상기 코드 신호를 복호함으로써 각각이 다른 기간에 유효로 되는 선택 신호를 출력하는 디코더와; 상기 공통 전위의 기준이 되는 복수의 기준 전압으로부터 하나를 상기 선택신호에 근거하여 선택하는 아날로그 스위치와; 선택된 상기 기준 전압을 완충 증폭함으로써 상기 공통 전위를 발생하는 버퍼를 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제72항에 있어서, 상기 전원선에 인가하는 전압을 발생하는 전원 수단으로서 상기 전압의 극성을 수평 주사 기간마다 반전시키는 전원 수단을 더 포함하고, 상기 출력 수단은, 상기 전원선으로부터의 상기 전압을 공통의 상기 데이타 신호선에 출력하고, 서로 병렬 접속되는 p채널형 트랜지스터와 n채널형 트랜지스터; 및 상기 제어 신호에 응답하여 p채널형 트랜지스터 및 n채널형 트랜지스터가 함께 도통하도록 상기 p채널형 트랜지스터 및 n채널형 트랜지스터의 어느 한쪽에 공급되는 상기 제어 신호를 반전시키는 인버터를 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제71항에 있어서, 상기 공통 전위 발생 수단은 상기 공통 전위의 극성을 상기 전압의 극성과 역으로 하는 것을 특징으로 하는 화상 표시 장치.
- 제76항에 있어서, 상기 공통 전위 발생 수단은, 클럭에 근거하여 복수 비트의 코드 신호를 출력하는 카운터와; 상기 코드 신호를 복호함으로써 각각이 다른 기간에 유효로 되는 선택 신호를 출력하는 디코더와; 상기 공통 전위의 기준이 되고, 절대값이 동일하고 극성이 다른 1쌍의 기준 전위의 복수 쌍으로 이루어지는 기준 전위로부터 하나를 상기 선택 신호에 근거하여 선택하는 아날로그 스위치; 및 선택된 상기 기준 전압을 완충 증폭함으로써 상기 공통 전위를 발생하는 버퍼를 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제71항에 있어서, 상기 전원선에 인가하는 전압을 발생하는 전원 수단으로서, 수평 주사 기간에서의 상기 전압의 변화율을 다르게 하는 전원 수단을 더 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제78항에 있어서, 상기 전원 수단은, 수평 주사 기간에서 주기가 변화하는 출력을 발생하는 클럭 발생 회로와; 상기 클럭에 근거하여 복수 비트의 분주 신호를 출력하는 카운터; 및 상기 분주 신호를 아날로그 신호로 변환하는 디지탈/아날로그 컨버터를 포함하는 것을 특징으로 하는 화상 표시 장치.
- 제71항에 있어서, 상기 표시 매체는 액정인 것을 특징으로 하는 화상 표시 장치.※ 참고사항; 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP7261898A JPH09106265A (ja) | 1995-10-09 | 1995-10-09 | 電圧出力回路および画像表示装置 |
JP95-261898 | 1995-10-09 | ||
JP96-013287 | 1996-01-29 | ||
JP01328796A JP3406445B2 (ja) | 1996-01-29 | 1996-01-29 | 表示装置 |
JP96-066941 | 1996-06-22 | ||
JP6694196 | 1996-06-22 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970022922A true KR970022922A (ko) | 1997-05-30 |
KR100228248B1 KR100228248B1 (ko) | 1999-11-01 |
Family
ID=27280187
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960040502A KR100228248B1 (ko) | 1995-10-09 | 1996-09-18 | 전압 출력 회로 및 화상 표시 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US6067066A (ko) |
KR (1) | KR100228248B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100727410B1 (ko) * | 2006-02-14 | 2007-06-13 | 한양대학교 산학협력단 | 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3501939B2 (ja) * | 1997-06-04 | 2004-03-02 | シャープ株式会社 | アクティブマトリクス型画像表示装置 |
JPH11161243A (ja) * | 1997-09-26 | 1999-06-18 | Sharp Corp | 液晶表示装置 |
JPH11184440A (ja) * | 1997-12-25 | 1999-07-09 | Sony Corp | 液晶表示装置の駆動回路 |
JPH11326932A (ja) * | 1998-05-19 | 1999-11-26 | Fujitsu Ltd | 液晶表示装置 |
US6806862B1 (en) * | 1998-10-27 | 2004-10-19 | Fujitsu Display Technologies Corporation | Liquid crystal display device |
JP3699850B2 (ja) * | 1999-01-29 | 2005-09-28 | シャープ株式会社 | 表示装置および液晶表示装置 |
US6670938B1 (en) * | 1999-02-16 | 2003-12-30 | Canon Kabushiki Kaisha | Electronic circuit and liquid crystal display apparatus including same |
JP4637315B2 (ja) * | 1999-02-24 | 2011-02-23 | 株式会社半導体エネルギー研究所 | 表示装置 |
US7193594B1 (en) * | 1999-03-18 | 2007-03-20 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US7145536B1 (en) * | 1999-03-26 | 2006-12-05 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US6952194B1 (en) * | 1999-03-31 | 2005-10-04 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device |
US6753854B1 (en) | 1999-04-28 | 2004-06-22 | Semiconductor Energy Laboratory Co., Ltd. | Display device |
US7289115B2 (en) * | 2001-01-23 | 2007-10-30 | Thomson Licensing | LCOS automatic bias for common imager electrode |
JP3774858B2 (ja) * | 2001-04-07 | 2006-05-17 | 大林精工株式会社 | 液晶表示装置とその駆動方法 |
JP4803902B2 (ja) * | 2001-05-25 | 2011-10-26 | 株式会社 日立ディスプレイズ | 表示装置 |
TW540020B (en) * | 2001-06-06 | 2003-07-01 | Semiconductor Energy Lab | Image display device and driving method thereof |
JP4191931B2 (ja) * | 2001-09-04 | 2008-12-03 | 東芝松下ディスプレイテクノロジー株式会社 | 表示装置 |
US20040174355A1 (en) * | 2003-03-07 | 2004-09-09 | Sanyo Electric Co., Ltd. | Signal line drive circuit in image display apparatus |
CN1324353C (zh) * | 2003-05-29 | 2007-07-04 | 友达光电股份有限公司 | 液晶显示器 |
JP3960287B2 (ja) * | 2003-09-09 | 2007-08-15 | ソニー株式会社 | 画像処理装置およびその方法 |
JP4313130B2 (ja) * | 2003-09-18 | 2009-08-12 | 株式会社リコー | 画像形成装置、画像形成方法、およびその方法をコンピュータで実行するプログラム |
TWI236230B (en) * | 2003-11-13 | 2005-07-11 | Silicon Touch Tech Inc | Digital-analog converter used for multi-channel data driving circuit in display |
US7663524B2 (en) * | 2003-11-13 | 2010-02-16 | Silicon Touch Technology Inc. | Multi-channel display driver circuit incorporating modified D/A converters |
JP2005157013A (ja) * | 2003-11-27 | 2005-06-16 | Hitachi Displays Ltd | 表示装置 |
CN100356695C (zh) * | 2003-12-03 | 2007-12-19 | 点晶科技股份有限公司 | 应用于显示器多通道数据驱动电路的数字模拟转换器 |
JP4731836B2 (ja) * | 2004-06-08 | 2011-07-27 | 株式会社 日立ディスプレイズ | 表示装置 |
JP4588033B2 (ja) * | 2004-11-12 | 2010-11-24 | パナソニック株式会社 | デジタルテレビジョン受信機用回路モジュール |
US7505176B2 (en) * | 2005-03-17 | 2009-03-17 | Kabushiki Kaisha Toshiba | Image processing apparatus |
US7639227B2 (en) * | 2006-04-25 | 2009-12-29 | Himax Technologies Limited | Integrated circuit capable of synchronizing multiple outputs of buffers |
US8055695B2 (en) * | 2006-07-12 | 2011-11-08 | Wintek Corporation | Shift register with each stage controlled by a specific voltage of the next stage and the stage after thereof |
US7705825B2 (en) * | 2006-07-31 | 2010-04-27 | Xerox Corporation | Method for measuring effective operation of gyricon display device |
KR101277975B1 (ko) * | 2006-09-07 | 2013-06-27 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 구비한 데이터 드라이버,액정표시장치 |
US20090033589A1 (en) * | 2007-08-01 | 2009-02-05 | Toshifumi Ozaki | Image Display Device |
KR20090058712A (ko) * | 2007-12-05 | 2009-06-10 | 주식회사 동부하이텍 | 액정표시장치의 구동장치 및 그 구동방법 |
TWI419109B (zh) * | 2010-01-29 | 2013-12-11 | Novatek Microelectronics Corp | 顯示器的源極驅動裝置 |
CN102148005B (zh) * | 2010-02-10 | 2014-02-05 | 联咏科技股份有限公司 | 显示器的源极驱动装置 |
JP2012186769A (ja) * | 2011-03-08 | 2012-09-27 | Fuji Xerox Co Ltd | 画像処理装置及びプログラム |
US8639178B2 (en) | 2011-08-30 | 2014-01-28 | Clear Channel Management Sevices, Inc. | Broadcast source identification based on matching broadcast signal fingerprints |
US9461759B2 (en) | 2011-08-30 | 2016-10-04 | Iheartmedia Management Services, Inc. | Identification of changed broadcast media items |
KR102480629B1 (ko) * | 2018-08-02 | 2022-12-26 | 삼성전자주식회사 | 디스플레이 드라이버 및 출력 버퍼 |
KR20220067920A (ko) * | 2020-11-18 | 2022-05-25 | 삼성전자주식회사 | 터치 컨트롤러, 이를 포함하는 터치 스크린 구동 회로 및 터치 스크린 구동 회로의 동작 방법 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS61124990A (ja) * | 1984-11-22 | 1986-06-12 | 沖電気工業株式会社 | Lcdマトリクスパネル駆動回路 |
US5790089A (en) * | 1991-03-20 | 1998-08-04 | Seiko Epson Corporation | Method of driving an active matrix type liquid crystal display |
JPH0535200A (ja) * | 1991-07-31 | 1993-02-12 | Hitachi Ltd | 表示装置とその駆動方法 |
US5596349A (en) * | 1992-09-30 | 1997-01-21 | Sanyo Electric Co., Inc. | Image information processor |
JPH06175610A (ja) * | 1992-12-02 | 1994-06-24 | Hitachi Ltd | X駆動回路 |
JPH06314080A (ja) * | 1993-04-14 | 1994-11-08 | Internatl Business Mach Corp <Ibm> | 液晶表示装置 |
JP3118349B2 (ja) * | 1993-08-06 | 2000-12-18 | 富士通テン株式会社 | 温度センサを備える集積回路 |
JP3372142B2 (ja) * | 1995-07-10 | 2003-01-27 | 株式会社東芝 | 液晶表示装置及びその駆動回路 |
US5828357A (en) * | 1996-03-27 | 1998-10-27 | Sharp Kabushiki Kaisha | Display panel driving method and display apparatus |
-
1996
- 1996-09-11 US US08/712,644 patent/US6067066A/en not_active Expired - Lifetime
- 1996-09-18 KR KR1019960040502A patent/KR100228248B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100727410B1 (ko) * | 2006-02-14 | 2007-06-13 | 한양대학교 산학협력단 | 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 |
Also Published As
Publication number | Publication date |
---|---|
US6067066A (en) | 2000-05-23 |
KR100228248B1 (ko) | 1999-11-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970022922A (ko) | 전압 출력 회로 및 화상 표시 장치 | |
KR100366868B1 (ko) | 디스플레이 장치의 구동 회로 | |
US6670938B1 (en) | Electronic circuit and liquid crystal display apparatus including same | |
US4702560A (en) | Liquid crystal display device | |
KR100394055B1 (ko) | 액정 표시 장치 및 데이터 래치 회로 | |
JPH08227283A (ja) | 液晶表示装置、その駆動方法及び表示システム | |
JPH05100635A (ja) | アクテイブマトリクス型液晶デイスプレイの駆動用集積回路と駆動方法 | |
KR0183487B1 (ko) | 액정 표시 장치용 구동 회로 | |
US4158786A (en) | Display device driving voltage providing circuit | |
JPH0822267A (ja) | 液晶駆動回路と液晶表示装置 | |
JP3895966B2 (ja) | 表示装置 | |
JP4984337B2 (ja) | 表示パネルの駆動回路及び表示装置 | |
KR0127102B1 (ko) | 표시장치의 구동회로 | |
JPS5836912B2 (ja) | 液晶駆動方式 | |
US8614659B2 (en) | Display device | |
JP4991127B2 (ja) | 表示信号処理装置および液晶表示装置 | |
JP2001337657A (ja) | 液晶表示装置 | |
JPH0720821A (ja) | 多階調薄膜トランジスタ液晶表示装置 | |
KR0150262B1 (ko) | 표시장치의 구동회로 | |
JPH09106265A (ja) | 電圧出力回路および画像表示装置 | |
US5642126A (en) | Driving circuit for driving a display apparatus and a method for the same | |
JPH02127618A (ja) | 液晶表示回路 | |
JP4454705B2 (ja) | 表示装置 | |
JPH10319429A (ja) | アクティブマトリクス液晶表示装置 | |
JP2001027887A (ja) | 平面表示装置の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120724 Year of fee payment: 14 |
|
LAPS | Lapse due to unpaid annual fee |