KR100727410B1 - 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 - Google Patents
복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 Download PDFInfo
- Publication number
- KR100727410B1 KR100727410B1 KR1020060013964A KR20060013964A KR100727410B1 KR 100727410 B1 KR100727410 B1 KR 100727410B1 KR 1020060013964 A KR1020060013964 A KR 1020060013964A KR 20060013964 A KR20060013964 A KR 20060013964A KR 100727410 B1 KR100727410 B1 KR 100727410B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- ramp
- output
- digital
- bit
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0828—Several active elements per pixel in active matrix panels forming a digital to analog [D/A] conversion circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0871—Several active elements per pixel in active matrix panels with level shifting
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0259—Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
본 발명은, 영상신호인 N비트 디지털신호를 평판 디스플레이 패널에 전달하기 위하여 아날로그신호로 변환하는 디지털/아날로그 변환기에 있어서, 상기 N비트 디지털신호중 하위 (N-M)비트 디지털신호와 클럭신호를 입력받아, 램프신호가 상기 N비트 디지털신호에 해당하는 아날로그 값에 도달하는 타이밍 신호를 생성하여 출력하되, 상기 N과 M은 양의 정수이고 N>M의 조건을 갖는 타이밍 발생기와; 상기 N비트 디지털 데이터중 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 2M개의 램프신호중 어느 하나의 신호를 선택하여 출력하고, 상기 타이밍 발생기로부터 타이밍 신호가 출력됨에 따라 상기 선택된 램프신호의 출력을 차단하는 램프신호선택출력부를 포함하여 구성된 디지털/아날로그 변환기를 제공한다. 본 발명에 의하면, 종래 단일 램프신호와 동일한 시간주기를 갖는 복수의 램프신호를 이용하여 전체 계조를 표현하므로 각 계조에 대하여 주어진 충전시간이 길어지게 되어 RC 지연에 따른 계조전압의 오차를 감소시킬 수 있게 되고, 그에 따라 램프 신호의 왜곡도 감소시킬 수 있게 되며, 각 픽셀의 충전시간을 충분히 확보할 수 있게 된다.
평판디스플레이, 디지털/아날로그 변환기, 램프(Ramp)신호
Description
도 1은 종래 평판디스플레이 패널 구동용 램프(Ramp)형 디지털/아날로그변환기의 일 예를 도시한 도면,
도 2는 도 1의 램프형 디지털/아날로그변환기에서 사용하는 램프신호 파형을 도시한 도면,
도 3은 본 발명의 일 실시예에 따른 다중 램프 신호를 이용한 평판디스플레이 패널 구동용 디지털/아날로그 변환기를 도시한 도면,
도 4는 도 3의 램프형 디지털/아날로그변환기에서 사용하는 복수의 램프신호 파형을 설명하기 위한 파형도.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 6비트 타이밍 발생기 20 : 레벨시프터
30 : 5비트 타이밍 발생기 40 : 스위칭부
50,60 : 레벨시프터
본 발명은 평판 디스플레이 구동용 램프형 디지털/아날로그 변환기 및 그 변환 방법에 관한 것으로, 보다 상세하게는 복수의 램프신호를 사용하는 평판 디스플레이 구동용 램프형 디지털/아날로그 변환기 및 그 변환 방법에 관한 것이다.
최근 액정 디스플레이(LCD: Liquid Crystal Display), 플라즈마 디스플레이 패널(PDP: Plasma Display Panel), 전계 방출 디스플레이(FED: Field Emission Display), 전계 발광 디스플레이(ELD: Electro-Luminescent Display) 등과 같은 평판 디스플레이 장치가 기존의 CRT(Cathode Ray Tube)방식의 디스플레이장치를 대체하고 있다.
이러한 평판 디스플레이 장치의 데이터 구동회로에서는 영상신호인 디지털 데이터를 평판 디스플레이 패널에 아날로그 신호형태로 전달해야 하기 때문에 디지털/아날로그변환기가 사용된다.
종래 평판 디스플레이 구동회로에서 디지털/아날로그 변환기의 면적이 매우 큰 비중을 차지하고 있다. 이러한 디지털/아날로그 변환기의 면적을 줄이기 위하여 여러 가지의 시도가 있어 왔으며, 그 중에서도 램프(Ramp)형 디지털/아날로그변환기는 좋은 대안을 제시하였다.
이러한 램프형 디지털/아날로그변환기는 인가되는 램프신호(Ramp signal)를 연결하고 끊어주는 역할을 하는 타이밍 발생기(Timing Generator)를 채널마다 구비하고 있다.
종래 단일 램프신호를 사용하는 디지털/아날로그변환기의 일 예는 도 1에 도 시된 바와 같이, 입력되는 클럭신호(Clock)를 카운트한 값이 6비트의 디지털 데이터(BIT0~BIT5)과 동일하게 되면 타이밍 신호를 출력하는 6비트 타이밍 발생기(10)와, 상기 타이밍 발생기(10)의 출력신호를 레벨 시프트하는 레벨시프터(20)와, 상기 레벨 시프터(20)에 의하여 레벨 시프트된 타이밍 신호에 의하여 온/오프 스위칭되는 트랜지스터(N1)로 구성되어, 램프신호(Ramp)를 적정한 타이밍에서 선택하여 디지탈/아날로그 출력신호(DAC OUTPUT)로서 출력하게 된다.
그러나, 종래 단일 램프신호를 사용하는 디지털/아날로그변환기는 디스플레이 패널 및 신호 라인에서 RC 지연에 의하여 램프 신호가 왜곡되고 이로 인하여 디스플레이 패널에서의 위치에 따라서 계조 값에 차이가 생기는 문제가 발생하게 된다.
즉, 도 2에 도시한 바와 같이 램프신호 파형이 주어진 라인 시간(Line Time) 동안 전체 계조를 표현하기 위하여 큰 폭의 스윙을 하면서 빠르게 변화함에 따라 디스플레이 패널의 각 픽셀, 신호 라인의 각 지점에서 충전시간의 부족이 RC 지연에 의한 에러를 더욱 부각시키는 원인이 된다.
더욱이, 급격하게 변화하는 램프신호로부터 아날로그 값을 얻기 위하여 높은 주파수의 클럭을 사용하게 되는데, 이에 따른 동적 전력 소모 역시 문제가 된다. 이와 같이 높은 주파수의 클럭을 사용함에 따른 왜곡은 급격하게 변화하는 램프신호와 맞물려 RC 지연에 의한 왜곡과 함께 계조 값의 왜곡을 야기시키게 되는 문제점이 있었다.
종래 단일 램프신호를 사용하는 디지털/아날로그변환기는 1회의 램프 신호 스윙 동안 전체 계조를 표현하게 되어 각 계조에 대해 주어진 충전 시간이 매우 짧아 RC 지연이 큰 디스플레이 패널에서 사용하기가 부적합하다는 문제점이 있었다.
따라서, 본 발명은 상기한 종래 기술의 문제점을 해결하기 위하여 이루어진 것으로, 평판디스플레이 패널 구동회로에 있어서 종래 램프신호의 RC 지연에 의한 충전시간의 부족에 따른 계조의 왜곡 문제를 복수의 램프 신호를 사용하여 개선하고 클럭 라인의 동적 소비 전력을 최소화한 디지털/아날로그 변환기 및 그 변환 방법을 제공하고자 함에 그 목적이 있다.
상기한 목적을 달성하기 위해 본 발명에 따른 평판디스플레이 패널 구동용 디지털/아날로그 변환기는, 영상신호인 N비트 디지털신호를 평판 디스플레이 패널에 전달하기 위하여 아날로그신호로 변환하는 디지털/아날로그 변환기에 있어서, 상기 N비트 디지털신호중 하위 (N-M)비트 디지털신호와 클럭신호를 입력받아, 램프신호가 상기 N비트 디지털신호에 해당하는 아날로그 값에 도달하는 타이밍 신호를 생성하여 출력하되, 상기 N과 M은 양의 정수이고 N>M의 조건을 갖는 타이밍 발생기와; 상기 N비트 디지털 데이터중 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 2M개의 램프신호중 어느 하나의 신호를 선택하여 출력하고, 상기 타이밍 발생기로부터 타이밍 신호가 출력됨에 따라 상기 선택된 램프신호의 출력을 차단하는 램프신호선택출력부를 포함하여 구성된다.
여기서, 상기 2M개의 램프신호는 전체 계조를 표현하는 단일 램프 스윙을 가진 램프신호의 아날로그전압 범위를 (1/2M)등분하고, 각 등분된 전압 범위에 대응하여 생성되는 것이 바람직하다. 또한, 상기 2M개의 램프신호는 전체 계조를 표현하는 단일 램프 스윙을 가진 램프신호와 동일한 시간 주기를 갖는 것이 바람직하다.
상기 램프신호선택출력부는, 상기 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 상기 타이밍 발생기의 타이밍 신호를 특정한 경로로 출력하고 이 특정한 경로 이외의 (2M-1)개의 경로로는 램프신호를 차단하기 위한 차단신호를 출력하는 스위칭부와; 상기 2M개의 램프신호에 대응하는 개수로 설치되고 상기 스위칭부로부터의 상기 타이밍신호와 상기 차단신호에 기초하여, 2M개의 램프신호중 상기 입력되는 N비트 디지털신호에 대응하는 하나의 램프신호를 상기 타이밍신호에 의하여 캡춰(Capture)하여 디지털/아날로그 변환 출력신호로서 출력하는 스위칭소자를 포함하여 구성된다. 여기서, 상기 스위칭 소자는 트랜지스터로 이루어지는 것이 바람직하다. 또한, 상기 램프신호선택출력부는 상기 스위칭부의 각 출력 경로와 상기 각 스위칭 소자 사이에 설치되어 상기 출력 경로의 신호를 레벨 시프트하는 레벨시프터를 더 포함하여 구성된다.
상기한 목적을 달성하기 위해 본 발명에 따른 평판디스플레이 패널 구동용 디지털/아날로그 변환 방법은, 영상신호인 N비트 디지털신호를 평판 디스플레이 패 널에 전달하기 위하여 아날로그신호로 변환하는 방법에 있어서, 상기 N비트 디지털신호중 하위 (N-M)비트 디지털신호와 클럭신호를 입력받아, 램프신호가 상기 N비트 디지털신호에 해당하는 아날로그 값에 도달하는 타이밍 신호를 생성하여 출력하고(여기서 상기 N과 M은 양의 정수이고 N>M임); 상기 N비트 디지털 데이터중 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 2M개의 램프신호중 어느 하나의 신호를 선택하여 출력하고, 상기 타이밍 신호가 출력됨에 따라 상기 선택된 램프신호의 출력을 차단하도록 이루어진다.
이하, 첨부도면을 참조하여 본 발명의 바람직한 실시예에 따른 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용 디지털/아날로그 변환기 및 그 변환 방법에 대하여 상세히 설명하기로 한다.
본 발명에 따른 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용 디지털/아날로그 변환기는 평판 디스플레이 패널의 박형화를 위하여 표시부와 동일한 투명 절연기판상에 그 표시부를 구동하는 구동회로를 일체로 형성하는 경우에 적용하기에 적합한 것이며, 이때 디지털/아날로그 변환기는 절연기판상에 저온 폴리 실리콘(Low Temperature Poly-Si; LTPS)을 이용한 박막 트랜지스터(Thin Film Transistor; TFT)로 형성한다.
도 3은 본 발명의 바람직한 실시예에 따른 다중 램프 신호를 이용한 평판디스플레이 패널 구동용 디지털/아날로그 변환기를 도시한 도면이다. 여기서, 이하의 실시예에서는 6비트 디지털 데이터를 아날로그 신호로 변환하는 램프형 디지털/아날로그변환기를 기준으로 하여 5비트 타이밍 발생기와 2개의 램프신호를 사용하는 예에 대하여 설명하지만 본 발명은 이에 한정되는 것은 아니다.
본 실시예에 따른 디지털/아날로그 변환기는, 입력되는 클럭신호(Clock)를 카운트한 값이 6비트 입력 디지털 데이터중 하위 5비트의 디지털 데이터(BIT0~BIT4)와 동일하게 되면 타이밍 신호를 출력하는 5비트 타이밍 발생기(30)와; 입력 디지털 데이터의 최상위 비트(BIT5)의 신호레벨 값이 "0"인 경우 상기 5비트 타이밍 발생기(30)의 출력신호를 제1경로로 출력하고 제2램프신호(Ramp1)를 차단하는 신호를 제2경로로 출력하는 한편, 최상위 비트(BIT5)의 신호레벨 값이 "1"인 경우 상기 5비트 타이밍 발생기(30)의 출력신호를 제2경로로 출력하고 제1램프신호(Ramp0)를 차단하는 신호를 제1경로로 출력하는 스위칭부(40)와; 상기 제1경로의 신호를 레벨 시프트하는 제1레벨시프터(50)와; 상기 제2경로의 신호를 레벨 시프트하는 제2레벨시프터(60)와; 상기 제1레벨시프터(50)의 출력신호에 따라 온/오프 스위칭되어 제1램프신호(Ramp0)를 디지탈/아날로그 출력신호(DAC OUTPUT)로서 출력하는 N형의 제1트랜지스터(N1)와; 상기 제2레벨시프터(60)의 출력신호에 따라 온/오프 스위칭되어 제1램프신호(Ramp1)를 디지탈/아날로그 출력신호(DAC OUTPUT)로서 출력하는 N형의 제2트랜지스터(N2)를 포함하여 구성된다.
여기서, 상기 스위칭부(40)와 제1레벨시프터(50), 제2레벨시프터(60), 제1트랜지스터(N1) 및 제2트랜지스터(N2)는, 상기 6비트 디지털 데이터중 상위 1비트 디지털신호의 신호레벨에 따라 2개의 램프신호중 어느 하나의 신호를 선택하여 출력 하고, 상기 5비트 타이밍 발생기(30)로부터 타이밍 신호가 출력됨에 따라 상기 선택된 램프신호의 출력을 차단하는 램프신호선택출력부를 구성한다.
상기 5비트 타이밍 발생기(30)는 입력되는 6비트의 디지털 데이터중 하위 5비트에 대응하는 타이밍신호를 출력하는 구성이라면 상기한 바와 같이 하나의 클럭을 카운트하는 방식이 아닌 다른 어떠한 방식이어도 상관없다. 즉, 상기 5비트 타이밍 발생기(30)는 램프신호를 캡춰(Capture)할 타이밍 신호를 생성하며, 이때 타이밍 발생기(30)는 처음에는 하이(High)레벨의 신호를 출력하다가 램프신호가 입력 디지털신호에 해당하는 아날로그 값에 도달한 시간 이후로는 로우(Low)레벨의 신호를 출력한다.
상기 스위칭부(40)는 제1램프신호 선택 스위치회로와 제2램프신호 선택 스위치회로로 구성된다.
상기 제1램프신호 선택 스위치회로는 6비트의 디지털 데이터중 최상위 비트(BIT5)의 반전신호가 게이트에 인가되고 소오스에 상기 5비트 타이밍 발생기(30)의 출력신호가 인가되며 드레인이 제1레벨시프터(50)의 입력단에 접속된 N형 트랜지스터(N3)와, 최상위 비트(BIT5)가 게이트에 인가되고 드레인이 접지되어 있으며 소오스가 제1레벨시프터(50)의 입력단에 접속된 N형 트랜지스터(N5)로 구성된다.
상기 제2램프신호 선택 스위치회로는 6비트의 디지털 데이터중 최상위 비트(BIT5)가 게이트에 인가되고 소오스에 상기 5비트 타이밍 발생기(30)의 출력신호가 인가되며 드레인이 제2레벨시프터(60)의 입력단에 접속된 N형 트랜지스터(N6)와, 최상위 비트(BIT5)의 반전신호가 게이트에 인가되고 드레인이 접지되어 있으며 소 오스가 제2레벨시프터(60)의 입력단에 접속된 N형 트랜지스터(N4)로 구성된다.
한편, 본 실시예에서는 최상위비트(BIT5)의 반전신호를 생성하여 사용하는 구성으로 되어 있지만, 최상위비트(BIT5)의 반전신호를 생성하지 않고 최상위비트(BIT5)만을 사용하여 상기 스위칭부(40)를 구성하여도 된다. 이 경우에는 N형 트랜지스터(N3,N4)를 P형 트랜지스터로 대체하고 그 게이트에 최상위비트(BIT5)가 인가되도록 하면 된다.
상기 제1램프신호(Ramp0)는 도 4의 (a) 및 (b)에 도시한 바와 같이 "000000" ~ "011111"을 표현할 수 있는 것으로서 0에서부터 전압(V2)까지 선형적으로 증가하는 신호이며, 상기 제2램프신호(Ramp1)는 도 4의 (a) 및 (c)에 도시한 바와 같이 "100000" ~ "111111"을 표현할 수 있는 것으로서 전압(V2)에서부터 전압(V1)까지 선형적으로 증가하는 신호이다.
여기서 전압(V2)은 전압(V1)의 1/2인 것이 바람직하며, 만약 램프신호가 N개인 경우에는 램프신호의 아날로그전압의 범위(0~V1)를 N등분하고 각 범위의 전압에 대하여 램프신호를 생성하여 N개의 램프신호를 사용하는 것이 바람직하다. 이와 같이 램프신호를 2개(또는 N개)로 할 경우에는 각 램프신호들은 종래의 단일 램프신호와 동일한 시간 주기(T1)로 만들 수 있게 된다. 따라서, 상기 타이밍 발생기(30)에서 사용하는 클럭은 종래 단일 램프신호를 사용하는 경우에 비하여 주파수가 1/2(또는 1/N)인 클럭을 사용하면 되므로, 클럭의 동적 소비전력을 최소화할 수 있다.
상기와 같이 구성된 본 발명의 바람직한 실시예에 따른 디지털/아날로그 변 환기의 동작에 대하여 설명한다.
먼저, 최상위비트가 "0"인 6비트 디지털 데이터신호로서 "000000"~"011111"중에서 대표적으로 "011111"이 입력되는 경우에는 트랜지스터(N3,N4)가 턴온(Turn-on) 상태로 되고 트랜지스터(N5,N6)는 턴오프(Turn off) 상태에 있게 된다. 따라서, N형 트랜지스터(N2)의 게이트에 트랜지스터(N4)의 접지레벨 신호가 레벨 시프터(60)를 매개로 인가되므로 N형 트랜지스터(N2)는 5비트 타이밍 발생기(30)의 출력신호와는 관계없이 턴오프 상태를 유지하게 되어 제2램프신호(Ramp1)를 차단한 상태를 유지하게 된다. 이때, 5비트 타이밍 발생기(30)는 하이(High)레벨의 신호를 출력하고 있으며, 이에 따라 N형 트랜지스터(N1)의 게이트에 5비트 타이밍 발생기(30)로부터 하이레벨의 신호가 N형 트랜지스터(N3)과 레벨시프터(50)를 매개로 인가되어 N형 트랜지스터(N1)가 턴온되므로 제1램프신호(Ramp0)를 디지털/아날로그 변환기의 출력신호(DAC OUTPUT)로서 출력한다.
이러한 상태에서 5비트 타이밍 발생기(30)가 클럭(Clock)에 근거하여 "11111"에 대응하는 타이밍신호로서 로우(Low)레벨의 신호를 출력하게 되면, N형 트랜지스터(N1)의 게이트에 5비트 타이밍 발생기(30)로부터 로우레벨의 신호가 N형 트랜지스터(N3)과 레벨시프터(50)를 매개로 인가되어 N형 트랜지스터(N1)가 턴오프되므로 제1램프신호(Ramp0)는 차단되게 된다. 이에 따라 "011111"에 대응하는 아날로그 램프신호만이 캡춰되어 출력되게 된다.
다음으로, 최상위비트가 "1"인 6비트 디지털 데이터신호로서 "100000"~"111111"중에서 대표적으로 "111111"이 입력되는 경우에는 트랜지스터 (N3,N4)가 턴오프 상태로 되고 트랜지스터(N5,N6)는 턴온 상태로 된다. 따라서, N형 트랜지스터(N1)의 게이트에 트랜지스터(N5)의 접지레벨 신호가 레벨 시프터(50)를 매개로 인가되므로 N형 트랜지스터(N1)는 5비트 타이밍 발생기(30)의 출력신호와는 관계없이 턴오프 상태를 유지하게 되어 제1램프신호(Ramp0)를 차단한 상태를 유지하게 된다. 이때, 5비트 타이밍 발생기(30)는 하이(High)레벨의 신호를 출력하고 있으며, 이에 따라 N형 트랜지스터(N2)의 게이트에 5비트 타이밍 발생기(30)로부터 하이레벨의 신호가 N형 트랜지스터(N6)과 레벨시프터(60)를 매개로 인가되어 N형 트랜지스터(N2)가 턴온되므로 제2램프신호(Ramp1)를 디지털/아날로그 변환기의 출력신호(DAC OUTPUT)로서 출력한다.
이러한 상태에서 5비트 타이밍 발생기(30)가 클럭(Clock)에 근거하여 "11111"에 대응하는 타이밍신호로서 로우(Low)레벨의 신호를 출력하게 되면, N형 트랜지스터(N2)의 게이트에 5비트 타이밍 발생기(30)로부터 로우레벨의 신호가 N형 트랜지스터(N6)과 레벨시프터(60)를 매개로 인가되어 N형 트랜지스터(N2)가 턴오프되므로 제2램프신호(Ramp1)는 차단되게 된다. 이에 따라 "111111"에 대응하는 아날로그 램프신호만이 캡춰되어 출력되게 된다.
한편, 본 발명은 상기한 특정 실시예에 한정되는 것이 아니라, 본 발명의 요지를 이탈하지 않는 범위 내에서 여러 가지로 변형 및 수정하여 실시할 수 있는 것이며, 이러한 변형 및 수정이 첨부되는 특허청구범위에 포함되는 것이라면 본 발명에 속하는 것이라는 것은 자명한 것이다.
이상 설명한 바와 같이 본 발명에 의하면, 종래 단일 램프신호와 동일한 시간주기를 갖는 복수의 램프신호를 이용하여 전체 계조를 표현하므로 각 계조에 대하여 주어진 충전시간이 길어지게 되어 RC 지연에 따른 계조전압의 오차를 감소시킬 수 있게 되고, 그에 따라 램프 신호의 왜곡도 감소시킬 수 있게 되며, 각 픽셀의 충전시간을 충분히 확보할 수 있게 된다.
또, 본 발명에 의하면, 복수의 램프신호를 사용하므로 서서히 변화하는 램프신호로부터 아날로그 값을 얻기 위하여 낮은 주파수의 클럭을 사용할 수 있으므로 클럭의 동적 소비전력을 최소화할 수 있게 된다.
또한, 본 발명에 의하면, 복수의 램프신호에 의하여 전체 계조를 표현하게 되어 각 계조에 대해 주어진 충전 시간이 길어지게 되어 RC 지연이 큰 디스플레이 패널에서 사용하는데 적합하다.
Claims (10)
- 영상신호인 N비트 디지털신호를 평판 디스플레이 패널에 전달하기 위하여 아날로그신호로 변환하는 디지털/아날로그 변환기에 있어서,상기 N비트 디지털신호중 하위 (N-M)비트 디지털신호와 클럭신호를 입력받아, 램프신호가 상기 N비트 디지털신호에 해당하는 아날로그 값에 도달하는 타이밍 신호를 생성하여 출력하되, 상기 N과 M은 양의 정수이고 N>M의 조건을 갖는 타이밍 발생기와;상기 N비트 디지털 데이터중 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 2M개의 램프신호중 어느 하나의 신호를 선택하여 출력하고, 상기 타이밍 발생기로부터 타이밍 신호가 출력됨에 따라 상기 선택된 램프신호의 출력을 차단하는 램프신호선택출력부를 포함하여 구성된 것을 특징으로 하는 디지털/아날로그 변환기.
- 제1항에 있어서,상기 2M개의 램프신호는 전체 계조를 표현하는 단일 램프 스윙을 가진 램프신호의 아날로그전압 범위를 (1/2M)등분하고, 각 등분된 전압 범위에 대응하여 생성된 것을 특징으로 하는 디지털/아날로그 변환기.
- 제2항에 있어서,상기 2M개의 램프신호는 전체 계조를 표현하는 단일 램프 스윙을 가진 램프신호와 동일한 시간 주기를 갖는 것을 특징으로 하는 디지털/아날로그 변환기.
- 제3항에 있어서,상기 램프신호선택출력부는,상기 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 상기 타이밍 발생기의 타이밍 신호를 특정한 경로로 출력하고 이 특정한 경로 이외의 (2M-1)개의 경로로는 램프신호를 차단하기 위한 차단신호를 출력하는 스위칭부와;상기 2M개의 램프신호에 대응하는 개수로 설치되고 상기 스위칭부로부터의 상기 타이밍신호와 상기 차단신호에 기초하여, 2M개의 램프신호중 상기 입력되는 N비트 디지털신호에 대응하는 하나의 램프신호를 상기 타이밍신호에 의하여 캡춰(Capture)하여 디지털/아날로그 변환 출력신호로서 출력하는 스위칭소자를 포함하여 구성된 것을 특징으로 하는 디지털/아날로그 변환기.
- 제4항에 있어서,상기 스위칭 소자는 트랜지스터로 이루어진 것을 특징으로 하는 디지털/아날로그 변환기.
- 제4항에 있어서,상기 램프신호선택출력부는, 상기 스위칭부의 각 출력 경로와 상기 각 스위칭 소자 사이에 설치되어 상기 출력 경로의 신호를 레벨 시프트하는 레벨시프터를 더 포함하여 구성된 것을 특징으로 하는 디지털/아날로그 변환기.
- 영상신호인 N비트 디지털신호를 평판 디스플레이 패널에 전달하기 위하여 아날로그신호로 변환하는 방법에 있어서,상기 N비트 디지털신호중 하위 (N-M)비트 디지털신호와 클럭신호를 입력받아, 램프신호가 상기 N비트 디지털신호에 해당하는 아날로그 값에 도달하는 타이밍 신호를 생성하여 출력하며,상기 N비트 디지털 데이터중 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 2M개의 램프신호중 어느 하나의 신호를 선택하여 출력하고 상기 타이밍 신호가 출력됨에 따라 상기 선택된 램프신호의 출력을 차단하되, 상기 N과 M은 양의 정수이고 N>M의 조건을 갖는 것을 특징으로 하는 디지털/아날로그 변환 방법.
- 제7항에 있어서,상기 2M개의 램프신호는 전체 계조를 표현하는 단일 램프 스윙을 가진 램프신호의 아날로그전압 범위를 (1/2M)등분하고, 각 등분된 전압 범위에 대응하여 생성 된 것을 특징으로 하는 디지털/아날로그 변환 방법.
- 제8항에 있어서,상기 2M개의 램프신호는 전체 계조를 표현하는 단일 램프 스윙을 가진 램프신호와 동일한 시간 주기를 갖는 것을 특징으로 하는 디지털/아날로그 변환 방법.
- 제9항에 있어서,상기 상위 M비트 디지털신호의 각 비트 신호레벨에 따라 상기 타이밍 신호를 특정한 경로로 출력하고 이 특정한 경로 이외의 (2M-1)개의 경로로는 램프신호를 차단하기 위한 차단신호를 출력하고,상기 타이밍신호와 상기 차단신호에 기초하여, 2M개의 램프신호중 상기 입력되는 N비트 디지털신호에 대응하는 하나의 램프신호를 상기 타이밍신호에 의하여 캡춰(Capture)하여 디지털/아날로그 변환 출력신호로서 출력하는 것을 특징으로 하는 디지털/아날로그 변환 방법.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060013964A KR100727410B1 (ko) | 2006-02-14 | 2006-02-14 | 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020060013964A KR100727410B1 (ko) | 2006-02-14 | 2006-02-14 | 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100727410B1 true KR100727410B1 (ko) | 2007-06-13 |
Family
ID=38359131
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020060013964A KR100727410B1 (ko) | 2006-02-14 | 2006-02-14 | 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100727410B1 (ko) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102024413A (zh) * | 2009-09-18 | 2011-04-20 | 美格纳半导体有限会社 | 驱动显示面板的方法及设备 |
KR101097986B1 (ko) * | 2009-09-18 | 2011-12-23 | 매그나칩 반도체 유한회사 | 디스플레이 패널의 구동을 위한 디스플레이 패널 구동장치 및 이에 적용되는 디지탈/아날로그 변환 방법 |
CN103606362A (zh) * | 2013-11-27 | 2014-02-26 | 深圳市长江力伟股份有限公司 | 液晶显示器的数字脉宽调制灰度的方法及液晶显示器 |
US10593269B2 (en) | 2017-01-25 | 2020-03-17 | Samsung Display Co., Ltd. | Data driver and display device having the same |
US11200853B2 (en) | 2020-04-28 | 2021-12-14 | Samsung Display Co., Ltd. | Data driver and display device including a data driver |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04116686A (ja) * | 1990-09-07 | 1992-04-17 | Casio Comput Co Ltd | 画像表示装置 |
JPH06110434A (ja) * | 1992-09-29 | 1994-04-22 | Nec Home Electron Ltd | 文字表示装置 |
JPH06205323A (ja) * | 1992-12-28 | 1994-07-22 | Sanyo Electric Co Ltd | ビデオ信号処理回路 |
KR970022922A (ko) * | 1995-03-22 | 1997-05-30 | 쯔지 하루오 | 전압 출력 회로 및 화상 표시 장치 |
KR20030063206A (ko) * | 2002-01-21 | 2003-07-28 | 샤프 가부시키가이샤 | 표시 구동 장치 및 그것을 이용한 표시 장치 |
-
2006
- 2006-02-14 KR KR1020060013964A patent/KR100727410B1/ko active IP Right Grant
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04116686A (ja) * | 1990-09-07 | 1992-04-17 | Casio Comput Co Ltd | 画像表示装置 |
JPH06110434A (ja) * | 1992-09-29 | 1994-04-22 | Nec Home Electron Ltd | 文字表示装置 |
JPH06205323A (ja) * | 1992-12-28 | 1994-07-22 | Sanyo Electric Co Ltd | ビデオ信号処理回路 |
KR970022922A (ko) * | 1995-03-22 | 1997-05-30 | 쯔지 하루오 | 전압 출력 회로 및 화상 표시 장치 |
KR20030063206A (ko) * | 2002-01-21 | 2003-07-28 | 샤프 가부시키가이샤 | 표시 구동 장치 및 그것을 이용한 표시 장치 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102024413A (zh) * | 2009-09-18 | 2011-04-20 | 美格纳半导体有限会社 | 驱动显示面板的方法及设备 |
KR101097986B1 (ko) * | 2009-09-18 | 2011-12-23 | 매그나칩 반도체 유한회사 | 디스플레이 패널의 구동을 위한 디스플레이 패널 구동장치 및 이에 적용되는 디지탈/아날로그 변환 방법 |
US8654254B2 (en) | 2009-09-18 | 2014-02-18 | Magnachip Semiconductor, Ltd. | Device and method for driving display panel using time variant signal |
TWI501210B (zh) * | 2009-09-18 | 2015-09-21 | Magnachip Semiconductor Ltd | 驅動顯示面板的方法及裝置 |
CN103606362A (zh) * | 2013-11-27 | 2014-02-26 | 深圳市长江力伟股份有限公司 | 液晶显示器的数字脉宽调制灰度的方法及液晶显示器 |
US10593269B2 (en) | 2017-01-25 | 2020-03-17 | Samsung Display Co., Ltd. | Data driver and display device having the same |
US11200853B2 (en) | 2020-04-28 | 2021-12-14 | Samsung Display Co., Ltd. | Data driver and display device including a data driver |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100807092B1 (ko) | 평판디스플레이 패널 구동용 디지털/아날로그 변환기 | |
TWI404036B (zh) | 液晶顯示器 | |
US20090278865A1 (en) | Source driver and display device including the same | |
JP2019532452A (ja) | シフトレジスタ及びその駆動方法、ゲート駆動回路と表示装置 | |
US9041693B2 (en) | Scan driver and organic light emitting display using the scan driver | |
US6999048B2 (en) | Integrated data driver structure used in a current-driving display device | |
KR100727410B1 (ko) | 복수의 램프 신호를 이용한 평판디스플레이 패널 구동용디지털/아날로그 변환기 및 그 변환 방법 | |
CN104464595A (zh) | 扫描驱动电路及显示装置 | |
CN104751759A (zh) | 伽玛基准电压产生电路以及包括该电路的显示装置 | |
KR20100077325A (ko) | 바이어스 제어 회로, 소스 드라이버 및 액정 디스플레이 장치 | |
KR20180046033A (ko) | 디스플레이 구동 장치 | |
US10937360B2 (en) | Source driver for display apparatus | |
US20060119739A1 (en) | Gamma correction apparatus and methods thereof | |
CN108053801B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
US7268717B2 (en) | Display driver circuit, current sample/hold circuit and display driving method using the display driver circuit | |
US8054256B2 (en) | Driving circuit and organic light emitting display using the same | |
CN101102113A (zh) | 薄膜晶体管型液晶显示屏源驱动芯片的多阈值数模转换器 | |
JP2007323038A (ja) | 駆動回路及びこれを利用した有機電界発光表示装置 | |
US20130181965A1 (en) | Driving circuit for panel | |
US20090284512A1 (en) | Compact layout structure for decoder with pre-decoding and source driving circuit using the same | |
US8654254B2 (en) | Device and method for driving display panel using time variant signal | |
WO2013061565A1 (en) | Serial-to-parallel converter, and display device incorporating the same | |
US9172390B2 (en) | Driving voltage generator and digital to analog converter | |
JP2011065156A (ja) | ディスプレイパネルの駆動装置およびデジタル/アナログ変換方法 | |
KR100611509B1 (ko) | 액정표시장치의 소스 구동회로 및 소스구동 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20130410 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20140401 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20160418 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20170403 Year of fee payment: 11 |
|
FPAY | Annual fee payment |
Payment date: 20190415 Year of fee payment: 13 |