KR960030554A - 지연검파회로 및 이를 사용한 저잡음 발진회로 - Google Patents

지연검파회로 및 이를 사용한 저잡음 발진회로 Download PDF

Info

Publication number
KR960030554A
KR960030554A KR1019950043686A KR19950043686A KR960030554A KR 960030554 A KR960030554 A KR 960030554A KR 1019950043686 A KR1019950043686 A KR 1019950043686A KR 19950043686 A KR19950043686 A KR 19950043686A KR 960030554 A KR960030554 A KR 960030554A
Authority
KR
South Korea
Prior art keywords
frequency signal
high frequency
oscillation output
low frequency
phase noise
Prior art date
Application number
KR1019950043686A
Other languages
English (en)
Other versions
KR100202123B1 (ko
Inventor
가즈오 야마시타
노부유키 아다치
Original Assignee
스마타 아케요시
니혼무센 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 스마타 아케요시, 니혼무센 가부시키가이샤 filed Critical 스마타 아케요시
Publication of KR960030554A publication Critical patent/KR960030554A/ko
Application granted granted Critical
Publication of KR100202123B1 publication Critical patent/KR100202123B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/02Automatic control of frequency or phase; Synchronisation using a frequency discriminator comprising a passive frequency-determining element
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/10Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range
    • H03L7/113Details of the phase-locked loop for assuring initial synchronisation or for broadening the capture range using frequency discriminator

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 지연검파회로 및 이를 사용한 저잡음 발진회로에 관한 것으로서, VCO의 발진출력을 2개의 고주파 혼합기에 공급하는데 있어서 한쪽의 고주파 혼합기의 전단계에 설치한 π/2 이상기에 의해 직교성을 부여하고, 각 주파수 혼합기의 출력전압으로부터 LPF에 의해 고주파 성분을 제거하고 또한 HPF에 의해 직류성분을 제거하며, 각 저주파 혼합기의 출력전압은 위상잡음성분의 2승에 비례하는 2차위상 잡음성분과, 위상잡음성분에 비례하고 지연기의 지연량 τ에 의존하는 일차위상 잡음성분을 포함하며, 한쪽의 저주파 혼합기의 출력전압으로부터 다른쪽의 저주파 혼합기의 출력전압을 뺌으로써 2차위상 잡음성분을 상쇄하고 일차위상 잡음성분으로부터 지연량 τ으로의 의존성을 재거하고, 얻어진 전압을 VCO의 제어전압으로서 사용해서, 전압제어 지연기나 이를 제어하기 위한 피드백루프가 없어지는 것을 특징으로 한다.

Description

지연검파회로 및 이를 사용한 저잡음 발진회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 제 1 실시예에 따른 저잡음 발진회로의 구성을 나타내는 블록도, 제2도는 본 발명의 제 2 실시예에 관련된 저잡음 발진회로의 구성을 나타낸 블록도, 제3도는 본 발명의 각 실시예의 응용예를 나타낸 블록도.

Claims (12)

  1. 제어전압의 값에 따른 주파수로 발진하는 전압제어 발진기의 발진출력을 지연검파하는 지연검파회로로서, 상기 발진출력과, 상기 발진출력을 소정시간 지연시킴으로써 얻어지는 지연발진출력을 혼합함으로써, 제 1 고주신호를 제 1 고주파 혼합기; 상기 지연발진출력과, 상기 발진출력 또는 상기 지연발진 출력을 π/2라디언 이상시킴으로써 얻어지는 이상 발진 출력을 혼합함으로써 제 2 고주파신호를 생성하는 제 2 고주파 혼합기;제 1 고주파 신호에 포함되는 직류성분 및 위상잡음성분을 제 2 고주파신호에 포함되는 위상 잡음성분에 혼합함으로써 제1 저주파신호를 생성하는 제 1저주파 혼합기; 제 2 고주파신호에 포함되는 직류성분 및 위상잡음 성분을 제 1고주파 신호에 포함되는 위상잡음 성분에 혼합함으로써 제 2 저주파 신호를 생성하는 제 2 저주파혼합기; 및 제 2 저주파신호에 의거 제 1 저주파신호에 포함되는 일차위상 잡음성분으로서 지연기의 지연량으로의 의존성을 제거함으로써 상기의존성을 가지지 않는 상기 제어전압을 생성하는 가감산수단을 구비하는 것을 특징으로 하는 지연검파회로.
  2. 제1항에 있어서, 상기 발진출력을 소정시간 지연시킴으로써 지연발진출력을 생성하는 지연기; 및 상기 발진출력을 π/2라디언 이상시킴으로써 이상발진출력을 생성하는 이상기를 구비하는 것을 특징으로 하는 지연검파회로.
  3. 제1항에 있어서, 상기 발진출력을 소정시간 지연시킴으로써 지연발진출력을 생성하는 지연기; 및 상기 지연발진출력을 π/2라디언 이상시킴으로써 이상발진출력을 발생하는 이상기를 구비하는 것을 특징으로 하는 지연검파회로.
  4. 제1항에 있어서, 가감산수단이 제 2 저주파신호에 의거 제 1 저주파신호로부터 2차위상 잡음성분을 제거하는 것을 특징으로 하는 지연검파회로.
  5. 제1항에 있어서, 제 1 및 제 2 저주파 혼합기에 의한 혼합처리에 앞서 상기 발진출력의 고주파를 상당하는성분을 제 1 저주파 신호로부터 제거하는 제 1 로퍼스필터를 구비하는 것을 특징으로 하는 지연검파회로.
  6. 제5항에 있어서, 제 2 저주파 혼합기에 의한 혼합처리에 앞서 제 1 로퍼스필터를 지난 제 1 고주파신호로부터 직류성분을 제거하는 제 1 바이패스필터를 구비하는 것을 특징으로 하는 지연검파회로.
  7. 제1항에 있어서, 제 1 및 제 2 저주파 혼합기에 의한 혼합처리에 앞서 상기 발진출력의 고주파에 상당하는성분을 제 2 고주파 신호로부터 제거하는 제 2 로퍼스필터를 구비하는 것을 특징으로 하는 지연검파회로.
  8. 제7항에 있어서, 제 1 저주파 혼합기에 의한 혼합처리에 앞서 제 2 로퍼스필터를 지난 제 2고주파 신호로부터 직류성분을 제거하는 제 2 바이패스필터를 구비하는 것을 특징으로 하는 지연검파회로.
  9. 제5항에 있어서, 제 1 및 제 2 저주파 혼합기에 의한 혼합처리에 앞서 상기 발진출력의 고주파에 상당하는성분을 제 2 고주파 신호로부터 제 2 로퍼스필터를 구비하는 것을 특징으로 하는 지연검파회로.
  10. 제9항에 있어서, 제 1 저주파 혼합기에 의한 혼합처리에 앞서 제 2 로퍼스필터를 지난 제 2 고주파신호로부터 직류성분을 제거하는 제 2 바이패스필터를 구비하는 것을 특징으로 하는 지연검파회로.
  11. 제어전압의 값에 따른 주파수로 발진하는 전압제어 발진기; 및 상기 전압제어 발진기의 발진출력을 지연검파하는 지연검파회로를 구비하는 저잡음 발진회로에 있어서, 상기 지연검파회로가 a) 상기 발진출력과 상기 발진출력을 소정시간 지연시킴으로써 얻어지는 지연발진출력을 혼합함으로써 제 1 고주파신호를 생성하는 제 1 고주파 혼합기; b)상기 지연발진출력과, 상기 발진출력 또는 상기 지연발진출력을 π/2라디언 이상시킴으로써 얻어지는 이상발진출력을 혼합함으로써 제 2 고주파신호를 생성시키는 제 2 고주파 혼합기; c)제 1 고주파신호에 포함되는 직류성분 및 위상잡음성분을 제 2 고주파신호에 포함되는 위상잡음성분에 혼합함으로써 제1 저주파신호를 생성하는 제 1 저주파혼합기; d) 제 2 고주파신호에 포함되는 직류성분 및 위상잡음성분을 제 1 고주파신호에 포함되는 위상잡음성분에 혼합함으로써 제 2 저주파신호를 생성하는 제 2 저주파 혼합기; 및 e) 제 2 저주파신호에의거 제 1 저주파신호에 포함되는 일차위상잡음성분으로부터 지연기의 지연량으로의 의존성을 제거함으로써 상기 의존성을 가지지 않는 상기 제어전압을 생성하는 가감산수단을 구비하는 것을 특징으로 하는 저잡음 발진회로.
  12. 제어전압의 값에 따른 주파수로 발진하는 전압제어 발진기; 상기 전압제어 발진기의 발진주파수를 목표값으로 동기하는 주파수의 동기루프; 및 상기 전압제어 발진기의 발진위상을 목표값으로 동기하는 위상 동기루프를 구비하는 저잡음 발진회로에 있어서, 상기 주파수 동기루프가, a) 상기 발진출력과 상기 발진출력을 소정시간 지연시킴으로써얻어지는 지연발진출력을 혼합함으로써 제1고주파신호를 생성하는 제 1 고주파 혼합기; b) 상기 지연발진출력과, 상기 발진출력 또는 상기 지연발진출력을 π/2라디언 이상시킴으로써 얻어지는 이상발진출력을 혼합함으로써 제2고주파신호를 생성하는 제2고주파 혼합기 ; c)제1고주파신호에 포함되는 직류성분 및 위상잡음성분을 제 2 고주파신호에 포함되는 위상잡음성분에 혼합함으로써 제 1저주파신호를 생성하는 제 1 저주파 혼합기; d) 제 2 고주파신호에 포함되는 직류성분 및 위상잡음성분을 제 1 고주파신호에 포함되는 위상잡음성분에 혼합함으로써 제 2 저주파신호를 생성하는 제 2 저주파 혼합기; 및 e) 제 2 저주파신호에의거 제 1 저주파신호에 포함되는 일차위상잡음성분 및 지연기의 지연량으로의 의존성을 제거함으로써 상기 의존성을 가지지 않는 상기 제어전압을 생성하는 가감산수단을 구비하는 것을 특징으로 하는 저잡음 발진회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950043686A 1995-01-19 1995-11-21 지연검파회로 및 이를 사용한 저잡음 발진회로 KR100202123B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP95-6265 1995-01-19
JP7006265A JP2768645B2 (ja) 1995-01-19 1995-01-19 低雑音発振回路用遅延検波回路

Publications (2)

Publication Number Publication Date
KR960030554A true KR960030554A (ko) 1996-08-17
KR100202123B1 KR100202123B1 (ko) 1999-06-15

Family

ID=11633624

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950043686A KR100202123B1 (ko) 1995-01-19 1995-11-21 지연검파회로 및 이를 사용한 저잡음 발진회로

Country Status (10)

Country Link
US (1) US5521557A (ko)
EP (1) EP0723340B1 (ko)
JP (1) JP2768645B2 (ko)
KR (1) KR100202123B1 (ko)
CN (1) CN1085450C (ko)
AU (1) AU693964B2 (ko)
CA (1) CA2158809C (ko)
DE (1) DE69600172T2 (ko)
HK (1) HK1005633A1 (ko)
TW (1) TW287333B (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3406439B2 (ja) * 1995-10-24 2003-05-12 株式会社アドバンテスト 可変遅延回路の遅延時間測定装置
US5661439A (en) * 1996-07-11 1997-08-26 Northrop Grumman Corporation Method and apparatus for cancelling phase noise
EP1402642B1 (en) * 2001-05-31 2005-09-07 Koninklijke Philips Electronics N.V. Frequency locked loop, clock recovery circuit and receiver
WO2004077315A1 (en) * 2003-02-25 2004-09-10 Koninklijke Philips Electronics N.V. Method and circuit arrangement for determining power supply noise
WO2008006242A1 (fr) * 2006-07-04 2008-01-17 Zte Corporation Procédé et dispositif de détection d'une phase à haute précision
CN1937485B (zh) * 2006-10-30 2010-09-08 烽火通信科技股份有限公司 一种高速信号相位控制方法和装置
US7501905B2 (en) * 2006-12-13 2009-03-10 Advantest Corporation Oscillator circuit, PLL circuit, semiconductor chip, and test apparatus
US9425808B1 (en) * 2015-06-05 2016-08-23 Texas Instruments Incorporated Frequency detector
NL1042961B1 (en) * 2018-08-22 2020-02-27 Zelectronix Holding Bv Oscillator phase_noise reduction

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4092606A (en) * 1977-06-21 1978-05-30 Lovelace Alan M Acting Adminis Quadraphase demodulation
US4336505A (en) * 1980-07-14 1982-06-22 John Fluke Mfg. Co., Inc. Controlled frequency signal source apparatus including a feedback path for the reduction of phase noise
US4470145A (en) * 1982-07-26 1984-09-04 Hughes Aircraft Company Single sideband quadricorrelator
JP2800047B2 (ja) * 1989-10-26 1998-09-21 日本電信電話株式会社 低雑音発振回路

Also Published As

Publication number Publication date
US5521557A (en) 1996-05-28
AU4086696A (en) 1996-07-25
CN1085450C (zh) 2002-05-22
JP2768645B2 (ja) 1998-06-25
CA2158809C (en) 2001-12-04
JPH08195676A (ja) 1996-07-30
EP0723340A1 (en) 1996-07-24
CN1134068A (zh) 1996-10-23
CA2158809A1 (en) 1996-07-20
KR100202123B1 (ko) 1999-06-15
HK1005633A1 (en) 1999-01-15
TW287333B (ko) 1996-10-01
EP0723340B1 (en) 1998-03-04
DE69600172T2 (de) 1998-06-10
DE69600172D1 (de) 1998-04-09
AU693964B2 (en) 1998-07-09

Similar Documents

Publication Publication Date Title
JP2924773B2 (ja) 位相同期システム
KR970078017A (ko) 반도체 집적 회로
KR960030554A (ko) 지연검파회로 및 이를 사용한 저잡음 발진회로
KR960028380A (ko) 위상동기루프회로의 클럭지연보상 및 듀티제어 장치
JP2000165905A (ja) クロック発生回路
KR900019417A (ko) 스펙트럼 확산 신호 복조회로
KR980006933A (ko) 주파수 신시사이저
KR970031357A (ko) 소수배 시스템에 있어서 클록 동기 체계(clock synchronization scheme for fractional multiplication systems)
JP2004032586A (ja) 逓倍pll回路
KR950023066A (ko) 영상처리 시스템의 버스트신호 발생회로
JP6558454B1 (ja) 位相雑音低減器及び位相雑音低減方法。
JPH04284024A (ja) 位相同期回路
JP2000148281A (ja) クロック選択回路
JP6729647B2 (ja) 位相雑音低減器及び位相雑音低減方法。
JP2864093B2 (ja) 同期信号作成用フェーズロックループ回路
JP5052739B2 (ja) Pll回路
JPH10303708A (ja) 周波数逓倍回路
JP2010199934A (ja) ジッタ発生装置
JPH0458614A (ja) Pllシンセサイザ
KR970055558A (ko) 동기 위상 루프회로에서의 주파수 변환 장치
KR960009482A (ko) 국설교환기에서 기준클럭의 지터 제거회로
JPH1155115A (ja) 外部同期クロック発生装置
JPH03250814A (ja) 周波数シンセサイザ
JPH04373214A (ja) 移相回路
JP2005244648A (ja) デジタルpll回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20030227

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee