KR970055558A - 동기 위상 루프회로에서의 주파수 변환 장치 - Google Patents

동기 위상 루프회로에서의 주파수 변환 장치 Download PDF

Info

Publication number
KR970055558A
KR970055558A KR1019950062160A KR19950062160A KR970055558A KR 970055558 A KR970055558 A KR 970055558A KR 1019950062160 A KR1019950062160 A KR 1019950062160A KR 19950062160 A KR19950062160 A KR 19950062160A KR 970055558 A KR970055558 A KR 970055558A
Authority
KR
South Korea
Prior art keywords
frequency
difference
input
output
pass filter
Prior art date
Application number
KR1019950062160A
Other languages
English (en)
Other versions
KR0183791B1 (ko
Inventor
김석범
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019950062160A priority Critical patent/KR0183791B1/ko
Publication of KR970055558A publication Critical patent/KR970055558A/ko
Application granted granted Critical
Publication of KR0183791B1 publication Critical patent/KR0183791B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/097Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using a comparator for comparing the voltages obtained from two frequency to voltage converters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

본 발명은 동기 위상 루프회로(Phase Locked Loop: PLL)에서의 주파수 변환 장치에 관한 것으로서, 특히 동기 위상 루프회로를 사용하여 록킹하는 입력 신호의 주파수를 원하는 주파수로 가변 할 수 있는 주파수 변환 장치에 관한 것이다.
본 발명의 목적을 위하여 입력되는 입력 주파수와 궤환되는 발진주파수를 곱셈하여 발진 주파수와 입력 주파수의 합 및 차 주파수를 출력하는 승산 수단, 승산 수단로 부터 출력되는 합 및 차 주파수 중에서 차 주파수를 통과 시키는 제1로우패스 필터 수단, 제1로우패스 필터 수단에서 출력되는 차 주파수와 외부에서 입력 주파수를 가변 하기 위한 옵세트 주파수간의 위상차를 전압으로 출력하는 위상 검출 수단, 위상 검출 수단에서 출력되는 위상차의 전압을 증폭하는 제2로우패스 필터수단, 제2로우패스 필터 수단에서 출력되는 전압에 따라 발진 주파수가 제어되는 전압 제어 발진 수단을 포함하는 것을 특징으로 한다.
상술한 바와 같이 본 발명에 의하면 동기 위상 루프 회로(PLL)를 사용한 시스템에서 락(Lock)을 유지 할 수 있는 입력 주파수의 범위를 원하는 주파수로 가변 할 수 있다.

Description

동기 위상 루프회로에서의 주파수 변환 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 동기 위상 루프회로(PLL)에서 주파수를 변환하는 장치를 보이는 블럭도이다.

Claims (4)

  1. 입력되는 입력 주파수와 궤환되는 발진 주파수를 곱셈하여 발진주파수와 입력 주파수의 합 및 차 주파수를 출력하는 승산 수단; 상기 승산 수단로 부터 출력되는 합 및 차 주파수 중에서 차 주파수를 통과 시키는 제1로우패스 필터 수단; 상기 제1로우패스 필터 수단에서 출력되는 차 주파수와 외부에서 상기 입력 주파수를 가변 하기 위한 옵세트 주파수간의 위상차를 전압으로 출력하는 위상 검출 수단; 상기 위상 검출 수단에서 출력되는 위상차의 전압을 증폭하는 제2로우패스 필터 수단; 상기 제2로우패스 필터 수단에서 출력되는 전압에 따라 발진 주파수가 제어되는 전압 제어 발진 수단을 포함하는 것을 특징으로 하는동기 위상 루프회로에서의 주파수 변환 장치.
  2. 제1항에 있어서, 상기 위상 검출 수단은 시스템이 로킹 상태일 때 상기 차 주파수와 상기 옵세트 주파수는 동일한 주파수인 것을 특징으로 하는 동기 위상 루프회로에서의 주파수 변환 장치.
  3. 제1항에 있어서, 상기 전압 제어 발진 수단은 출력이 발진 주파수 = 입력 주파수 + 오프세트 주파수인 것을 특징으로 하는 동기 위상 루프회로에서의 주파수 변환 장치.
  4. 제3항에 있어서, 상기 입력 주파수는 외부에서 오프 세트 주파수가 가변되는 만큼 주파수 변환되는 것을 특징으로 하는 동기 위상 로프회로에서의 주파수 변환 장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950062160A 1995-12-28 1995-12-28 동기 위상 루프회로에서의 주파수 변환 장치 KR0183791B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950062160A KR0183791B1 (ko) 1995-12-28 1995-12-28 동기 위상 루프회로에서의 주파수 변환 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950062160A KR0183791B1 (ko) 1995-12-28 1995-12-28 동기 위상 루프회로에서의 주파수 변환 장치

Publications (2)

Publication Number Publication Date
KR970055558A true KR970055558A (ko) 1997-07-31
KR0183791B1 KR0183791B1 (ko) 1999-04-15

Family

ID=19446130

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950062160A KR0183791B1 (ko) 1995-12-28 1995-12-28 동기 위상 루프회로에서의 주파수 변환 장치

Country Status (1)

Country Link
KR (1) KR0183791B1 (ko)

Also Published As

Publication number Publication date
KR0183791B1 (ko) 1999-04-15

Similar Documents

Publication Publication Date Title
KR940017100A (ko) 발진기 클럭신호 발생 집적회로 및 시스템과 발진기 제어방법
KR930001593A (ko) Pll 주파수 신세사이저
KR970068174A (ko) 안정된 주파수를 얻기 위한 주파수변환기
KR970031450A (ko) 주파수 변환기 및 이를 이용한 무선 수신기(Frequency Converter and Radio Receiver Using the Same)
KR840008900A (ko) 믹 서 장 치
KR960012737A (ko) 순간적으로 클럭 주파수를 쉬프트하는 위상 동기 회로(pll) 시스템 클럭 발생기
KR900019417A (ko) 스펙트럼 확산 신호 복조회로
KR930005376A (ko) 디지탈 위상-동기 루프 회로
KR880014813A (ko) Pll 영상 검파회로
JPS61184933A (ja) パルス性雑音除去用信号補償ゲ−ト回路
KR930018947A (ko) 2중 루프 pll회로
KR970024552A (ko) 튜너 및 스플리터-변조기를 포함하는 회로 장치
KR970055558A (ko) 동기 위상 루프회로에서의 주파수 변환 장치
KR960020416A (ko) 신호검파장치
KR950023066A (ko) 영상처리 시스템의 버스트신호 발생회로
KR960039654A (ko) 초고주파 발진기의 위상고정루프
KR950007297A (ko) 위상 동기 루프 및 동작 방법
JP3712141B2 (ja) 位相同期ループ装置
KR930003564A (ko) 위상동기 루프를 구비한 장치
KR960012733A (ko) 위상 고정 루프
KR960027347A (ko) 이득 제어 기능을 갖는 광대역 위상동기루프(pll) 주파수 합성기
KR900011172A (ko) 이중루프에 의한 발진주파수 추적 발생장치
KR910013888A (ko) 업컨버젼을 이용한 동기 수신회로
KR100222075B1 (ko) 고속응답기능을 갖는 주파수합성pll
KR950010392A (ko) 더블콘버젼 튜너의 주파수 선국장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20081127

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee