KR960006286A - 가변 임피던스 출력 버퍼 - Google Patents

가변 임피던스 출력 버퍼 Download PDF

Info

Publication number
KR960006286A
KR960006286A KR1019950019699A KR19950019699A KR960006286A KR 960006286 A KR960006286 A KR 960006286A KR 1019950019699 A KR1019950019699 A KR 1019950019699A KR 19950019699 A KR19950019699 A KR 19950019699A KR 960006286 A KR960006286 A KR 960006286A
Authority
KR
South Korea
Prior art keywords
impedance
transistor
circuit
width
driver
Prior art date
Application number
KR1019950019699A
Other languages
English (en)
Other versions
KR100381987B1 (ko
Inventor
슈 리리안
노르프 커트
Original Assignee
숀 엘, 맥클린톡
소니 일렉트로닉스 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 숀 엘, 맥클린톡, 소니 일렉트로닉스 인코포레이티드 filed Critical 숀 엘, 맥클린톡
Publication of KR960006286A publication Critical patent/KR960006286A/ko
Application granted granted Critical
Publication of KR100381987B1 publication Critical patent/KR100381987B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0005Modifications of input or output impedance

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Electronic Switches (AREA)

Abstract

출력 버퍼는 서로 병렬로 접속된 다수개의 기준 트랜지스터를 갖는 기준 회로와, 서로 병렬로 접속된 대응하는 다수개의 구동기 트랜지스터를 갖는 출력 구동기 회로를 구비한다. 상기 기준 트랜지스터와 구동기 트랜지스터는 1/2ⁿ배, 예를 들면 대응하는 출력 구동기 트랜지스터의 폭 보다 작은 1/4배가 되는 기준 트랜지스터의 폭에 따라 변화하는 폭을 갖는다. 상기 기준 회로의 트랜지스터는 기준 트랜지스터의 임피던스를 전송 라인의 임피던스 비를 나타내는, 사용자가 선택할 수 있는 저항기의 임피던스에 정합하도록 선택적으로 전도한다. 상기 기준 트랜지스터의 선택은 또한 상기 구동기 트랜지스터의 선택을 결정하며 결과적으로 출력 구동기의 임피던스는 전송 라인의 임피던스에 정합된다. 1/2ⁿ만큼의 기준 회로 감소는 상기 전체 회로의 사이즈와 전력 소모를 감소시키며, 출력 구동기와 기준 회로 사이의 정합된 레이아웃을 제공한다.

Description

가변 임피던스 출력 버퍼
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 일실시예의 개략적인 도면.

Claims (8)

  1. 서로 병렬로 접속된 폭이 변화하는 다수개의 기준 트랜지스터를 포함하는 기준 회로, 전송 라인 양단에서 서로 병렬로 접속된 폭이 변화하는 다수개의 구동기 트랜지스터를 포함하는 출력 구동기 회로로, 대응하는 각 구동기 트랜지스터의 폭의 비가 각 기준 트랜지스터의 폭 비와 동일하며 상기 다수개의 기준 트랜지스터와 동일한 갯수를 갖는 출력 구동기 회로, 상기 기준 회로 트랜지스터 양단의 임피던스가 외부 저항기의 임피던스에 정합되도록 상기 기준 트랜지스터를 선택적으로 전도시키는 제1제어 신호를 발생하는 제어 수단으로, 상기 외부 저항기가 상기 전송 라인의 임피던스에 비에 동일하게 선택되는 제어 수단, 상기 제어신호를 수신하여 상기 선택된 기준 회로 트랜지스터에 대응하는 구동기 트랜지스터를 전도시키는 제2제어 신호를 발생시키는 논리 회로를 구비하며, 상기 기준 트랜지스터의 임피던스와 상기 외부 저항기의 임피던스를 정합시킴으로써 상기 출력 구동기 회로의 임피던스가 상기 전송 라인의 임피던스에 정합되는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  2. 제1항에 있어서, 각 기준 트랜지스터의 폭이 대응하는 출력 구동기 트랜지스터의 폭이 1/4이 되는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  3. 제1항에 있어서, 각 기준 트랜지스터의 폭이 인접한 기준 트랜지스터의 폭의 2개가 되는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  4. 제1항에 있어서, 각 구동기 트랜지스터의 폭이 인접한 구동기 트랜지스터의 폭의 2배가 되는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  5. 제1항에 있어서, 각 외부 저항기의 임피던스는 상기 전송 라인의 임피던스와 일치되도록 사용자에 의해 선택되는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  6. 제1항에 있어서, 상기 논리 회로는 제1입력에서 각각이 제1제어 신호의 한 비트를 수신하며 제2입력에서 데이타 신호를 수신하고 출력으로서 제2제어 신호를 발생시키는 다수개의 NOR게이트를 구비하며, 상기 제1제어 신호 및 제2제어 신호는 모두 다수개의 비트를 갖는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  7. 제1항에 있어서, 상기 다수개의 기준 트랜지스터는 상기 외부 저항기의 한 단부에 접속되고, 상기 제어 수단은 상기 기준 트랜지스터의 임피던스를 상기 외부 저항기의 임피던스에 정합시키도록 상기 외부 저항기의 상기 한 단부에서의 전압을 샘플하는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
  8. 제1항에 있어서, 상기 출력 버퍼는 상기 출력 구동기 회로의 구동기 트랜지스터의 레이아웃을 정합하는 기준 회로의 기준 트랜지스터의 레이아웃을 갖는 단일 기판상에 제조되는 것을 특징으로 하는 가변 임피던스 출력 버퍼.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950019699A 1994-07-06 1995-07-06 가변임피던스출력버퍼 KR100381987B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US08/268,118 US5457407A (en) 1994-07-06 1994-07-06 Binary weighted reference circuit for a variable impedance output buffer
US268,118 1994-07-06

Publications (2)

Publication Number Publication Date
KR960006286A true KR960006286A (ko) 1996-02-23
KR100381987B1 KR100381987B1 (ko) 2003-07-02

Family

ID=23021538

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950019699A KR100381987B1 (ko) 1994-07-06 1995-07-06 가변임피던스출력버퍼

Country Status (3)

Country Link
US (1) US5457407A (ko)
JP (1) JP3541084B2 (ko)
KR (1) KR100381987B1 (ko)

Families Citing this family (95)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3332115B2 (ja) * 1994-04-08 2002-10-07 株式会社東芝 多入力トランジスタおよび多入力トランスコンダクタ回路
JPH09140126A (ja) * 1995-05-30 1997-05-27 Linear Technol Corp 適応スイッチ回路、適応出力回路、制御回路およびスイッチング電圧レギュレータを動作させる方法
US5604450A (en) * 1995-07-27 1997-02-18 Intel Corporation High speed bidirectional signaling scheme
US5606275A (en) * 1995-09-05 1997-02-25 Motorola, Inc. Buffer circuit having variable output impedance
US5838631A (en) 1996-04-19 1998-11-17 Integrated Device Technology, Inc. Fully synchronous pipelined ram
US5793248A (en) * 1996-07-31 1998-08-11 Exel Microelectronics, Inc. Voltage controlled variable current reference
US5872736A (en) * 1996-10-28 1999-02-16 Micron Technology, Inc. High speed input buffer
US5917758A (en) 1996-11-04 1999-06-29 Micron Technology, Inc. Adjustable output driver circuit
US5949254A (en) * 1996-11-26 1999-09-07 Micron Technology, Inc. Adjustable output driver circuit
US6115318A (en) * 1996-12-03 2000-09-05 Micron Technology, Inc. Clock vernier adjustment
US5838177A (en) * 1997-01-06 1998-11-17 Micron Technology, Inc. Adjustable output driver circuit having parallel pull-up and pull-down elements
US5920518A (en) * 1997-02-11 1999-07-06 Micron Technology, Inc. Synchronous clock generator including delay-locked loop
US6912680B1 (en) 1997-02-11 2005-06-28 Micron Technology, Inc. Memory system with dynamic timing correction
US5940608A (en) * 1997-02-11 1999-08-17 Micron Technology, Inc. Method and apparatus for generating an internal clock signal that is synchronized to an external clock signal
US5956502A (en) * 1997-03-05 1999-09-21 Micron Technology, Inc. Method and circuit for producing high-speed counts
US5946244A (en) 1997-03-05 1999-08-31 Micron Technology, Inc. Delay-locked loop with binary-coupled capacitor
US5870347A (en) * 1997-03-11 1999-02-09 Micron Technology, Inc. Multi-bank memory input/output line selection
US5917335A (en) * 1997-04-22 1999-06-29 Cypress Semiconductor Corp. Output voltage controlled impedance output buffer
AU7367698A (en) * 1997-05-07 1998-11-27 California Micro Devices Corporation Active termination circuit and method therefor
US6014759A (en) * 1997-06-13 2000-01-11 Micron Technology, Inc. Method and apparatus for transferring test data from a memory array
US6173432B1 (en) 1997-06-20 2001-01-09 Micron Technology, Inc. Method and apparatus for generating a sequence of clock signals
US6281714B1 (en) 1997-06-25 2001-08-28 Sun Microsystems, Inc. Differential receiver
US5982191A (en) * 1997-06-25 1999-11-09 Sun Microsystems, Inc. Broadly distributed termination for buses using switched terminator logic
US6085033A (en) * 1997-06-25 2000-07-04 Sun Microsystems, Inc. Method for determining bit element values for driver impedance control
US6411131B1 (en) 1997-06-25 2002-06-25 Sun Microsystems, Inc. Method for differentiating a differential voltage signal using current based differentiation
US5990701A (en) * 1997-06-25 1999-11-23 Sun Microsystems, Inc. Method of broadly distributing termination for buses using switched terminators
US5955894A (en) * 1997-06-25 1999-09-21 Sun Microsystems, Inc. Method for controlling the impedance of a driver circuit
US6060907A (en) * 1997-06-25 2000-05-09 Sun Microsystems, Inc. Impedance control circuit
US5953284A (en) * 1997-07-09 1999-09-14 Micron Technology, Inc. Method and apparatus for adaptively adjusting the timing of a clock signal used to latch digital signals, and memory device using same
US6044429A (en) 1997-07-10 2000-03-28 Micron Technology, Inc. Method and apparatus for collision-free data transfers in a memory device with selectable data or address paths
US6087847A (en) * 1997-07-29 2000-07-11 Intel Corporation Impedance control circuit
US6011732A (en) * 1997-08-20 2000-01-04 Micron Technology, Inc. Synchronous clock generator including a compound delay-locked loop
US5926047A (en) * 1997-08-29 1999-07-20 Micron Technology, Inc. Synchronous clock generator including a delay-locked loop signal loss detector
US6870419B1 (en) 1997-08-29 2005-03-22 Rambus Inc. Memory system including a memory device having a controlled output driver characteristic
US6094075A (en) * 1997-08-29 2000-07-25 Rambus Incorporated Current control technique
US6101197A (en) * 1997-09-18 2000-08-08 Micron Technology, Inc. Method and apparatus for adjusting the timing of signals over fine and coarse ranges
US5923594A (en) * 1998-02-17 1999-07-13 Micron Technology, Inc. Method and apparatus for coupling data from a memory device using a single ended read data path
US6115320A (en) 1998-02-23 2000-09-05 Integrated Device Technology, Inc. Separate byte control on fully synchronous pipelined SRAM
US6269451B1 (en) 1998-02-27 2001-07-31 Micron Technology, Inc. Method and apparatus for adjusting data timing by delaying clock signal
US6016282A (en) * 1998-05-28 2000-01-18 Micron Technology, Inc. Clock vernier adjustment
US6405280B1 (en) 1998-06-05 2002-06-11 Micron Technology, Inc. Packet-oriented synchronous DRAM interface supporting a plurality of orderings for data block transfers within a burst sequence
US6087853A (en) * 1998-06-22 2000-07-11 Lucent Technologies, Inc. Controlled output impedance buffer using CMOS technology
US6157215A (en) * 1998-06-29 2000-12-05 Lucent Technologies, Inc. Method and apparatus for controlling impedance
US6338127B1 (en) 1998-08-28 2002-01-08 Micron Technology, Inc. Method and apparatus for resynchronizing a plurality of clock signals used to latch respective digital signals, and memory device using same
US6279090B1 (en) 1998-09-03 2001-08-21 Micron Technology, Inc. Method and apparatus for resynchronizing a plurality of clock signals used in latching respective digital signals applied to a packetized memory device
US6349399B1 (en) 1998-09-03 2002-02-19 Micron Technology, Inc. Method and apparatus for generating expect data from a captured bit pattern, and memory device using same
US6029250A (en) * 1998-09-09 2000-02-22 Micron Technology, Inc. Method and apparatus for adaptively adjusting the timing offset between a clock signal and digital signals transmitted coincident with that clock signal, and memory device and system using same
US6430696B1 (en) 1998-11-30 2002-08-06 Micron Technology, Inc. Method and apparatus for high speed data capture utilizing bit-to-bit timing correction, and memory device using same
US6374360B1 (en) 1998-12-11 2002-04-16 Micron Technology, Inc. Method and apparatus for bit-to-bit timing correction of a high speed memory bus
US6172528B1 (en) 1999-01-20 2001-01-09 Fairchild Semiconductor Corporation Charge sharing circuit for fanout buffer
US6470060B1 (en) 1999-03-01 2002-10-22 Micron Technology, Inc. Method and apparatus for generating a phase dependent control signal
US6281729B1 (en) 1999-06-07 2001-08-28 Sun Microsystems, Inc. Output driver with improved slew rate control
US6339351B1 (en) 1999-06-07 2002-01-15 Sun Microsystems, Inc. Output driver with improved impedance control
US6366139B1 (en) 1999-06-07 2002-04-02 Sun Microsystems, Inc. Method for an output driver with improved impedance control
US6278306B1 (en) 1999-06-07 2001-08-21 Sun Microsystems, Inc. Method for an output driver with improved slew rate control
US7069406B2 (en) 1999-07-02 2006-06-27 Integrated Device Technology, Inc. Double data rate synchronous SRAM with 100% bus utilization
US6316957B1 (en) 1999-09-20 2001-11-13 Sun Microsystems, Inc. Method for a dynamic termination logic driver with improved impedance control
US6297677B1 (en) 1999-09-20 2001-10-02 Sun Microsystems, Inc. Method for a dynamic termination logic driver with improved slew rate control
US6420913B1 (en) 1999-09-20 2002-07-16 Sun Microsystems, Inc. Dynamic termination logic driver with improved impedance control
US6294924B1 (en) 1999-09-20 2001-09-25 Sun Microsystems, Inc. Dynamic termination logic driver with improved slew rate control
US6646953B1 (en) 2000-07-06 2003-11-11 Rambus Inc. Single-clock, strobeless signaling system
US7051130B1 (en) 1999-10-19 2006-05-23 Rambus Inc. Integrated circuit device that stores a value representative of a drive strength setting
US6321282B1 (en) 1999-10-19 2001-11-20 Rambus Inc. Apparatus and method for topography dependent signaling
US6777975B1 (en) * 1999-11-30 2004-08-17 Intel Corporation Input-output bus interface to bridge different process technologies
US6541996B1 (en) 1999-12-21 2003-04-01 Ati International Srl Dynamic impedance compensation circuit and method
US6347850B1 (en) * 1999-12-23 2002-02-19 Intel Corporation Programmable buffer circuit
US6304121B1 (en) * 2000-04-05 2001-10-16 Entridia Corporation Process strength indicator
US6549036B1 (en) 2000-05-31 2003-04-15 Micron Technology, Inc. Simple output buffer drive strength calibration
US6333639B1 (en) * 2000-06-23 2001-12-25 Micron Technology, Inc. Method and apparatus for independent output driver calibration
US6484293B1 (en) 2000-07-14 2002-11-19 Sun Microsystems, Inc. Method for determining optimal configuration for multinode bus
US7085944B1 (en) * 2000-09-30 2006-08-01 Intel Corporation Power management by transmitting single multiplexed signal to multiple system components to change settings of internal performance registers in response to change in power source
US6941480B1 (en) * 2000-09-30 2005-09-06 Intel Corporation Method and apparatus for transitioning a processor state from a first performance mode to a second performance mode
US7079775B2 (en) 2001-02-05 2006-07-18 Finisar Corporation Integrated memory mapped controller circuit for fiber optics transceiver
GB0111313D0 (en) * 2001-05-09 2001-07-04 Broadcom Corp Digital-to-analogue converter using an array of current sources
US6801989B2 (en) 2001-06-28 2004-10-05 Micron Technology, Inc. Method and system for adjusting the timing offset between a clock signal and respective digital signals transmitted along with that clock signal, and memory device and computer system using same
US6642742B1 (en) 2002-03-21 2003-11-04 Advanced Micro Devices, Inc. Method and apparatus for controlling output impedance
US6998875B2 (en) * 2002-12-10 2006-02-14 Ip-First, Llc Output driver impedance controller
US6985008B2 (en) * 2002-12-13 2006-01-10 Ip-First, Llc Apparatus and method for precisely controlling termination impedance
US6949949B2 (en) 2002-12-17 2005-09-27 Ip-First, Llc Apparatus and method for adjusting the impedance of an output driver
JP4410990B2 (ja) * 2002-12-19 2010-02-10 三菱電機株式会社 減衰器
US7119549B2 (en) * 2003-02-25 2006-10-10 Rambus Inc. Output calibrator with dynamic precision
US7168027B2 (en) 2003-06-12 2007-01-23 Micron Technology, Inc. Dynamic synchronization of data capture on an optical or other high speed communications link
JP4605692B2 (ja) * 2004-03-19 2011-01-05 株式会社リコー 半導体レーザ変調駆動装置及び画像形成装置
US7888962B1 (en) 2004-07-07 2011-02-15 Cypress Semiconductor Corporation Impedance matching circuit
KR100743623B1 (ko) * 2004-12-22 2007-07-27 주식회사 하이닉스반도체 반도체 장치의 전류 구동 제어장치
US8036846B1 (en) 2005-10-20 2011-10-11 Cypress Semiconductor Corporation Variable impedance sense architecture and method
JP2008072460A (ja) * 2006-09-14 2008-03-27 Renesas Technology Corp 半導体装置およびインピーダンス調整方法
TW200910373A (en) * 2007-06-08 2009-03-01 Mosaid Technologies Inc Dynamic impedance control for input/output buffers
US7973552B2 (en) * 2007-12-04 2011-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. On-die terminators formed of coarse and fine resistors
KR100907011B1 (ko) * 2007-12-10 2009-07-08 주식회사 하이닉스반도체 반도체 메모리 장치의 출력 드라이버
US9278233B2 (en) * 2008-12-04 2016-03-08 Biochemics, Inc. Methods and compositions for tattoo removal
DE102009006332B4 (de) 2009-01-27 2014-08-21 Oliver Bartels Leitungstreiber oder Verstärker mit frequenzabhängig variabler Schein-Impedanz
US8531206B2 (en) * 2009-09-14 2013-09-10 Rambus Inc. High resolution output driver
US8427852B2 (en) 2010-05-03 2013-04-23 Infineon Technologies Austria Ag Signal transmission arrangement with a transformer
CN105306100B (zh) * 2014-07-22 2017-10-20 财团法人成大研究发展基金会 双二元电压模式传送器

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4719369A (en) * 1985-08-14 1988-01-12 Hitachi, Ltd. Output circuit having transistor monitor for matching output impedance to load impedance
US5134311A (en) * 1990-06-07 1992-07-28 International Business Machines Corporation Self-adjusting impedance matching driver
US5162672A (en) * 1990-12-24 1992-11-10 Motorola, Inc. Data processor having an output terminal with selectable output impedances
US5107230A (en) * 1991-04-26 1992-04-21 Hewlett-Packard Company Switched drivers providing backmatch impedance for circuit test systems
JPH05276004A (ja) * 1992-03-30 1993-10-22 Mitsubishi Electric Corp 出力回路

Also Published As

Publication number Publication date
JP3541084B2 (ja) 2004-07-07
KR100381987B1 (ko) 2003-07-02
US5457407A (en) 1995-10-10
JPH0865123A (ja) 1996-03-08

Similar Documents

Publication Publication Date Title
KR960006286A (ko) 가변 임피던스 출력 버퍼
US7825682B1 (en) Techniques for providing adjustable on-chip termination impedance
KR970017597A (ko) 가변 출력 임피던스를 구비한 버퍼 회로
KR940022279A (ko) 신호전송방법과 신호전송회로 및 그것을 사용한 정보처리시스템
KR920022295A (ko) 높은 출력 이득을 얻는 데이타 출력 드라이버
KR970060485A (ko) 입출력 장치
JPH0563555A (ja) マルチモード入力回路
US6040724A (en) Bus driver circuit having adjustable rise and fall times
KR900002457A (ko) 출력버퍼회로
KR920010650A (ko) 프로그래머블 집적회로
US6294933B1 (en) Method and apparatus for low power differential signaling to reduce power
KR890013769A (ko) 중간전위생성회로
KR970029768A (ko) 블럭 기록 기능이 있는 반도체 메모리 장치
US6922076B2 (en) Scalable termination
US5710778A (en) High voltage reference and measurement circuit for verifying a programmable cell
US5933041A (en) Output driver with constant source impedance
JPH0220171B2 (ko)
US4231024A (en) Device for a digital arithmetic processing apparatus
KR970013737A (ko) 반도체 메모리장치의 데이타 출력 드라이버
KR890016621A (ko) 반도체집적회로
KR880005755A (ko) 트랜지스터-트랜지스터 논리회로
KR910008729A (ko) 그의 주변에 분포된 복수의 어드레스 입력을 포함하는 반도체 메모리 장치
KR970055396A (ko) 지연회로
JPH0514173A (ja) しきい値可変バツフア回路
KR970017605A (ko) 가변논리회로와 그것을 사용한 반도체집적회로장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120409

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20130405

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee