KR950034035A - 활성 매트릭스형 액정 디스플레이 장치의 구동회로를 위한 용장성(redundancy) 시프트 레지스터 회로 및 그의 선택방법 - Google Patents

활성 매트릭스형 액정 디스플레이 장치의 구동회로를 위한 용장성(redundancy) 시프트 레지스터 회로 및 그의 선택방법 Download PDF

Info

Publication number
KR950034035A
KR950034035A KR1019950009523A KR19950009523A KR950034035A KR 950034035 A KR950034035 A KR 950034035A KR 1019950009523 A KR1019950009523 A KR 1019950009523A KR 19950009523 A KR19950009523 A KR 19950009523A KR 950034035 A KR950034035 A KR 950034035A
Authority
KR
South Korea
Prior art keywords
register
circuit
active matrix
driving circuit
lines
Prior art date
Application number
KR1019950009523A
Other languages
English (en)
Other versions
KR100326527B1 (ko
Inventor
준 고야마
유지 가와사끼
Original Assignee
야마자끼 순페이
가부시키가이샤 한도오따이 에네루기 겐큐쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 야마자끼 순페이, 가부시키가이샤 한도오따이 에네루기 겐큐쇼 filed Critical 야마자끼 순페이
Publication of KR950034035A publication Critical patent/KR950034035A/ko
Application granted granted Critical
Publication of KR100326527B1 publication Critical patent/KR100326527B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0275Details of drivers for data electrodes, other than drivers for liquid crystal, plasma or OLED displays, not related to handling digital grey scale data or to communication of data to the pixels by means of a current
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/08Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

활성 매트릭스형 디스플레이 장치에서 활성 매트릭스 회로를 구동하는 구동회로에 포함된 시프트 레지스터 회로에서, 레이저 라인을 구성하는 다수의 직렬연결된 레지스터가 용장성 시프트 레지스터 회로를 구성하도록 배열된다. 각 레지스터 라인이 결함을 갖는지 어떤지는 각 레지스터 라인의 최종 레지스터의 출력을 검출하여 조사된다. 결함을 갖는 레지스터 라인이 조사에 의해 검출된때, 정상적 레지스터는 시프트 레지스터 선택 스위치에 의해 선택되고, 선택된 레지스터 라인의 직렬 연결된 레지스터는 시프트 레지스터 회로에서 사용된다.

Description

활성 매트릭스형 액정 디스플레이 장치의 구동회로를 위한 용장성 (redundancy) 시프트 레지스터 회로 및 그의 선택방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예에 따른 활성매트릭스형 디스플레이 장치의 구동회로에서 용장성 시프트 레지스터 회로를 보여주는 도면.

Claims (26)

  1. 활성 매트릭스 회로는 적어도 하나의 박막 트랜지스터를 갖고, 구동회로는 적어도 또 다른 하나의 박막 트랜지스터를 가지며, 상기 하나와 또 다른 하나의 박막 트랜지스터가 기판상에 형성된 활성 매트릭스형 액정 디스플레이에서 활성 매트릭스 회로를 구동하기 위한 구동회로에 있어서, 다수의 레지스터 라인과 상기 레지스터 라인중 하나를 선택하기 위한 제1선택 스위치를 포함하고, 각 레지스터 라인이 적어도 하나의 레지스터를 포함하는 적어도 하나의 레지스터 그룹; 및 레지스터 라인중 선택된 하나에 포함된 레지스터를 선택하기 위한 적어도 하나의 제2선택 스위치를 포함하는 구동회로.
  2. 제1항에 있어서, 상기 제1선택스위치가 멀티플렉서 회로를 갖는 구동회로.
  3. 제2항에 있어서, 상기 제1선택스위치가 우선인코더 회로를 추가로 포함하고, 멀티플렉서 회로가 우선인코더 회로에 의해 제어되는 구동회로.
  4. 제2항에 있어서, 제1선택스위치가 레지스터 또는 레지스터와 박막 트랜지스터를 갖는 바이어스 회로를 추가로 포함하고, 멀티플렉서 회로가 상이 바이어스 회로에 의해 제어되는 구동회로.
  5. 제3항에 있어서, 제1선택스위치는 각각이 레지스터 또는 레지스터 박막 트랜지스터를 갖는 바이어스 회로를 추가로 포함하고, 우선인코더 회로가 상기 바이어스 회로에 의해 제어되는 구동회로.
  6. 제4항에 있어서, 각각의 바이어스 회로의 출력이 초기 상태에서 고레벨과 저레벨을 갖는 구동회로.
  7. 제6항에 있어서, 각각의 바이어스 회로가 외부 단자에 접속되고, 각각의 바이어스 회로의 출력이 외부 단자에 인가된 접압에 의해 제어되는 구동회로.
  8. 제6항에 있어서, 바이어스 회로의 출력이 레이저 조사 또는 고전압 인가를 이용하는 바이어스 회로의 일부분을 제거함으로써 변화될수 있는 구동회로.
  9. 제1항에 있어서, 레지스터 라인의 출력에 각각 접속된 다수의 검출단자를 추가로 포함하는 구동회로.
  10. 제1항에 있어서, 제2선택스위치 각각이 우선 인코더회로 또는 바이어스 회로에 의해 제어되는 멀티플렉서 회로를 갖는 구동회로.
  11. 제1항에 있어서, 제2선택스위치의 수가 활성매트릭스 회로에서 컬럼 수와 일치하는 구동회로.
  12. 제1항에 있어서, 각 레지스터가 상보형 트랜지스터를 갖는 구동회로.
  13. 제1항에 있어서, 각 레지스터가 N-채널형 트랜지스터 또는 P-채널형 트랜지스터를 갖는 구동회로.
  14. 제1항에 있어서, 각 레지스터가 적어도 하나의 클럭된 인버터를 갖는 구동회로.
  15. 제1항에 있어서, 각 레지스터가 적어도 하나의 전달게이트를 갖는 구동회로.
  16. 기판; 박막 트랜지스터를 갖고 기판상에 형성된 활성 매트릭스 회로; 및 기판상에 형성되고 또 다른 박막 트랜지스터를 갖는, 활성 매트릭스 회로를 구동하기 위한 구동회로를 포함하는 액정 디스플레이 장치에 있어서, 상기 구동회로가 다수의 레지스터 라인과, 상기 레지스터 라인중 하나를 선택하기 위한 제1선택스위치를 포함하고, 각 레지스터 라인이 다수의 직렬연결된 레지스터를 포함하는 적어도 하나의 레지스터 그룹, 및 레지스터 라인중 선택된 하나에 포함된 레지스터를 각각 선택하기 위한 다수의 제2선택스위치를 포함하는 액정 디스플레이 장치.
  17. 기판; 및 적어도 하나의 박막트랜지스터가 활성 매트릭스로서 제공되고 적어도 또 다른 하나의 박막트랜지스터가 활성 매트릭스 회로를 구동하기 위한 구동회로로서 제공되는, 기판상에 형성된 다수의 박막 트랜지스터를 포함하기 위한 활성 매트릭스형 액정 디스플레이 장치에 있어서, 구동회로가 다수의 레지스터 라인과, 레지스터 라인중 하나를 선택하기 위한 제1선택스위치를 포함하고, 각 시프트 레지스터 라인이 다수의 직렬연결된 레지스터를 포함하는 적어도 하나의 레지스터 그룹과, 레지스터 라인중 선택된 하나에 포함된 레지스터를 각각 선택하기 위한 다수의 제2선택스위치를 포함하는 활성 매트릭스형 액정 디스플레이 장치.
  18. 구동회로와 활성 매트릭스 회로가 기판상에 형성된 다수의 박막 트랜지스터를 각각 갖는, 활성 매트릭스형 액정 디스플레이 장치에서 활성 매트릭스 회로를 구동하고, 다수의 시프트 레지스터와 한스위치를 갖는 구동회로용 시프트 레지스터 선택방법에 있어서, 시프트 레지스터의 출력을 검출하는 단계와; 검출된 출력에 따라 스위치에 의해 시프트 레지스터의 하나를 선택하는 단계를 포함하는 방법.
  19. 제18항에 있어서, 시프트 레지스터중 하나가 스위치의 일부분을 제거함으로써 선택되는 방법.
  20. 제18항에 있어서, 시프트 레지스터중 하나가 적어도 하나의 시프트 레지스터가 결함을 가질때 선택되는 방법.
  21. 구동회로와 활성매트릭스 회로가 각각 기판상에 형성된 다수의 박막 트랜지스터를 갖는, 활성 매트릭스형 액정 디스플레이 장치에서 활성 매트릭스 회로를 구동하고 각각이 다수의 레지스터 라인과 한 스위치를 갖는 다수의 레지스터 그룹을 가지며, 각 레지스터 라인이 적어도 하나의 레지스터를 갖는 구동회로용 레지스터 라인 선택방법에 있어서, 각각의 레지스터 그룹에서 레지스터 라인의 출력을 검출하는 단계; 및 검출된 출력에 따라 각각의 레지스터 그룹에서 스위치에 의해 레지스터 라인중 하나를 선택하는 단계를 포함하는 방법.
  22. 제4항에 있어서, 제1선택스위치가 초기상태에서 레지스터 라인중 하나와 접속된 구동회로.
  23. 활성 매트릭스 회로와 활성 매트릭스 회로를 구동하기 위한 구동회로를 갖고, 활성매트릭스 회로와 구동회로가 기판상에 형성되며, 각각이 다수의 박막 트랜지스터를 갖는 액정 디스플레이 장치에 있어서, 상기 구동회로가 다수의 직렬연결된 레지스터를 각각 포함하는 다수의 레지스터 라인, 레지스터 라인중 최종 레지스터의 출력에 각각 접속된 다수의 검출단자; 검출단자에 의해 검출된 출력에 따라 레지스터 라인중 하나를 선택하기위한 제1스위치; 및 레지스터 라인중 선택된 하나에 포함된 레지스터를 선택하기 위한 다수의 제2스위치를 포함하고, 선택된 레지스터는 제2스위치를 통해 활성 매트릭스 회로와 접속된 액정 디스플레이 장치.
  24. 시프트 레지스터 각각이 다수의 직렬연결된 레지스터를 갖는, 액정 디스플레이 장치에서 활성 매트릭스 회로를 구동하는 구동회로에 포함되는 시프트 레지스터중 하나를 스위치에 의해 선택하기 위한 방법에 있어서, 시프트 레지스터의 최종 레지스터의 출력을 검출하는 단계; 및 시프트 레지스터중 하나를 선택하고, 시프트 레지스터중 선택된 하나를 활성 매트릭스 회로와 접속시키기 위하여 검출된 출력에 따라 스위치의 일부분에 레이저를 조사하는 단계를 포함하는 방법.
  25. 기판; 활성 매트릭스 회로와 구동 매트릭스 회로가 기판상에 형성되고 각각이 다수의 박막 트랜지스터를 갖는, 라인과 컬럼을 갖는 활성 매트릭스 회로; 활성 매트릭스 회로를 구동하기 위한 구동회로; 각각이 다수의 직렬연결된 레지스터를 포함하는 다수의 레지스터 라인; 레지스터 라인중 최종 레지스터의 출력에 따라 레지스터 라인중 하나를 선택하며; 레이저로 조사되는 일부분을 갖는 제1스위치; 및 레지스터 라인중 선택된 하나에 포함된 레지스터를 선택하기 위한 다수의 제2스위치를 포함하고, 선택된 레지스터는 제2스위치를 통해 활성 매트릭스 회로의 컬럼과 접속되는 액정 디스플레이 장치.
  26. 시프트 레지스터 각각이 다수의 직렬연결된 레지스터를 갖고, 활성매트릭스 회로가 라인과 컬럼을 갖는, 액정 디스플레이 장치에서 활성 매트릭스 회로를 구동하는 구동회로에 포함된 시프트 레지스터중 하나를 스위치에 의해 선택하기 위한 방법에 있어서, 시프트 레지스터중 선택된 하나에 포함된 레지스터를 활성 매트릭스회로의 컬럼과 접속시키시 위하여 시프트 레지스터 중 하나를 선택하는 단계; 시프트 레지스터의 최종 레지스터의 출력을 검출하는 단계; 및 선택된 하나의 시프트 레지스터의 최종 레지스터가 원하는 출력을 발생하지 않을 때, 시프트 레지스터중 또 다른 하나를 선택하고 시프트 레지스터중 선택된 또 다른 하나를 활성 매트릭스 회로의 컬럼과 접속시키기 위하여 검출된 출력들에 따라 스위치의 일부분에 레이저를 조사하는 단계를 포함하는 방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950009523A 1994-04-22 1995-04-22 전기광학장치 KR100326527B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10757494 1994-04-22
JP94-107574 1994-04-22

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR1020000028279A Division KR100473279B1 (ko) 1994-04-22 2000-05-25 용장성 시프트 레지스터 회로 및 그 용장성 시프트 레지스터 회로를 구비한 표시장치

Publications (2)

Publication Number Publication Date
KR950034035A true KR950034035A (ko) 1995-12-26
KR100326527B1 KR100326527B1 (ko) 2002-08-27

Family

ID=37228358

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1019950009523A KR100326527B1 (ko) 1994-04-22 1995-04-22 전기광학장치
KR1020000028279A KR100473279B1 (ko) 1994-04-22 2000-05-25 용장성 시프트 레지스터 회로 및 그 용장성 시프트 레지스터 회로를 구비한 표시장치

Family Applications After (1)

Application Number Title Priority Date Filing Date
KR1020000028279A KR100473279B1 (ko) 1994-04-22 2000-05-25 용장성 시프트 레지스터 회로 및 그 용장성 시프트 레지스터 회로를 구비한 표시장치

Country Status (1)

Country Link
KR (2) KR100326527B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100313117B1 (ko) * 1999-01-25 2001-11-03 김순택 액정표시장치의 구동회로 패턴 구조
KR100442998B1 (ko) * 2002-05-31 2004-08-04 주식회사 엘리아테크 구동 스캔 라인 수 변경이 가능한 스캔 드라이버
KR100581213B1 (ko) * 1999-04-27 2006-05-17 엘지.필립스 엘시디 주식회사 액정표시소자의 쉬프트레지스터

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100212867B1 (ko) * 1989-12-22 1999-08-02 윌리암 제이. 버크 선택 스캐너 용장성을 가지는 주사 액정 디스플레이
KR980010560A (ko) * 1996-07-19 1998-04-30 김광호 이중 ldd구조를 갖는 박막 트랜지스터

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100313117B1 (ko) * 1999-01-25 2001-11-03 김순택 액정표시장치의 구동회로 패턴 구조
KR100581213B1 (ko) * 1999-04-27 2006-05-17 엘지.필립스 엘시디 주식회사 액정표시소자의 쉬프트레지스터
KR100442998B1 (ko) * 2002-05-31 2004-08-04 주식회사 엘리아테크 구동 스캔 라인 수 변경이 가능한 스캔 드라이버

Also Published As

Publication number Publication date
KR100473279B1 (ko) 2005-03-08
KR100326527B1 (ko) 2002-08-27

Similar Documents

Publication Publication Date Title
KR940007590A (ko) 능동 매트릭스 장치용 전자 구동 회로와 구동 회로를 프로그래밍 및 자기 테스팅 하는 방법
KR960001300B1 (ko) 반도체기억장치
KR930024021A (ko) 반도체 메모리 장치의 컬럼 리던던시
KR920013478A (ko) 스태틱형 반도체 기억장치
KR910003670A (ko) 정적형 반도체 기억장치
KR950020376A (ko) 화상 표시 장치 및 주사 회로
KR960002369A (ko) 반도체 메모리장치의 웨이퍼 번-인 테스트 회로
KR20070056248A (ko) 표시 기판과, 이의 검사 방법
KR920013653A (ko) 반도체 기억장치
KR920702524A (ko) 플렛 표시장치 및 표시체 구동장치
US6937687B2 (en) Bi-directional shift register control circuit
KR960006057A (ko) 박막회로소자를 구비한 전자장치
KR880011797A (ko) 반도체 기억장치
KR920020523A (ko) 반도체 기억장치
KR910008424A (ko) 검사회로를 갖는 반도체 집적회로 장치
KR890015270A (ko) 반도체메모리장치
KR920018764A (ko) 반도체 집적회로장치에서 실행되는 전류구동신호 인터페이스
KR950034035A (ko) 활성 매트릭스형 액정 디스플레이 장치의 구동회로를 위한 용장성(redundancy) 시프트 레지스터 회로 및 그의 선택방법
US5654970A (en) Array with redundant integrated self-testing scan drivers
KR930001211A (ko) 반도체 메모리 장치
KR940018985A (ko) 테스트 회로를 갖는 반도체 메모리 장치(Semiconductor Memory Device Having Test Circuit)
JP2011038849A (ja) 半導体集積回路
KR910021037A (ko) 레벨 시프터
KR20080055248A (ko) 표시 패널
KR920010615A (ko) 전류 미러형 감지증폭기를 가진 메모리 디바이스

Legal Events

Date Code Title Description
A201 Request for examination
AMND Amendment
E902 Notification of reason for refusal
A107 Divisional application of patent
AMND Amendment
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J201 Request for trial against refusal decision
AMND Amendment
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130117

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140120

Year of fee payment: 13

FPAY Annual fee payment

Payment date: 20150120

Year of fee payment: 14

EXPY Expiration of term