KR950033849A - 디램의 히든 셀프 리프레쉬 장치 - Google Patents

디램의 히든 셀프 리프레쉬 장치 Download PDF

Info

Publication number
KR950033849A
KR950033849A KR1019940010992A KR19940010992A KR950033849A KR 950033849 A KR950033849 A KR 950033849A KR 1019940010992 A KR1019940010992 A KR 1019940010992A KR 19940010992 A KR19940010992 A KR 19940010992A KR 950033849 A KR950033849 A KR 950033849A
Authority
KR
South Korea
Prior art keywords
refresh
address
cell
cell bank
bank
Prior art date
Application number
KR1019940010992A
Other languages
English (en)
Other versions
KR0121776B1 (ko
Inventor
정창호
Original Assignee
김주용
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김주용, 현대전자산업 주식회사 filed Critical 김주용
Priority to KR1019940010992A priority Critical patent/KR0121776B1/ko
Publication of KR950033849A publication Critical patent/KR950033849A/ko
Application granted granted Critical
Publication of KR0121776B1 publication Critical patent/KR0121776B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40615Internal triggering or timing of refresh, e.g. hidden refresh, self refresh, pseudo-SRAMs
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/406Management or control of the refreshing or charge-regeneration cycles
    • G11C11/40618Refresh operations over multiple banks or interleaving
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/408Address circuits
    • G11C11/4082Address Buffers; level conversion circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)

Abstract

본 발명은 다수 개의 셀 뱅크를 포함하는 디램에서 리프레쉬 어드레스를 카운팅하는 리프레쉬 카운터와 상기 리프레쉬 카운터의 출력 또는 소자 외부로부터 인가된 어드레스를 선택하는 어드레스 멀티플렉서와 상기 어드레스 멀티플렉서의 출력을 버퍼링하고 래치하는 로오 어드레스 래치회로/로오 어드레스 버퍼를 각 뱅크별로 구현함으로써, 다수 개의 셀 뱅크 중 하나의 셀 뱅크가 리프레쉬 동작을 하는 것과 병행하여 다른 셀 뱅크에서는 정상적인 리드/라이트 동작이 이루어지도록 구현한 히든 셀프 리프레쉬 장치에 관한 기술이다.

Description

디램의 히든 셀프 리프레쉬 장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 의한 셀프 리프레쉬 장치에 실시예를 도시한 블럭구성도.

Claims (4)

  1. 다수 개의 셀 뱅크를 포함하는 동기식 디램의 히든 셀프 리프레쉬 장치에 있어서, 소자 내부적으로 리프레쉬 모드를 개시하는 수단과, 각 셀 뱅크별로, 상기 리프레쉬 모드 개시 수단의 출력과 셀 뱅크 선택 어드레스와 오토 리프레쉬 신호를 입력으로 하여 리프레쉬 어드레스를 카운팅하는 리프레쉬 카운팅 수단과, 상기 뱅크선택 어드레스와 오토 리프레쉬 신호를 입력으로 하여 상기 리프레쉬 카운팅 수단의 출력 또는 소자 외부로부터 인가된 어드레스를 선택하는 어드레스 멀티플렉싱 수단과, 상기 어드레스 멀티플렉싱 수단의 출력을 버퍼링하고 래치하는 로오어드레스 래치 수단 및 로오 어드레스 버퍼링 수단을 구현함으로써, 하나의 셀 뱅크에서 리프레쉬 동작이 진행되는 것과 병행하여 다른 셀 뱅크에서는 정상적인 동작이 이루어지도록 하는 것을 특징으로 하는 리프레쉬 장치.
  2. 제1항에 있어서, 상기 리프레쉬 카운팅 수단은, 리프레쉬 동작이 시작되면 입력되는 뱅크 선택 어드레스의 변화에 상관없이 리프레쉬 어드레스를 순차적으로 출력하여 셀 뱅크의 전체 셀을 버스트 리프레쉬하도록 구현된 것을 특징으로 하는 리프레쉬 장치.
  3. 제1항에 있어서, 상기 오토 리프레쉬 신호는 선택된 셀 뱅크의 전체 셀이 리프레쉬되는 동안에 계속 리프레쉬 모드 상태를 유지하는 것을 특징으로 하는 리프레쉬 장치.
  4. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940010992A 1994-05-20 1994-05-20 동기식 디램의 히든 셀프 리프레쉬 장치 KR0121776B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940010992A KR0121776B1 (ko) 1994-05-20 1994-05-20 동기식 디램의 히든 셀프 리프레쉬 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940010992A KR0121776B1 (ko) 1994-05-20 1994-05-20 동기식 디램의 히든 셀프 리프레쉬 장치

Publications (2)

Publication Number Publication Date
KR950033849A true KR950033849A (ko) 1995-12-26
KR0121776B1 KR0121776B1 (ko) 1997-12-05

Family

ID=19383437

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940010992A KR0121776B1 (ko) 1994-05-20 1994-05-20 동기식 디램의 히든 셀프 리프레쉬 장치

Country Status (1)

Country Link
KR (1) KR0121776B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100443909B1 (ko) * 2001-05-07 2004-08-09 삼성전자주식회사 반도체 메모리 장치의 부분 어레이 셀프 리플레쉬 동작을수행하기 위한 장치 및 방법
KR100455372B1 (ko) * 1997-11-03 2004-12-17 삼성전자주식회사 자동 리프레쉬 수행시간이 감소될 수 있는 싱크로너스 디램
KR100472723B1 (ko) * 2000-12-26 2005-03-08 주식회사 하이닉스반도체 뱅크 리프레쉬 제어 장치 및 방법

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100418926B1 (ko) * 2001-06-30 2004-02-14 주식회사 하이닉스반도체 디램 마이크로 콘트롤러의 리프레쉬 회로

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100455372B1 (ko) * 1997-11-03 2004-12-17 삼성전자주식회사 자동 리프레쉬 수행시간이 감소될 수 있는 싱크로너스 디램
KR100472723B1 (ko) * 2000-12-26 2005-03-08 주식회사 하이닉스반도체 뱅크 리프레쉬 제어 장치 및 방법
KR100443909B1 (ko) * 2001-05-07 2004-08-09 삼성전자주식회사 반도체 메모리 장치의 부분 어레이 셀프 리플레쉬 동작을수행하기 위한 장치 및 방법

Also Published As

Publication number Publication date
KR0121776B1 (ko) 1997-12-05

Similar Documents

Publication Publication Date Title
KR950015374A (ko) 동기식 디램의 히든 셀프 리프레쉬 방법 및 장치
KR970051141A (ko) 단일 ras 신호에 의해 동시 동작이 가능한 이중뱅크를 갖는 반도체 메모리장치
KR970051182A (ko) 반도체 기억 장치
KR950006608A (ko) 고속순차 액세스용 행어드레스 버퍼 유니트에 독자적인 캐쉬 메모리로서 역할하는 감지 증폭기를 가진 동적 랜덤 액세스 메모리 장치
JPH0218780A (ja) リフレッシュ回路
KR960006054A (ko) 프로그래머블 다이나믹 랜덤 액세스 메모리
KR940010097A (ko) 반도체 메모리 장치
KR920010639A (ko) 강유전성 메모리용 감지증폭기 및 그 감지방법
DE69526431T2 (de) Eine synchrone nand-dram-speicherarchitektur
KR960012013A (ko) 동기형 반도체 기억 장치
KR930024012A (ko) 반도체 기억장치
KR940007884A (ko) 반도체 장치
KR100515072B1 (ko) 리프레시 동작에서의 전력소모를 줄이기 위한반도체메모리장치
KR930005015A (ko) 반도체 기억장치
KR960015587A (ko) 동기 반도체 메모리 장치 및 동기 동적 램의 감지 과정을 제어하는 방법
JPH0887887A (ja) 半導体記憶装置
KR100591760B1 (ko) 가변 가능한 메모리 사이즈를 갖는 반도체 메모리 장치
KR970012790A (ko) 멀티비트 테스트시에 인접하는 비트선의 전위를 반전시켜 동작할 수 있는 반도체기억 장치
KR950033849A (ko) 디램의 히든 셀프 리프레쉬 장치
KR900002307A (ko) 다이나믹·랜덤·액세스·메모리
KR920003314A (ko) 반도체 메모리장치
US5467303A (en) Semiconductor memory device having register groups for writing and reading data
KR970059911A (ko) 리프레쉬 기능이 없는 dram 구성의 캐쉬 메모리 장치
KR910014954A (ko) 다포트메모리회로의 테스트장치
KR950020705A (ko) 반도체 메모리

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100726

Year of fee payment: 14

LAPS Lapse due to unpaid annual fee