KR950033775A - 5볼트 및 3.3볼트 동작의 자동 감지와 설정 장치 및 방법 - Google Patents

5볼트 및 3.3볼트 동작의 자동 감지와 설정 장치 및 방법 Download PDF

Info

Publication number
KR950033775A
KR950033775A KR1019950000926A KR19950000926A KR950033775A KR 950033775 A KR950033775 A KR 950033775A KR 1019950000926 A KR1019950000926 A KR 1019950000926A KR 19950000926 A KR19950000926 A KR 19950000926A KR 950033775 A KR950033775 A KR 950033775A
Authority
KR
South Korea
Prior art keywords
level
bus
signal
mode
levels
Prior art date
Application number
KR1019950000926A
Other languages
English (en)
Inventor
우 치-시웅
라이 포-셴
Original Assignee
레이 프리쯔
어드밴스드 마이크로 디바이시즈, 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 레이 프리쯔, 어드밴스드 마이크로 디바이시즈, 인코포레이티드 filed Critical 레이 프리쯔
Publication of KR950033775A publication Critical patent/KR950033775A/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/28Supervision thereof, e.g. detecting power-supply failure by out of limits supervision
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03828Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties
    • H04L25/03834Arrangements for spectral shaping; Arrangements for providing signals with specified spectral properties using pulse shaping
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/028Arrangements specific to the transmitter end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0292Arrangements specific to the receiver end

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Computer Hardware Design (AREA)
  • Logic Circuits (AREA)
  • Arrangements For Transmission Of Measured Signals (AREA)
  • Measurement Of Current Or Voltage (AREA)
  • Dc Digital Transmission (AREA)

Abstract

인터페이스회로가 다중-모드 신호 버스로 접속하도록 제공된다. 신호 버스(예를 들면, PCI로컬 버스)는 제1혹은 제2신호전달 모드에서 동작할 수 있다. 제1신호전달 모드는 제1세트의 전압레벨(예를 들면, 0V-5V)에 의해 표시되어지는 이산 논리레벨(예를 들면, 이진 “0” 및 “1”)에서 하나이다. 제2신호전달 모드는 상이한, 제2세트의 전압레벨(예를 들면, 0V-3.3V)에 의해 표시되어지는 이산 논리레벨에서 하나이다. 인터페이스회로는 제1 및 제2신호전달 모드(V5 및 V3)의 가능한 전압레벨사이에 중간 전압레벨(V4)을 발생시키는 중간레벨 발생기회로를 포함한다. 비교기는 신호 버스의 파워 레벨을 중간 전압레벨(V4)과 비교하고 어느 신호전달 모드에서 신호 버스가 동작하고 있는 지를 결정한다. 인터페이스 회로의 구성가능한 I/O셀은 다음에 부합하는 신호전달 모드(V5 혹은 V3)에서 동작하도록 자동적으로 구성되어진다.

Description

5볼트 및 3.3볼트 동작의 자동 감지와 설정 장치 및 방법
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 자동-감지 시스템의 블럭도. 제2도는 본 발명에 따른 중간 레벨 발생기 회로의 개략 개시도. 제3도는 자동-감지 시스템의 CMOS-기초 입력 버퍼의 개략 도시도.

Claims (3)

  1. 이산 논리 레벨이 제1세트의 전압레벨 (0V-5V)로 표시되어지는 제1신호전달 모드에서 혹은 이산 논리레벨이 상이한 제2세트의 전압레벨(0V-3V)로 표시되지는 제2신호전달 모드에서, 신호 버스(101)의 신호전달 모드에 따라 제1혹은 제2세트의 전압 레벨중 하나의 최대 레벨(V3/5)를 가로지르는 버스 그라운드 라인(119)및 버스 파워 라인(116)을 구비하는 신호 버스(101)가 동작하는 지를 결정하는 자동-감지회로로서, 상기 자동-감지회로는, 전압 레벨의 제1 및 제2세트의 가능한 최대 레벨사이에 그 값이 있는 중간 검사 레벨(V4)을 발생시키는 중간 레벨 발생수단(124)과, 버스 파워 라인(116)의 전압레벨(V3/5)을 중간 검사 레벨(V4)과 비교하여 신호 버스(101)가 제1혹은 제2신호전달 모드에서 동작하는지를 결정하는, 버스 파워 라인(116) 및 중간 레벨 발생수단(124)에 기능적으로 접속된 입력을 구비하는 비교수단(126)으로 구성되는 것을 특징으로 하는 자동-감지회로.
  2. 이산 논리레벨이 제1세트의 전압레벨(0V-5V)에 의해 표시되는 제1신호전달 로드에서 혹은 이산 논리레벨이 상이한, 제2세트의 전압레벨(0V-3V)에 의해 표시되는 제2신호전달 모드에서 동작할 수 있고, 신호 버스(101)의 신호전달 모드에 따라 제1 혹은 제2세트의 전압레벨중 하나의 최대 레벨(V3/5)을 설정하는 버스 그라운드 라인(119) 및 버스 파워 라인(116)을 구비한 신호 버스(101)와 인터페이스하는 방법으로, 상기 방법은, 제1 및 제2세트의 전압 레벨의 가능한 최대 레벨사이의 값인 중간 검사 레벨(V4)을 발생시키는 단계와, 버스 파워 라인(116)의 전압레벨(V3/5)을 발생된 중간 검사 레벨(V4)와 비교하여, 신호 버스(101)가 제1 혹은 제2신호전달 모드에서 동작하는 지를 결정하는 단계로 이루어지는 것을 특징으로 하는 인터페이싱 방법.
  3. 이산 논리레벨이 제1세트의 전압레벨(0V-5V)로 표시되어지는 제1신호전달 모드에서 혹은 이산 논리레벨이 상이한 제2세트의 전압레벨(0V-3V)로 표시되어지는 제2신호전달 모드에서 동작할 수 있는, 신호 버스(101)의 신호전달 모드에 따라 제1 혹은 제2세트의 전압레벨 중 하나의 설정된 최대 레벨(V3/6)을 가로지르는 버스 그라운드 라인(119) 및 버스 파워 라인(116)을 구비하는 신호 버스(101)와 인터페이싱하는 자동-감지집적회로로서, 상기 자동-감지 집적회로는, 전압레벨의 제1 및 제2세트의 가능한 최대 레벨사이에 있는 값인 중간 검사 레벨(V4)을 발생시키는 중간 레벨 발생 수단(124)과, 버스 파워 라인(116)의 전압레벨(V3/5)을 중간 검사 레벨(V4)과 비교하여 신호 버스(101)가 제1 혹은 제2신호전달 모드에서 동작하는 지를 표시가능한 모드표시신호(123)를 출력하는, 버스 파워 라인(116) 및 중간 레벨 발생수단(124)에 기능적으로 접속된 입력을 구비하는 비교수단(126)과, 모드표시신호(123)에 응답하고 신호 버스(101)에 기능적으로 접속되어, 모드표시신호(123)에 의해 표시되는 모드에 따라 제1 혹은 제2신호전달 모드(V5-혹은-V3)중 하나로 스위칭하는 하나 혹은 그 이상의 구성가능한 I/O 셀(221)로 구성되는 것을 특징으로 하는 자동-감지 집적 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950000926A 1994-01-24 1995-01-20 5볼트 및 3.3볼트 동작의 자동 감지와 설정 장치 및 방법 KR950033775A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US8/185,137 1994-01-24
US08/185,137 US5534801A (en) 1994-01-24 1994-01-24 Apparatus and method for automatic sense and establishment of 5V and 3.3V operation

Publications (1)

Publication Number Publication Date
KR950033775A true KR950033775A (ko) 1995-12-26

Family

ID=22679759

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950000926A KR950033775A (ko) 1994-01-24 1995-01-20 5볼트 및 3.3볼트 동작의 자동 감지와 설정 장치 및 방법

Country Status (6)

Country Link
US (1) US5534801A (ko)
EP (1) EP0664515B1 (ko)
JP (1) JP4169806B2 (ko)
KR (1) KR950033775A (ko)
AT (1) ATE202863T1 (ko)
DE (1) DE69521535T2 (ko)

Families Citing this family (43)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5870617A (en) * 1994-12-22 1999-02-09 Texas Instruments Incorporated Systems, circuits and methods for mixed voltages and programmable voltage rails on integrated circuits
US5675809A (en) * 1995-02-10 1997-10-07 Ncr Corporation Voltage control circuit for a dual voltage bus computer system
JP3407469B2 (ja) * 1995-04-17 2003-05-19 株式会社日立製作所 情報処置装置
US5818206A (en) * 1995-04-21 1998-10-06 Dell Usa L.P. Method and apparatus for automatically detecting device specifications and providing a corresponding operating voltage
JPH098632A (ja) * 1995-06-23 1997-01-10 Nec Corp 半導体集積回路
KR0157886B1 (ko) * 1995-07-22 1999-03-20 문정환 반도체 메모리의 입력 버퍼 회로
US5689202A (en) * 1995-12-28 1997-11-18 Hewlett-Packard Co. Integrated circuit for automatic determination of PCI signaling environment--either 3.3V or 5V
US6060905A (en) * 1996-02-07 2000-05-09 International Business Machines Corporation Variable voltage, variable impedance CMOS off-chip driver and receiver interface and circuits
DE19629699C1 (de) * 1996-07-24 1998-02-19 Bosch Gmbh Robert Verfahren zur Übertragung von Daten, Schnittstelle zum Aussenden von Daten und Schnittstelle zum Empfang von Daten
JPH1078920A (ja) * 1996-09-03 1998-03-24 Mitsubishi Electric Corp マイクロコンピュータ
US6628552B1 (en) 1997-04-11 2003-09-30 Intel Corporation Self-configuring input buffer on flash memories
US5903500A (en) * 1997-04-11 1999-05-11 Intel Corporation 1.8 volt output buffer on flash memories
US5933026A (en) * 1997-04-11 1999-08-03 Intel Corporation Self-configuring interface architecture on flash memories
US5896338A (en) * 1997-04-11 1999-04-20 Intel Corporation Input/output power supply detection scheme for flash memory
US6539484B1 (en) * 1997-12-18 2003-03-25 Intel Corporation Configurable power distribution circuit
US6028451A (en) * 1997-12-31 2000-02-22 Intel Corporation Method and apparatus for topology dependent slew rate control
US6288592B1 (en) 1998-01-21 2001-09-11 Gennum Corporation Cable driver with controlled linear rise and fall
KR100272671B1 (ko) * 1998-03-09 2000-11-15 윤종용 데이터 트랜시버 및 그것을 갖는 버스 인터페이스
JP3138680B2 (ja) * 1998-03-13 2001-02-26 日本電気アイシーマイコンシステム株式会社 出力バッファ制御回路
CN1252722C (zh) * 1998-06-30 2006-04-19 St微电子公司 用于电可编程存储单元器件的整体集成选择器
TW466395B (en) * 1998-07-16 2001-12-01 Via Tech Inc Signal conversion circuit having dynamically adjusted reference voltage and chipset using the same
US6377666B1 (en) * 1998-10-29 2002-04-23 Legerity Apparatus and method for a PHY transmitter with programmable power mode control in CMOS
US6279114B1 (en) * 1998-11-04 2001-08-21 Sandisk Corporation Voltage negotiation in a single host multiple cards system
US6901457B1 (en) 1998-11-04 2005-05-31 Sandisk Corporation Multiple mode communications system
US6166580A (en) * 1998-12-18 2000-12-26 Vlsi Technology, Inc. CMOS high-to-low voltage buffer
DE29900527U1 (de) * 1999-01-14 1999-04-22 Siemens AG, 80333 München Schalttungsanordnung mit Signalspannungsanpassung
US6126258A (en) * 1999-02-12 2000-10-03 Agilent Technologies System and method for interfacing signals with a processing element
US6606705B1 (en) * 1999-09-15 2003-08-12 Intel Corporation Method and apparatus for configuring an I/O buffer having an initialized default signaling level to operate at a sampled external circuit signaling level
DE19950361B4 (de) * 1999-10-19 2008-03-13 VIA Technologies, Inc., Hsien-Tien Signalumwandlungsvorrichtung mit dynamisch einstellbarer Referenzspannung und Chipsatz, der diese enthält
US6624662B1 (en) 2000-06-30 2003-09-23 Intel Corporation Buffer with compensating drive strength
DE10036863C2 (de) * 2000-07-28 2002-09-19 Texas Instruments Deutschland Treiberschaltung zur Abgabe eines einstellbaren Ausgangssignalstroms
US7256517B2 (en) * 2000-08-23 2007-08-14 Lsi Corporation Interface circuit for providing a computer logic circuit with first and second voltages and an associated method
JP4608063B2 (ja) * 2000-08-28 2011-01-05 ルネサスエレクトロニクス株式会社 出力インターフェース回路
US6479974B2 (en) * 2000-12-28 2002-11-12 International Business Machines Corporation Stacked voltage rails for low-voltage DC distribution
US6952748B1 (en) * 2001-01-02 2005-10-04 Advanced Micro Devices, Inc. Voltage request arbiter
TWI221557B (en) * 2001-12-28 2004-10-01 Via Tech Inc Method for determining an operating voltage of a floating point error detection
US6894537B1 (en) * 2002-12-18 2005-05-17 National Semiconductor Corporation Apparatus and method for level shifting in power-on reset circuitry in dual power supply domains
KR101051794B1 (ko) * 2004-09-08 2011-07-25 매그나칩 반도체 유한회사 멀티 레벨 입/출력 회로, 중간전위 발생 회로 및 전위비교 회로
US10489333B2 (en) * 2012-02-21 2019-11-26 Zebra Technologies Corporation Electrically configurable option board interface
US9312694B2 (en) * 2012-07-03 2016-04-12 Oracle International Corporation Autonomous power system with variable sources and loads and associated methods
CN103869885A (zh) * 2012-12-18 2014-06-18 鸿富锦精密工业(深圳)有限公司 扩展卡及支持所述扩展卡的主板
US9561646B2 (en) 2015-03-27 2017-02-07 Zih Corp. High speed adaptive thermal printhead interface
US9767870B1 (en) * 2016-08-16 2017-09-19 Arm Limited Voltage aware circuitry

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4473759A (en) * 1982-04-22 1984-09-25 Motorola, Inc. Power sensing circuit and method
JPH04172588A (ja) * 1990-11-06 1992-06-19 Mitsubishi Electric Corp Icカード
US5187396A (en) * 1991-05-22 1993-02-16 Benchmarq Microelectronics, Inc. Differential comparator powered from signal input terminals for use in power switching applications
JP2761687B2 (ja) * 1991-12-19 1998-06-04 三菱電機株式会社 電圧レベル検出回路
US5343086A (en) * 1992-11-06 1994-08-30 Intel Corporation Automatic voltage detector control circuitry
JPH06149395A (ja) * 1992-11-12 1994-05-27 Nec Corp 半導体装置

Also Published As

Publication number Publication date
EP0664515A1 (en) 1995-07-26
DE69521535T2 (de) 2002-05-16
US5534801A (en) 1996-07-09
ATE202863T1 (de) 2001-07-15
JPH07287629A (ja) 1995-10-31
DE69521535D1 (de) 2001-08-09
EP0664515B1 (en) 2001-07-04
JP4169806B2 (ja) 2008-10-22

Similar Documents

Publication Publication Date Title
KR950033775A (ko) 5볼트 및 3.3볼트 동작의 자동 감지와 설정 장치 및 방법
KR920005170A (ko) 전력 상승동안 금지된 테스트 모드의 진입을 가지는 반도체 메모리
KR920005172A (ko) 테스트 모드 진입을 위한 클럭된 호출 코드를 가지는 반도체 메모리
US4980791A (en) Universal power supply monitor circuit
US4791312A (en) Programmable level shifting interface device
US6191505B1 (en) On/off control device for power source unit
EP0547888A3 (ko)
US6693458B1 (en) Apparatus for an optimized high speed comparator
US5371498A (en) Circuit for recognizing key inputs
KR970049294A (ko) 중앙 처리 장치의 타입에 맞는 전압을 자동으로 공급하는 전원 공급 장치 및 그 방법
DE69522663D1 (de) Bypass-regelung für abtastprüfung mit selbsttätiger rückstellung
KR970705271A (ko) 차동 버스를 통한 데이타 전송을 위한 시스템(System for the fail-safe transmission of data via a differential bus)
KR920704487A (ko) 통신 선로 검사 시스템
KR900013609A (ko) 집적 회로용 이벤트 제한 검사 구조물
KR960026651A (ko) 퓨징 시스템
US5675525A (en) Apparatus for preventing latch up of two systems which are connected electrically to each other and which have a respective independent power supply
SU900260A2 (ru) Устройство дл контрол цифровых схем
KR0129710Y1 (ko) 컴퓨터 내부의 각각의 로드에 제공되는 전원을 체크하는 장치
KR930003179Y1 (ko) 직류출력 테스트 회로
US7017092B2 (en) On-chip design for monitor
KR100590928B1 (ko) 전압강하 방지용 회로
KR940020219A (ko) 타이밍 검증 회로
KR940004424Y1 (ko) 알람단말과 중앙제어반 간의 인터페이스회로
KR950007295A (ko) 디지탈 로직 회로의 레벨 변환회로
KR940006067Y1 (ko) 입력 직류레벨 측정회로

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid