KR950003476B1 - 광수신회로 - Google Patents

광수신회로 Download PDF

Info

Publication number
KR950003476B1
KR950003476B1 KR1019910011161A KR910011161A KR950003476B1 KR 950003476 B1 KR950003476 B1 KR 950003476B1 KR 1019910011161 A KR1019910011161 A KR 1019910011161A KR 910011161 A KR910011161 A KR 910011161A KR 950003476 B1 KR950003476 B1 KR 950003476B1
Authority
KR
South Korea
Prior art keywords
signal
normal
reverse phase
voltage
peak value
Prior art date
Application number
KR1019910011161A
Other languages
English (en)
Other versions
KR920003690A (ko
Inventor
시게유키 사쿠라
Original Assignee
가부시키가이샤 도시바
아오이 죠이치
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가부시키가이샤 도시바, 아오이 죠이치 filed Critical 가부시키가이샤 도시바
Publication of KR920003690A publication Critical patent/KR920003690A/ko
Application granted granted Critical
Publication of KR950003476B1 publication Critical patent/KR950003476B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/02Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation
    • H03F1/0205Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers
    • H03F1/0211Modifications of amplifiers to raise the efficiency, e.g. gliding Class A stages, use of an auxiliary oscillation in transistor amplifiers with control of the supply voltage or current
    • H03F1/0216Continuous control
    • H03F1/0222Continuous control by using a signal derived from the input signal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • H03F3/08Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light
    • H03F3/087Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only controlled by light with IC amplifier blocks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B10/00Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
    • H04B10/60Receivers
    • H04B10/66Non-coherent receivers, e.g. using direct detection
    • H04B10/69Electrical arrangements in the receiver
    • H04B10/695Arrangements for optimizing the decision element in the receiver, e.g. by using automatic threshold control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/062Setting decision thresholds using feedforward techniques only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/06Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
    • H04L25/061Dc level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of dc offset
    • H04L25/065Binary decisions

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Optical Communication System (AREA)
  • Amplifiers (AREA)
  • Manipulation Of Pulses (AREA)
  • Dc Digital Transmission (AREA)

Abstract

내용 없음.

Description

광수신회로
제 1 도는 본 발명의 1실시예에 따른 광수신회로의 구성을 나타낸 회로도.
제 2 도는 제 1 도의 실시예에 따른 광수신회로의 동작을 나타낸 파형도.
제 3 도는 본 발명의 제 2 실시예에 따른 광수신회로의 구성을 나타낸 회로도.
제 4(a)도 내지 제 4(d)도는 제 2 실시예에 따른 광수신회로의 동작을 나타낸 파형도.
제 5 도는 종래의 광수신회로의 구성을 나타낸 회로도이다.
* 도면의 주요부분에 대한 부호의 설명
10 : 포토다이오드 12 : 증폭기
18 : 피크치 검출회로 28 : 전압-전류 변환회로
34 : 비교기
[산업상의 이용분야]
본 발명은 광수신회로에 관한 것으로, 특히 광신호를 전기적 신호로 변환해서 출력하는 광수신회로에 관한 것이다.
[종래의 기술 및 그 문제점]
종래, 이러한 종류의 광수신회로는 예컨대 일본국 특허공보 소63-25738호 「광수신기」에 나타낸 바와 같은 구성을 취하고 있다.
즉, 제 5 도에 나타낸 바와 같이, 포토다이오드(100)가 증폭기(102)의 입력단(104)에 접속되고, 증폭기(102)의 출력단(106)은 비교기(108)의 정(正)의 입력단(110)에 접속되어 있다. 또, 기준전위 발생회로(112)가 설치되어 있는데, 그 출력단(114)은 저항(R100)을 매개로 피크치 검출회로(116)의 부(負)의 입력단(118)에 접속됨과 더불어 저항(R102 및 R104)을 매개로 증폭기(102)의 출력단(106)에 접속되어 있다. 저항(R102, R104)간에 존재하는 노드(W)는 피크치 검출회로(116)의 정의 입력단(120)에 접속되어 있다. 피크치 검출회로(116)의 출력단(122)은 다이오드(D100)을 매개로 노드(X)에 접속되고, 여기서 정전류원(I100)을 접속하며, 더욱이 노드(Y)에서 콘덴서(C100)을 접속하여 비교기(108)의 부의 입력단(124)에 접속된다. 비교기(108)의 출력단(126)은 수신기의 출력단(128)에 접속되어 있다.
이와 같은 회로를 구성함으로써, 포토다이오드(100)에 공급되는 광신호(E)가 변화해도 임계치를 항상 최적레벨로 자동적으로 설정할 수 있게 된다.
그런데, 일본국 특허출원 평1-180717호 「광(廣)다이나믹 광수신회로」, 특허출원 평1-311334호 「광수신회로」에 있는 바와 같이, 포토다이오드(100)가 접속되는 증폭기(102)로서 정상(正相), 역상(逆相)의 차동출력을 갖는 증폭기를 사용하는 것도 제안되어 있다. 차동출력의 증폭기를 사용하면, 광신호(E)의 증폭을 유효하게 활용할 수 있어서 광대역, 광다이나믹한 증폭기로 할 수 있다.
그렇지만, 이러한 증폭기는 차동출력을 갖기 때문에, 전자와 같이 임계치를 항상 최적레벨로 설정할 수 있는 회로에 설치해도, 정상 혹은 역상의 출력중 한쪽밖에 후단의 회로에 접속할 수 없어서 얻어져야 할 이득이 약 1/2로 되어 버리므로, 그 효과를 충분히 발휘할 수 없다.
즉, 전자의 회로는 설치되는 증폭기(102)를 단상(單相)의 출력을 갖는 것으로 전제한 것이므로, 차동출력을 갖는 증폭기에 대응할 수 없는 것이다.
이상과 같이, 일본국 특허공보 소63-25738호 「광수신기」에 있는 바와 같은 광수신기의 회로구성에서는, 차동출력을 갖는 증폭기를 설치하기에 적합하지 않다는 문제점이 있었다.
[발명의 목적]
본 발명은 상기한 문제점을 해결하기 위해 발명된 것으로, 차동출력을 갖는 증폭기를 설치하기에 적합한 광수신회로의 구성을 실현하고, 광대역, 광다이나믹한 증폭기를 구비하고 또한 광신호가 변화해도 임계치를 항상 최적레벨로 자동적으로 설정할 수 있는 광수신회로를 제공함에 그 목적이 있다.
[발명의 구성]
상기 목적을 달성하기 위해 본 발명의 광수신회로는, 광신호가 공급되어 이 광신호에 따른 수신신호를 출력하는 수광소자와, 상기 수신신호가 공급되어 이 수신신호에 따른 정상수신신호 및 역상수신신호를 출력하는 증폭기, 상기 정상수신신호 및 역상수신신호가 공급되고 2신호중 적어도 한쪽의 신호성분의 피크치를 검출하여 이 피크치에 따른 피크치신호를 출력하는 피크치 검출회로, 상기 피크치신호가 공급되어 이 피크치 신호에 따른 정상피크치 신호전류 및 역상피크치 신호전류를 출력하는 전압-전류 변환회로, 상기 정상수신신호로부터 제 1 저항을 매개로 상기 정상피크치 신호전류에 대응하는 신호성분을 공제하여 얻어지는 정상신호 및 상기 역상수신신호부터 제 2 저항을 매개로 상기 역상피크치 신호전류에 대응하는 신호성분을 공제하여 얻어지는 역상신호가 공급되고 2신호를 비교해서 대소관계에 따른 출력신호를 출력하는 비교기로 구성되어 있다.
[작용]
상기와 같이 구성된 광수신회로에 의하면, 광신호를 받아 그 광신호에 따른 수신신호를 출력하는 수광소자와, 그 수신신에 따른 정상수신신호 및 역상수신신호를 출력하는 증폭기를 구비하고 있다. 그 정상수신신호 및 역상수신신호의 신호성분의 피크치를 피크치 검출회로로 검출하고, 피크치 검출회로는 그 피크치에 따른 피크치신호를 출력한다. 그리고, 피크치신호에 따른 정상피크치 신호전류를 및 역상피크치 신호전류를 출력하는 전압-전류 변환회로를 구비하고 있다. 그리고, 정상 피크치 신호전류 및 역상피크치 신호전류에 대응하는 신호성분을 상기 정상수신신호 및 역상수신신호로부터 공제하여 정상신호 및 역상신호를 얻는다.
이때, 정상신호 및 역상신호는 상기 광신호의 변동, 즉 신호진폭분의 전압을 발생시키도록 서로 레벨쉬프트된다. 비교기는, 이들 레벨쉬프트된 2신호를 비교하도록 구성되어 있다.
그에 따라, 정상신호와 역상신호는 신호진폭분의 중간의 위치에서 비교기에 의해 비교되고, 비교기로부터는 예컨대 2신호의 대소관계에 따른 출력신호가 출력된다.
[실시예]
이하, 도면을 참조해서 본 발명을 실시예에 의거 설명된다.
제 1 도는 본 발명의 제 1 실시예에 따른 광수신회로의 구성을 나타낸 회로도이고, 제 2 도는 제 1 실시예에 따른 광수신회로의 동작을 나타낸 파형도이다.
동도면에 나타낸 바와 같이, 포토다이오드(10)의 애노드는 Vcc에 접속되고, 캐소드는 증폭기(12)의 입력단(14)에 접속되어 있다. 증폭기(12)는 그 정상출력단(16)을 노드(A)를 매개로 피크치 검출회로(18)의 정상입력단(20)에 접속하고, 역상출력단(22)을 노드(B)를 매개로 피크치 검출회로(18)의 역상입력단(24)에 접속하고 있다. 피크치 검출회로(18)는 그 출력단(26)을 전압-전류 변환회로(28)의 입력단(30)에 접속하고 있다. 전압-전류 변환회로(28)는 그 정상출력단(32)을 노드(C)를 매개로 비교기(34)의 정상입력단(36)에 접속하고, 역상출력단(38)을 노드(D)를 매개로 비교기(34)의 역상입력단(40)에 접속하고 있다. 또, 노드(C)는 저항(R10)을 매개로 노드(A)에 접속되고, 노드(D)는 저항(R12)을 매개로 노드(B)에 접속되어 있다. 비교기(34)의 출력단(42)은 광수신회로의 출력단(44)에 접속되어 있다.
다음으로, 상기 구성의 광수신회로의 동작에 대해 계산식과 더불어 설명한다.
우선, 광신호(E)의 공급을 받으면, 포토다이오드(10)는 수신신호(IIN)를 출력한다. 수신신호(IIN)의 공급을 받는 증폭기(12)는 수신신호(IIN)에 따른 정상수신신호(VO+VP및 역상수신신호(VO-VP)를 각각 출력한다. 또, VO+VP는 정상수신신호의 전압치를 VO-VP는 역상수신신호의 전압치도 동시에 나타낸다. VO는 직류전압 성분, VP는 신호전압성분(신호진폭)이다.
단, 본 명세서내에서 각종의 신호를 나타내는 참조부호는 그 전압치 혹은 그 전류치와 대응시켜 붙인 것이다.
정상수신신호(VO+VP) 및 역상수신신호(VO-VP)의 공급을 받은 피크치 검출회로(18)는 양신호의 전압의 피크치를 검출해서 피크치신호(Vi)를 출력한다. 양전압의 피크는 신호진폭의 전압(VP; 절대치)의 예컨대 2배인 바, 피크치 검출회로(18)의 출력단(26)으로부터 출력되는 피크치신호의 전압(Vi)은
Vi)=2|VP| …………………………………………………………………………(1)로 된다.
피크치신호(Vi)의 공급을 받는 전압-전류 변환회로(28)는 피크치신호(Vi)의 전압(Vi)에 따른 정상피크치신호(I+) 및 역상피크치신호(I-)를 출력한다.
여기서, 전압-전류 변환회로(28)의 상호컨덕턴스를 gm이라 가정하면, 이 경우 전압-전류 변환회로(28)의 정상출력단(32)으로부터 출력되는 정상피크치 신호전류(I_)는
I+=IO+gm·Vi
=IO+2·gm·|VP| ………………………………………………………………(2)로서 출력된다.
한편, 역상출력단(38)으로부터 출력되는 역상피크치 신호전류(I-)는
I-=IO+gm·Vi
=IO+2·gm·|VP| ………………………………………………………………(3)으로서 출력된다.
단, IO는 피크치신호(Vi)가 공급되기 전에 전압-전류 변환회로(28)에 흐르고 있는 초기전류성분이다.
그 결과, 비교기(34)의 정상입력단(36)에 입력되는 정상신호의 전압(V+)은 저항(R10 및 R12)을 각각 R로 가정한 경우,
V-=VO+VP-R·I+
=VO-R·IO-2gmR|VP|+VP……………………………………………………(4)로 된다.
또, 역상입력단(40)에 입력되는 역상신호의 전압(V-)은
V-=VO-VP-R·I-
=VO-R·IO-2gmR|VP|-VP…………………………………………………(5)로 된다.
여기서, gmR을 (1/4)로 되도록 gm과 R의 값을 가정하면, (4) 및 (5)식은 각각
V-=VO-R·IO-(1/2)|VP|+VP…………………………………………………(6)
V-=VO-R·IO+(1/2)|VP|-VP…………………………………………………(7)로 변형된다.
(6) 및 (7)식에서 각각의 우변의 제 1 항, 제 2 항은 직류전압성분으로 같다. 제 3 항은 신호진폭의 전압(VP)에 따라 변화하는 직류전압성분이고, 제 4 항은 신호진폭 그 자체의 전압이다.
따라서, 제 2 도의 파형도에 나타낸 바와 같이, 증폭기(12)로부터 출력되는 정상수신신호의 전압(VO+VP) 및 역상수신신호의 전압(VO-VP)은 비교기(34)의 정상입력단(36) 및 역상입력단(40)에 있어서, 각각 전압(V-)을 갖는 정상신호 및 전압(V-)을 갖는 역상신호로서 신호진폭(VP)분의 전압을 발생시키도록 서로 레벨쉬프트된다.
그에 따라, 제 1 실시예에 따른 회로에서는, 신호진폭(VP)의 크기에 관계없이 항상 신호진폭(VP)의 절반의 전위의 위치에서 정상신호(V-)와 역상신호(V-)를 비교기(34)로 비교시킬 수 있고, 예컨대 양신호의 전위의 대소관계가 역전될 때 비교기(34)가 출력신호(VOUR)를 출력하도록 구성할 수 있다.
다음으로, 제 2 실시예에 따른 광수신회로에 대해 설명한다.
제 3 도는 본 발명의 제 2 실시예에 따른 광수신회로의 구성을 나타낸 회로도이고, 제 4(a) 도 내지 제 4(d) 도는 제 2 실시예에 따른 광수신회로의 동작을 나타낸 파형도이다. 단, 이들 도면에서 있어서, 제 1 도 및 제 2 도와 동일한 부분에 대해서는 같은 참조부호를 붙이고, 다른 부분에 대해서만 설명한다.
제 3 도에 나타낸 바와 같이, 제 2 실시예에 따른 회로는 증폭기(12)는 정상출력단자(16)을 노드(F)에서 분기하고, 저항(R14)을 매개로 노드(G)에 접속한다. 마찬가지로, 역상출력단(22)을 노드(H)에서 분기하고, 저항(R16)을 매개로 노드(G)에 접속한다. 그리고, 예컨대 저항(R14, R16)을 서로 같은 저항치를 갖도록 설정하고, 노드(G)를 정상출력단(16)과 역상출력단(22)간의 전압의 약 (1/2)의 전위로 되도록 설정한다. 노드(G)는 노드(J)를 매개로 전압-전류 변환회로(28)의 역상입력단(31)에 접속된다. 또, 노드(J)는 저항(R18)을 매개로 노드(K)에 접속되고, 이 노드(K)를 매개로 피크치 검출회로(18)의 역상입력단(24)에 접속된다. 피크치검출회로(18)의 정상입력단(20)은 증폭기(12)의 정상출력단(16)에 노드(A)를 매개로 접속된다. 피크치 검출회로(18)의 출력단(26)은 노드(L)를 매개로 전압-전류 변환회로(28)의 정상입력단(30)에 접속된다. 노드(L)에는 정전류원(I10)이 접속되고, 이 정전류원(I10)은 노드(K)에 접속되며, 노드(K)에는 또 콘덴서(C10)가 접속된다.
다음으로, 상기와 같이 구성된 광수신회로의 동작을 계산식과 더불어 설명한다.
단, 정전류원(I10)의 전류치를 Ig로 가정한다. 또, 저항(R14 및 R16)의 저항치를 각각 R1, 저항(R18)의 저항치를 Rg로 가정하고, 이들 저항치의 관계를
1/2(R1)〉Rg
로 되도록 설계하는 것으로 한다.
또, 저항(R10 및 R12)의 저항치를 각각 R, 전압-전류 변환회로(28)의 상호컨덕턴스를 gm을 가정하고, 이들의 관계를
R·gm=1/2
로 되도록 설계하는 것으로 한다.
①광신호(E)가 소신호일 때, 즉
|VP|≤Ig·Rg일 때,
피크치 검출회로(18)가 동작하지 않기 때문에, 전압-전류 변환회로(28)의 입력 전압(Vi)은
Vi=Ig·Rg(일정) …………………………………………………………………(8)으로 된다.
전압-전류 변환회로(28)의 출력전류(I+및 I-)는
I+=IO+gm·Vi
=IO+gm·Rg·Ig(일정) …………………………………………………………(9)
I-=IO-gm·Vi
=IO-gm·Rg·Ig(일정) ………………………………………………………(10)으로 된다.
따라서, 비교기(34)로의 입력전압(V+및 V-)은
V+=VO+VP-I+·R
=VO-IO·R-(1/2)Ig·Rg+VP………………………………………………(11)
V-=VO-VP-I-·R
=VO-IO·R+(1/2)Ig·Rg-VP………………………………………………(12)로 된다.
(11) 및 (12)식에서 각각의 우변의 제 1 항, 제 2 항은 직류전압성분이다. 제 3 항도 직류전압성분이지만, V+, V-로 서로 극성이 반대이다. 그에 따라, 소신호시 및 무신호시의 가드전압(guard 電壓)의 역활을 하게 된다.
②광신호(E)가 대신호일 때, 즉
|VP|〉Ig·Rg일 때, 피크치 검출회로(18)가 동작하기 시작하여 전압-전류 변환회로(28)의 입력전압(Vi)은
Vi=|VP| …………………………………………………………………………(13)로 된다.
소신호일 때와, 같은 계산에 의해 비교기(34)로의 입력전압V-및 V-)은
V-=VO-IO·R-(1/2)|VP|+VP………………………………………………(14)
V-=VO-IO·R+(1/2)|VP|-VP………………………………………………(15)로 된다.
(14) 및 (15)식에서 알 수 있는 바와 같이, 신호진폭(VP)의 크기에 관계없이 제 1 실시예와 마찬가지로 항상 신호진폭(VP)의 절반의 전위, 즉 VO-IR의 위치에서 정산신호(V+)와 역상신호(V-)를 비교시킬 수 있고, 예컨대 비교기(34)는 양신호의 전위의 대소관계가 역전될 때 출력신호(VOUR)를 출력하도록 구성할 수 잇다.
제 4(a) 도 내지 제 4(d) 도에 제 2 실시예에 따른 광수신회로의 동작을 나타낸 파형도를 나타내었다.
즉, 제 4(a) 도는 |VP|=0, 즉 무신호시의 파형을 나타내고 있다.
제 4(b) 도는 |VP|〈Ig·Rg인 신호시의 파형을 나타내고 있다.
제 4(c) 도는 |VP=Ig·Rg인 신호시의 파형을 나타내고 있다.
제 4(d) 도는 |VP|〉Ig·Rg인 신호시의 파형을 나타내고 있다.
한편, 본원 청구번위의 각 구성요건에 병기한 도면참조부호는 본원 발명의 이해를 용이하게 하기 위한 것으로, 본원 발명의 기술적 범위를 도면에 도시된 실시예에 한정한 의도로 병기한 것은 아니다.
[발명의 효과]
이상에서 설명한 바와 같이 본 발명에 의하면, 차동출력을 갖는 증폭기를 설치하기에 적합한 광수신회로의 구성이 실현되고, 광대역, 광다이나믹한 증폭기를 구비하고 또한 광신호가 변화해도 임계치를 항상 최적 레벨로 자동적으로 설정할 수 있는 광수신회로를 제공할 수 있다.

Claims (1)

  1. 입력으로서 광신호가 공급되어 이 광신호에 따른 수신신호를 발생하는 수광소자(10)와, 상기 수신신호가 공급되는 입력단자, 상기 수신신호에 따른 정상수신신호를 출력하는 정상신호 출력단자 및 역상수신신호를 출력하는 역상신호 출력단자를 갖춘 증폭기(12), 상기 증폭기(12)로 부터 상기 정상수신신호의 공급을 받는 정상신호 입력단자, 상기 증폭기(12)로 부터 역상수신신호의 공급을 받는 역상신호 입력단자 및 상기 정·역 양수신신호중 적어도 한쪽의 신호성분의 피크치에 따른 피크신호(Vi)를 출력하는 출력단자를 갖춘 피크치 검출회로(18), 상기 피크치 검출회로(18)로 부터 상기 피크치신호(Vi)가 공급되는 입력단자, 상기 피크치신호(Vi)에 따른 정상피크치 신호전류를 출력하는 정상신호 출력단자 및 역상피크치 신호전류를 출력하는 역상신호 출력단자를 갖춘 전압-전류 변환회로(28), 상기 피크치 검출회로(18)의 정상신호 입력단자와 상기 전압-전류 변환회로(28)의 정상신호 출력단자와의 사이에 삽입된 제 1 저항(R10), 상기 피크치 검출회로(18)의 역상신호 입력단자와 상기 전압-전류 변환회로(28)의 역상신호 출력단자와의 사이에 삽입된 제 2 저항(R12) 및, 상기 전압-전류 변환회로(28)의 정상신호 출력단자에 접속된 정상신호 입력단자, 상기 전압-전류 변환회로(28)의 역상신호 출력단자에 접속된 역상신호 입력단자 및 그 정·역 양신호입력단자에 입력되는 신호의 대소관계에 따른 출력신호를 출력하는 비교기(34)를 구비하여 구성된 것을 특징으로 하는 광수신회로.
KR1019910011161A 1990-07-03 1991-07-02 광수신회로 KR950003476B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2174510A JPH0821906B2 (ja) 1990-07-03 1990-07-03 光受信回路
JP02-174510 1990-07-03
JP90-174510 1990-07-03

Publications (2)

Publication Number Publication Date
KR920003690A KR920003690A (ko) 1992-02-29
KR950003476B1 true KR950003476B1 (ko) 1995-04-13

Family

ID=15979771

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910011161A KR950003476B1 (ko) 1990-07-03 1991-07-02 광수신회로

Country Status (6)

Country Link
US (1) US5247211A (ko)
EP (1) EP0489927B1 (ko)
JP (1) JPH0821906B2 (ko)
KR (1) KR950003476B1 (ko)
DE (1) DE69117150T2 (ko)
WO (1) WO1992001348A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100601828B1 (ko) * 2004-09-01 2006-07-19 (주)케이비씨 적응형 광수신기 및 적응형 광신호 수신 방법

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3115739B2 (ja) * 1993-01-27 2000-12-11 シャープ株式会社 パルス光受信回路
JP2656734B2 (ja) * 1994-09-12 1997-09-24 宮城日本電気株式会社 光受信回路
US5491434A (en) * 1994-12-05 1996-02-13 Motorola, Inc. Circuit and method of differential amplitude detection
US5508645A (en) * 1995-03-28 1996-04-16 International Business Machines Corporation Circuit for raising a minimum threshold of a signal detector
JP3357772B2 (ja) * 1995-03-31 2002-12-16 株式会社東芝 受信回路、光受信回路、光受信モジュール及び光配線モジュールセット
US5703504A (en) * 1995-12-26 1997-12-30 Motorola Feedforward adaptive threshold processing method
DE69721610T2 (de) * 1996-02-23 2004-03-25 Matsushita Electric Industrial Co., Ltd., Kadoma Burstsignal-Verstärker und optische Empfangsschaltungsanordnung
JPH1084231A (ja) * 1996-05-24 1998-03-31 Toshiba Corp デジタル信号受信回路
JP3350376B2 (ja) * 1996-11-25 2002-11-25 シャープ株式会社 波形整形回路およびそれを用いる赤外線データ通信装置
JP3931025B2 (ja) * 2000-09-08 2007-06-13 三菱電機株式会社 自己バイアス調整回路
KR100479851B1 (ko) * 2002-01-31 2005-03-30 주식회사 아이텍 테크널러지 광모듈의 능동정렬방법 및 그 장치
JP3665635B2 (ja) * 2002-11-27 2005-06-29 株式会社東芝 光信号受信回路、及び、光信号受信半導体装置
JP4568205B2 (ja) * 2005-10-14 2010-10-27 株式会社東芝 受信装置
JP4246222B2 (ja) * 2006-07-18 2009-04-02 シャープ株式会社 キャリア検出回路、それを備えた赤外線信号処理回路、ならびにキャリア検出回路の制御方法
JP4283301B2 (ja) * 2006-11-15 2009-06-24 シャープ株式会社 バンドパスフィルタ回路、バンドエリミネートフィルタ回路、並びに赤外線信号処理回路
JP4290721B2 (ja) * 2006-11-15 2009-07-08 シャープ株式会社 バンドパスフィルタ回路、並びに赤外線信号処理回路
JP4473885B2 (ja) * 2007-03-20 2010-06-02 株式会社東芝 光受信回路

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4000397A (en) * 1975-03-21 1976-12-28 Spectra-Physics, Inc. Signal processor method and apparatus
US4241455A (en) * 1977-12-29 1980-12-23 Sperry Corporation Data receiving and processing circuit
JPS58169751U (ja) * 1982-04-30 1983-11-12 松下電工株式会社 光受信回路
CA1241707A (en) * 1985-02-13 1988-09-06 John G. Hogeboom Digital line receiver
JP2818205B2 (ja) * 1989-07-13 1998-10-30 株式会社東芝 広ダイナミック光受信回路
JPH0654852B2 (ja) * 1989-11-30 1994-07-20 株式会社東芝 光受信回路
US5030925A (en) * 1990-03-15 1991-07-09 Triquint Semiconductor, Inc. Transimpedance amplifier
JPH06325738A (ja) * 1993-05-18 1994-11-25 Matsushita Electron Corp 白熱電球

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100601828B1 (ko) * 2004-09-01 2006-07-19 (주)케이비씨 적응형 광수신기 및 적응형 광신호 수신 방법

Also Published As

Publication number Publication date
JPH0465933A (ja) 1992-03-02
DE69117150D1 (de) 1996-03-28
US5247211A (en) 1993-09-21
EP0489927A1 (en) 1992-06-17
EP0489927A4 (en) 1992-12-02
DE69117150T2 (de) 1996-07-25
WO1992001348A1 (en) 1992-01-23
KR920003690A (ko) 1992-02-29
JPH0821906B2 (ja) 1996-03-04
EP0489927B1 (en) 1996-02-14

Similar Documents

Publication Publication Date Title
KR950003476B1 (ko) 광수신회로
US6275541B1 (en) Digital receiver circuit
EP1746725B1 (en) Signal amplifying circuit
JPS62145938A (ja) 受光器
JPS6012826B2 (ja) 受信回路
AU635101B2 (en) A circuit for measuring the level of an electrical signal and including offset correction means, and application thereof to amplifiers having automatic gain control
US5329173A (en) Signal detecting circuit apparatus
US5498993A (en) Pulse light-receiving circuit with means to minimize power source noise
AU646921B2 (en) Semiconductor laser device driving circuit
JPH03181868A (ja) ピーク検出器
KR0155616B1 (ko) 영상 신호 클램프 회로
JP3270221B2 (ja) 光信号受信回路
US4318050A (en) AM Detecting circuit
JPS6276329A (ja) 光受信回路
JP2963934B2 (ja) 受光増幅回路
JPS62285534A (ja) 光デイジタル受信回路
JP3284255B2 (ja) 光パルス受信回路
JPH066308A (ja) 光受信用agc回路
KR100221655B1 (ko) 광신호 검출 방법 및 검출기
JPH10209825A (ja) しきい値制御回路
KR0120585B1 (ko) 스탠더드/롱 플레이(sp/lp) 판별회로
JPS62266470A (ja) ピ−ク値検出回路
JPS6234283B2 (ko)
JPH0449739A (ja) 光受信装置
JPS63228924A (ja) 瞬時電圧低下補償装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110318

Year of fee payment: 17

EXPY Expiration of term