KR940007651A - 가변지연회로 및 그것을 이용한 클럭신호 공급유니트 - Google Patents

가변지연회로 및 그것을 이용한 클럭신호 공급유니트 Download PDF

Info

Publication number
KR940007651A
KR940007651A KR1019930018150A KR930018150A KR940007651A KR 940007651 A KR940007651 A KR 940007651A KR 1019930018150 A KR1019930018150 A KR 1019930018150A KR 930018150 A KR930018150 A KR 930018150A KR 940007651 A KR940007651 A KR 940007651A
Authority
KR
South Korea
Prior art keywords
signal
clock signal
circuit
delay
variable delay
Prior art date
Application number
KR1019930018150A
Other languages
English (en)
Other versions
KR100290434B1 (ko
Inventor
노보루 마쓰다
카즈미치 야마모토
카즈노리 나카지마
토시히로 오카베
아키라 야마기와
미키오 야마기시
카즈오 코이데
부니치 후지타
세이이치 카와시마
Original Assignee
가나이 쓰토무
가부시키가이샤 히타치세이사쿠쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쓰토무, 가부시키가이샤 히타치세이사쿠쇼 filed Critical 가나이 쓰토무
Publication of KR940007651A publication Critical patent/KR940007651A/ko
Application granted granted Critical
Publication of KR100290434B1 publication Critical patent/KR100290434B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/133Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals using a chain of active delay devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/10Distribution of clock signals, e.g. skew
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/00019Variable delay
    • H03K2005/00058Variable delay controlled by a digital setting
    • H03K2005/00071Variable delay controlled by a digital setting by adding capacitance as a load
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/00078Fixed delay
    • H03K2005/00097Avoiding variations of delay using feedback, e.g. controlled by a PLL
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K2005/00013Delay, i.e. output pulse is delayed after input pulse and pulse length of output pulse is dependent on pulse length of input pulse
    • H03K2005/0015Layout of the delay element
    • H03K2005/00195Layout of the delay element using FET's

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Pulse Circuits (AREA)
  • Dram (AREA)

Abstract

복수의 지연유니트가 서로 연속해서 접속된 지연장치를 가지고, 지연장치의 지연유니트의 일부만이 신호전송로에 접속되어 복수의 지연유니트의 각각에 설치된 제어입력단자에 인가되는 제어신호에 따라서 복수의 지연유니트가 활성 또는 비활성되어서 지연시간이 제어되는 가변지연회로, 제1의 블럭신호와 참조신호들을 발생하는 블럭신호 발생부와 제1클럭신호의 위상과 참조신호의 위상차에 의거해서 제1의 클럭신호의 위상을 조정해서 제2의 클럭신호로 해서 출력하는 위상조정 유니트들을 가지고, 위상조정 유니트는 제1의 클럭신호의 초기조정시에 지연동작이 가능한 제1의 가변지연회로와 제1의 가변지연회로와 직렬로 배치되어 초기 조정후에 지연동작이 가능한 제2의 가변지연회로와, 제1과 제2의 가변지연회로의 지연시간을 제어하는 제어회로들을 가지는 블럭신호 공급장치.

Description

가변지연회로 및 그것을 이용한 클럭신호 공급유니트
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1조는 본 발명에 관한 가변지연회로의 하나의 실시예를 나타내는 회로도,
제2도는 본 발명에 관한 가변지연회로의 또 다른 실시예를 나타내는 회로도,
제3도는 본 발명에 관한 가변지연회로의 다른 일실시예를 나타내는 회로도.

Claims (24)

  1. 신호전송로를 통과하는 신호에 지연을 주는 가변지연회로에 있어서, 복수의 지연유니트가 소로 연속해서 접속되며, 상기 지연유니트의 일부만이 신호전송로에 접속되는 지연수단, 상기 복수의 지연유니트의 각각에 설치된 제어입력단자를 구비하여, 제어입력단자에 인가된 제어신호를 따라서 상기 복수의 지연유니트를 활성화 또는 비활성화함으로서 지연시간을 제어되게 한 가변지연회로.
  2. 제1항에 있어서, 상기 지연수단을 복수의 트랜스퍼게이트의 직렬접속을 구성하는 게이트어레이이고, 상기 지연소자 어레이의 일단은 상기 신호전송로에 접속되고 타단은 다른점에 접속되며, 상기 복수의 트랜스퍼게이트의 각각에 설치된 제어입력단자를 설치하여, 상기 제어입력단자에 인가되는 제어신호에 따라서 상기 복수의 트랜스퍼게이트의 적어도 하나가 개방 또는 폐쇄상태로 되게 한 가변지연회로.
  3. 제2항에 있어서, 상기 신호정송로와 상기 지연소자 어레이의 일단과의 접속점의 전후의 상기 신호전송로에 설치되는 바퍼회로를 더 구비하는 가변지연회로.
  4. 제3항에 있어서, 상기 제어입력단자를 동시에 제어해서 상기 복수의 트랜스퍼게이트를 개방상태 또는 폐쇄상태로 하는 상기 제어신호를 발생하기 위한 제어신호 발생수단을 더 구비하는 가변지연회로.
  5. 제2항에 있어서, 복수의 상기 지연소자 어레이가 상기 신호정송로와 상기 다른점과의 사이에 병렬로 배치되는 가변지연회로.
  6. 제5항에 있어서, 인접하는 상기 지연소자 어레이 사이를 상기 신호전송로로 접속하는 인버터회로를 더 구비하는 가변지연회로.
  7. 제2항에 있어서, 상기 트랜트퍼게이트의 각각은 PMOS 트랜지스터와 NMOS 트랜지터의 조합을 가지고, 상기 PMOS 트랜지스터와 NMOS 트랜지스터는 각각의 드레인단과 소스단에서 접속되어 있고, 상기 제어입력단자는 상기 POMS 트랜지스터의 게이트단과 NMOS 트랜지스터의 게이트단의 한쪽에 상기 제어신호를 인가하고 다른쪽에 상기 제어신호의 극성을 반전해서 인가하기 위한 회로를 가지는 가변지연회로.
  8. 제1항에 있어서, 상기 지연수단은 상기 신호전송로에 접속되고, 소정의 지연시간을 가지는 제1의 채널과, 상기 지연수단에 접속되고 지연시간이 가변인 제2의 채널를 포함하여 상기 제1 및 제2채널 중의 하나가 상기 제어입력단자의 제어신호에 따라서 선택되게 한 가변지연회로.
  9. 제8항에 있어서, 상기 제2의 채널은 각각이 소정의 지연시간을 가지는 복수의 셀렉터회로의 연속접속을 포함하고, 상기 셀렉터회로는 다른 셀렉터회로를 경유한 신호와 다른 셀렉터회로를 경유하지 않는 신호를 받는 2개의 입력단과 상기 2개의 입력단에 입력된 신호중 하나에 선택적으로 출력하는 출력단을 가지는 가변지연회로.
  10. 제8항에 있어서, 상기 제2의 채널은 상기 신호채널에 접속되고 지연시간이 일정한 제3의 채널과, 상기 신호 채널에 접속되고 지연시간이 가변의 제4의 채널과, 상기 제어신호에 따라서 상기 제3과 제4의 채널중 하나를 선택해서 출력하는 셀렉터회로를 더 구비하여 상기 셀렉터회로의 출력이 상기 제2의 채널의 입력단에 접속되게 한 가변지연회로.
  11. 제10항에 있어서, 상기 제2의 채널은 복수의 연단의 직렬접속을 포함하고, 상기 복수의 지연단의 각각은 서로 다른 지연시간을 가지는 복수의 지연로와 상기 지연로의 어느 하나를 선택해서 클럭신호로 출력하는 셀렉터회로를 가지어서 상기 셀렉회로의 출력은 이에 접속된 상기 셀렉터 회로의 입력으로 되게 한 가변지연회로.
  12. 제1의 클럭신호와 참조신호를 발생하기 위한 클럭신호 발생부와, 상기 제1의 클럭신호의 위상과 상기 참조신호의 위상과의 차에 의거해서 상기 제1의 클럭신호의 위상을 조정해서 제2의 클럭신호로서 위상조정신호를 출력하기 위한 위상조정수단을 가지며, 상기 제2의 클럭신호를 회로블럭으로 공급하기 위한 클럭신호 공급장치에 있어서, 상기 위상조정수단은. 상기 제1의 클럭신호의 초기 조정시에 지연시간이 가변가능한 제1의 가변지연회로와, 상기 제1의 가변지연회로와 직렬로 배치되고 상기 초기 조정후에 지연시간이 가변가능한 제2의 가변지연회로와. 상기 제1과 제2의 가변지연회로의 지연시간을 제어하는 제어회로를 구비한 클럭신호 공급장치.
  13. 제12항에 있어서. 상기 제2의 가변지연회로는 복수의 트랜스퍼게이트의 직렬접속을 포함하는 지연소자어레이를 가지고, 상기 지연소자 어레이의 일단은 상기 제1의 클럭신호의 전송로에 접속되며. 타단이 용량소자를 통해서 다른 점에 접속되고, 제어입력단자가 상기 복수의 트랜스퍼게이트의 각각에 설치되고 상기 제어입력단자로 인가되는 제어신호에 따라서 상기 복수의 트랜스퍼게이트 중 적어도 하나가 개방 또는 폐쇄상태로 되게 한 클럭신호 공급장치.
  14. 제13항에 있어서, 상기 제1가변지연회로는 상기 제1의 클럭신호의 전송로에 접속되고 소정의 지연시간을 가지는 제1의 채널과, 상기 전송로에 접속되고 소정의 지연시간이 가변인 제2의 채널을 가지어서 상기 제어입력단자의 제어신호에 따라서 상기 제1과 제2의 채널 중 어느 한쪽이 선택되게 한 클럭신호 공급장치.
  15. 제12항에 있어서. 상기 클럭신호발생부는 상기 초기 조정상태를 나타내는 시퀀스신호를 생성하고, 상기 제어회로는 상기 초기 조정상태를 나타내는 상기 시퀀스 신호에 의거해서 상기 제1 및 제2의 가변지연회로의 어느쪽을 제어하는 가를 결정하게 한 클럭신호 공급장치.
  16. 제12항에 있어서, 상기 제어회로는, 상기 초기 조정시에 상기 제2의 가변지연회로에서 지연시간이 가변범위의 거의 중심이 되도록 상기 제2의 가변지연회로를 제어하게 한 클럭신호 공급장치.
  17. 제12항에 있어서, 상기 클럭신호 발생부는 각각 위상이 다른 복수의 참조신호를 생성하는 수단과 상기 참조신호의 각각을 식별하는 시퀸스신호를 생성하는 수단과 상기 시퀸스 신호에 의거해서 어느 쪽인가의 위상의 참조신호를 선택해서 출력하는 선택수단을 가지며, 상기 위상 조정수단은 상기 제1과 제2의 가변지연호로를 복수개 구비하고, 상기 제어수단은 상기 시퀀스 신호에 의거해서 상기 제1과 제2의 가변지연회로를 제어하여 상기 참조 신호의 각각에 대응하는 위상을 가진 복수의 제2의 클럭신호를 생성하게 한 클럭신호 공급장치.
  18. 제16항에 있어서, 상기 복수의 제2의 가변지연회로는 공통의 제어신호에 의해 제어되게 한 클럭신호 공금장치.
  19. 제12항에 있어서, 상기 참조번호의 주파수가 상기 제1의 클럭신호의 주파수보다도 낮게 한 클럭신호 공급장치.
  20. 제12항에 있어서, 상기 클럭신호 발생부는, 상기 초기조정의 종료후 상기 제1의 클럭신호의 공급을 일시적으로 정지하는 크린스타트회로를 구비하는 클럭신호 공급장치
  21. 제2항에 있어서, 상기 클럭신호 발생부는 상기 제1의 클럭신호로 해서 각각 주파수가 다른 복수의 클럭신호를 생성하고, 상기 회로블럭에 상기 복수의 제1의 클럭신호중 소정의 주파수의 클럭신호를 공급하게 한 클럭신호 공급장치.
  22. 제20항에 있어서, 상기 클럭신호 발생부는 기준으로 되는 주파수의 신호를 발생하는 발진기와, 상기 발진기의 출력을 입력하여 소정의 주파수의 클럭신호를 추력하는 멀티플라이어 회로와, 상기 멀티플라이어 회로의 출력을 받아 위상이 조정된 클럭신호를 출력하는 제2위상 조정수단을 포함하는 클럭신호 공급장치.
  23. 제21항에 있어서, 상기 위상 조정수단은, 상기 멀티플라이어 회로의 출력을 받는 가변지연회로와, 상기 가변지연회로의 출력과 상기 기준신호의 위상들을 비교하는 위상비교회로와, 상기 위상비교회로의 출력에 따라서 상기 가변지연회로를 제어하는 제어회로를 포함하는 클럭신호 공급장치.
  24. 제15항에 있어서, 상기 클럭신호 발생부에의 상기 제11의 클럭신호와 상기 참조신호와의 공급로는 공통의 공급로이고, 상기 시퀀스 신호에 의해 상기 공급로의 신호가 선택되게 한 클럭신호 공급장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930018150A 1992-09-10 1993-09-09 가변지연회로및그것을이용한클럭신호공급유니트 KR100290434B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP92-241723 1992-09-10
JP24172392A JP3550404B2 (ja) 1992-09-10 1992-09-10 可変遅延回路及び可変遅延回路を用いたクロック信号供給装置

Publications (2)

Publication Number Publication Date
KR940007651A true KR940007651A (ko) 1994-04-27
KR100290434B1 KR100290434B1 (ko) 2001-09-17

Family

ID=17078583

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930018150A KR100290434B1 (ko) 1992-09-10 1993-09-09 가변지연회로및그것을이용한클럭신호공급유니트

Country Status (4)

Country Link
US (1) US5497263A (ko)
JP (1) JP3550404B2 (ko)
KR (1) KR100290434B1 (ko)
DE (1) DE4330600A1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100783691B1 (ko) * 2006-05-11 2007-12-07 한국과학기술원 프리엠퍼시스를 가지는 직렬 전송 장치

Families Citing this family (35)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW278280B (ko) * 1993-03-10 1996-06-11 Advanced Micro Devices Inc
JPH07154221A (ja) * 1993-11-25 1995-06-16 Nec Corp 遅延回路
US5548237A (en) * 1995-03-10 1996-08-20 International Business Machines Corporation Process tolerant delay circuit
US5729550A (en) * 1995-03-24 1998-03-17 Hitachi, Ltd. Data transmitter-receiver
JPH0946197A (ja) * 1995-07-28 1997-02-14 Ando Electric Co Ltd 可変遅延回路
US5731725A (en) * 1995-12-15 1998-03-24 Unisys Corporation Precision delay circuit
US5936867A (en) * 1996-03-14 1999-08-10 Intel Corporation Method for locating critical speed paths in integrated circuits
US6071003A (en) * 1996-03-14 2000-06-06 Intel Corporation Method and apparatus for locating critical speed paths in integrated circuits using a clock driver circuit with variable delay
US5727021A (en) * 1996-04-03 1998-03-10 Teradyne, Inc. Apparatus and method for providing a programmable delay with low fixed delay
US5990714A (en) * 1996-12-26 1999-11-23 United Microelectronics Corporation Clock signal generating circuit using variable delay circuit
JP3758285B2 (ja) * 1997-03-17 2006-03-22 ソニー株式会社 遅延回路およびそれを用いた発振回路
US5963074A (en) * 1997-06-18 1999-10-05 Credence Systems Corporation Programmable delay circuit having calibratable delays
JPH1139868A (ja) * 1997-07-18 1999-02-12 Matsushita Electric Ind Co Ltd 半導体集積回路システム、半導体集積回路、及び半導体集積回路システムの駆動方法
JP3560780B2 (ja) 1997-07-29 2004-09-02 富士通株式会社 可変遅延回路及び半導体集積回路装置
GB9722982D0 (en) * 1997-10-31 1998-01-07 Integrated Silicon Systems Lim A commutator circuit
JP3497710B2 (ja) * 1997-11-07 2004-02-16 富士通株式会社 半導体装置
US6029252A (en) * 1998-04-17 2000-02-22 Micron Technology, Inc. Method and apparatus for generating multi-phase clock signals, and circuitry, memory devices, and computer systems using same
JP2001084138A (ja) * 1999-09-13 2001-03-30 Mitsubishi Electric Corp 半導体装置
JP2002084170A (ja) * 2000-09-11 2002-03-22 Mitsubishi Electric Corp 可変遅延回路
JP4037116B2 (ja) * 2002-01-28 2008-01-23 松下電器産業株式会社 遅延調整回路装置、これを用いた半導体集積回路装置および遅延調整方法
JPWO2004102805A1 (ja) * 2003-05-13 2006-07-20 富士通株式会社 遅延回路
KR100543925B1 (ko) * 2003-06-27 2006-01-23 주식회사 하이닉스반도체 지연 고정 루프 및 지연 고정 루프에서의 클럭 지연 고정방법
US7461304B1 (en) 2003-07-07 2008-12-02 Marvell Israel (M.I.S.L.) Ltd. Integrated circuit test using clock signal modification
US7688972B2 (en) * 2004-07-14 2010-03-30 Broadcom Corporation Method and system for implementing FO function in KASUMI algorithm for accelerating cryptography in GSM (global system for mobile communication)GPRS (general packet radio service)edge(enhanced data rate for GSM evolution) compliant handsets
US7627115B2 (en) 2004-08-23 2009-12-01 Broadcom Corporation Method and system for implementing the GEA3 encryption algorithm for GPRS compliant handsets
DE102004057231B4 (de) * 2004-11-26 2006-09-14 Infineon Technologies Ag Verfahren zum Übertragen eines elektrischen Signals und Ausgangstreiberschaltung für ein zu übertragendes elektrisches Signal
US8447902B2 (en) * 2005-08-05 2013-05-21 Integrated Device Technology, Inc. Method and apparatus for predictive switching
JP2011061516A (ja) * 2009-09-10 2011-03-24 Sharp Corp スキュー調整回路およびスキュー調整方法
JP2015146533A (ja) * 2014-02-03 2015-08-13 株式会社半導体理工学研究センター 負荷回路、遅延回路、発振回路及びデジタルアナログ変換回路
US9800132B2 (en) 2015-12-29 2017-10-24 General Electric Company Systems and methods for controlling a plurality of power semiconductor devices
JP2018029256A (ja) * 2016-08-17 2018-02-22 株式会社東芝 遅延回路、発振回路、およびブーストコンバータ
US12041713B2 (en) * 2017-08-23 2024-07-16 Teradyne, Inc. Reducing timing skew in a circuit path
KR20190073796A (ko) * 2017-12-19 2019-06-27 삼성전자주식회사 지연 제어 회로
CN112291120B (zh) * 2020-12-29 2021-06-15 苏州裕太微电子有限公司 一种延时线结构及其时延抖动的校正方法
CN114499147B (zh) * 2022-02-24 2024-08-16 浙江赛思电子科技有限公司 一种延迟电路的校准电路、校准方法、装置以及介质

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4063308A (en) * 1975-06-27 1977-12-13 International Business Machines Corporation Automatic clock tuning and measuring system for LSI computers
US4330750A (en) * 1979-03-13 1982-05-18 International Computers Limited Variable delay circuits
HU190508B (en) * 1983-10-07 1986-09-29 Mta Koezponti Fizikai Kutato Intezete,Hu Circuit arrangement for forming current-to-pulse converter with variable time constant
JPS60219675A (ja) * 1984-04-13 1985-11-02 Sony Corp 時間軸変換回路
JPS63106816A (ja) * 1986-10-24 1988-05-11 Nec Corp クロツク分配回路
US5184027A (en) * 1987-03-20 1993-02-02 Hitachi, Ltd. Clock signal supply system
US4797586A (en) * 1987-11-25 1989-01-10 Tektronix, Inc. Controllable delay circuit
US5043596A (en) * 1988-09-14 1991-08-27 Hitachi, Ltd. Clock signal supplying device having a phase compensation circuit
JP2901657B2 (ja) * 1988-09-14 1999-06-07 株式会社日立製作所 クロック信号供給装置
JPH02254809A (ja) * 1989-03-28 1990-10-15 Mitsubishi Electric Corp 遅延回路
US5258660A (en) * 1990-01-16 1993-11-02 Cray Research, Inc. Skew-compensated clock distribution system
JP3077813B2 (ja) * 1990-05-11 2000-08-21 ソニー株式会社 プログラマブル遅延回路
US5204559A (en) * 1991-01-23 1993-04-20 Vitesse Semiconductor Corporation Method and apparatus for controlling clock skew
JP3225527B2 (ja) * 1991-02-22 2001-11-05 ソニー株式会社 遅延回路
US5287025A (en) * 1991-04-23 1994-02-15 Matsushita Electric Industrial Co., Ltd. Timing control circuit
US5231319A (en) * 1991-08-22 1993-07-27 Ncr Corporation Voltage variable delay circuit
US5283631A (en) * 1991-11-01 1994-02-01 Hewlett-Packard Co. Programmable capacitance delay element having inverters controlled by adjustable voltage to offset temperature and voltage supply variations

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100783691B1 (ko) * 2006-05-11 2007-12-07 한국과학기술원 프리엠퍼시스를 가지는 직렬 전송 장치

Also Published As

Publication number Publication date
JPH0697788A (ja) 1994-04-08
US5497263A (en) 1996-03-05
KR100290434B1 (ko) 2001-09-17
DE4330600A1 (de) 1994-03-17
JP3550404B2 (ja) 2004-08-04

Similar Documents

Publication Publication Date Title
KR940007651A (ko) 가변지연회로 및 그것을 이용한 클럭신호 공급유니트
US5781056A (en) Variable delay circuit
KR0157952B1 (ko) 위상 지연 보정 장치
US5610548A (en) Split drive clock buffer
US5491673A (en) Timing signal generation circuit
JPH10187274A (ja) タイミングスキュー減少回路及びタイミングスキュー減少方法
KR950012313A (ko) 액정 디스플레이에서 선택선 스캐너로 사용되는 시프트 레지스터
KR970700396A (ko) 캐스코드 스위치드 전하 펌프 회로(cascoed switched charge pump circuit)
WO2005048455A1 (en) Delayed locked loop phase blender circuit
KR930002917A (ko) 가변 클럭 분주 회로
US7016452B2 (en) Delay locked loop
KR940002988A (ko) 반도체 집적회로 장치
KR960008858A (ko) 집적 회로 클럭킹 회로 장치
US6621314B2 (en) Delay locked loop
KR900702618A (ko) 다수의 동일전압원을 구비한 동일전압공급 시스템
KR970029796A (ko) 구동시간 마진이 증가된 동기식 반도체 회로
KR100933677B1 (ko) 반도체 소자
KR970051214A (ko) 메모리의 어드레스 천이 검출회로
KR930010664A (ko) 전자장치
KR0144487B1 (ko) 가변형 지연회로
KR970701948A (ko) 신호 수신 및 신호 처리 유니트(signal peceiving and signal processing unit)
KR970071797A (ko) 지연조정이 용이한 반도체 메모리 장치
KR100310880B1 (ko) 동기지연회로
KR970024543A (ko) 매치필터회로
KR930005367A (ko) 잡음제거회로

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100303

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee