KR930014509A - 저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치 - Google Patents

저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치 Download PDF

Info

Publication number
KR930014509A
KR930014509A KR1019910024826A KR910024826A KR930014509A KR 930014509 A KR930014509 A KR 930014509A KR 1019910024826 A KR1019910024826 A KR 1019910024826A KR 910024826 A KR910024826 A KR 910024826A KR 930014509 A KR930014509 A KR 930014509A
Authority
KR
South Korea
Prior art keywords
video signal
crtc
osc
clock
high resolution
Prior art date
Application number
KR1019910024826A
Other languages
English (en)
Other versions
KR940003390B1 (ko
Inventor
현운혁
Original Assignee
정몽헌
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정몽헌, 현대전자산업 주식회사 filed Critical 정몽헌
Priority to KR1019910024826A priority Critical patent/KR940003390B1/ko
Priority to JP4342510A priority patent/JP2970976B2/ja
Priority to US07/995,779 priority patent/US5276514A/en
Publication of KR930014509A publication Critical patent/KR930014509A/ko
Application granted granted Critical
Publication of KR940003390B1 publication Critical patent/KR940003390B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/22Signal processing not specific to the method of recording or reproducing; Circuits therefor for reducing distortions
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0224Details of interlacing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/24Generation of individual character patterns

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Television Signal Processing For Recording (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

내용 없음

Description

저주파수 발진기를 이용한 고해상도 비디오신호 처리장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 종래의 고해상도 비디오 신호 처리장치의 구성도.
제2도는 본 발명에 의한 고해상도 비디오 신호 처리장치의 구성도.
제3도는 제2도의 동작을 나타내는 신호파형도.
* 도면의 주요부분에 대한 부호의 설명
1,11 : CRTC 2 : 비디오 메모리
3,13,15 : 쉬프트 레지스터 4,17 : OSC
5,16 : 카운터 6,20 : 모니터
12 : 이븐 비디오 RAM 14 : 오드 비디오 RAM
18 : 인버터 19 : OR 게이트

Claims (1)

  1. CRTC(11)를 포함하여 구성되며 저주파수를 이용하여 고해상도의 비디오 신호를 처리하는 고해상도 비디오 신호처리장치에 있어서 ; 상기 CRTC에 연결되어 상기 CRTC(11)에 클럭(CCLK)을 공급하고 로드 클럭(LD*)을 발생하는 디바이드 카운터 수단(16), 상기 디바이드 카운터 수단(6)에 연결되어 상기 디바이드 카운터 수단(6)으로 클럭을 공급하고 도트클럭(Td)을 발생하는 OSC(Oscillator)(17), 상기 CRTC(11)에 연결되어 2개의 부분으로 나누어진 비디오 신호중 이븐 비디오 신호를 저장하는 이븐 비디오 메모리 수단(12), 상기 CRTC(1)에 연결되고 2개의 부분으로 나뉘어진 비디오 신호중 오드 비디오 신호를 저장하는 오드 비디오 메모리 수단(14), 상기 이븐 비디오 메모리 수단(12)과 디바이드 카운터 수단(6)과 OSC(17)에 연결되어 상기 이븐 비디오 메모리 수단(12)으로 부터 입력되는 이븐 비디오 신호를 상기 OSC(17)로 부터 입력되는 도트클럭(Td)에 따라 직렬로 변환하는 제1쉬프트 레지스터 수단(13), 상기 OSC(17)에 연결되어 상기 OSC(17)로 부터 출력되는 도트클럭(Td)을 반전시켜 반전된 도트클럭(Td*)을 발생하는 반전수단(18), 상기 오드 비디오 메모리 수단(14)과 디바이드 카운터 수단(16)과 반전수단(18)에 연결되어 상기 오드 비디오 메모리 수단(14)으로 부터 입력되는 오드 비디오 신호를 상기 반전수단(18)으로 부터 출력되는 반전된 도트클럭(Td*)에 따라 직렬로 변환하는 제2쉬프트 레지스터 수단(15), 및 상기 제1 및 제2쉬프트 레지스터 수단(13, 15)에 연결되어 상기 제1 및 제2쉬프트 레지스터 수단(13, 15)으로 부터 출력되는 직렬 비디오 신호를 논리합하는 논리합 수단(19)으로 구성되는 것을 특징으로 하는 고해상도 비디오 신호 처리장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910024826A 1991-12-28 1991-12-28 저주파수 발진기를 이용한 고해상도 비디오신호 처리장치 KR940003390B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1019910024826A KR940003390B1 (ko) 1991-12-28 1991-12-28 저주파수 발진기를 이용한 고해상도 비디오신호 처리장치
JP4342510A JP2970976B2 (ja) 1991-12-28 1992-12-22 低周波数発振器を利用した高解像度ビデオ信号処理装置
US07/995,779 US5276514A (en) 1991-12-28 1992-12-23 Video signal processing apparatus for processing a high resolution video signal using a low frequency oscillator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910024826A KR940003390B1 (ko) 1991-12-28 1991-12-28 저주파수 발진기를 이용한 고해상도 비디오신호 처리장치

Publications (2)

Publication Number Publication Date
KR930014509A true KR930014509A (ko) 1993-07-23
KR940003390B1 KR940003390B1 (ko) 1994-04-21

Family

ID=19326385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910024826A KR940003390B1 (ko) 1991-12-28 1991-12-28 저주파수 발진기를 이용한 고해상도 비디오신호 처리장치

Country Status (3)

Country Link
US (1) US5276514A (ko)
JP (1) JP2970976B2 (ko)
KR (1) KR940003390B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6204889B1 (en) * 1995-12-15 2001-03-20 Canon Kabushiki Kaisha Image information processing apparatus
KR200487826Y1 (ko) 2016-06-02 2018-11-09 유송희 롤 비닐봉지를 구비한 쓰레기통

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6247786A (ja) * 1985-08-27 1987-03-02 Hamamatsu Photonics Kk 近傍画像処理専用メモリ
DE3578470D1 (de) * 1985-09-10 1990-08-02 Ibm Graphik-anzeigegeraet mit kombiniertem bitpuffer und zeichengraphikspeicherung.
JP2601825B2 (ja) * 1987-06-26 1997-04-16 株式会社東芝 配電盤のユニット引出装置

Also Published As

Publication number Publication date
JPH0683305A (ja) 1994-03-25
KR940003390B1 (ko) 1994-04-21
US5276514A (en) 1994-01-04
JP2970976B2 (ja) 1999-11-02

Similar Documents

Publication Publication Date Title
KR960030008A (ko) 소자 프로세서와 복수개의 소자 프로세서를 사용하는 전력 분배 멀티프로세서
KR920704428A (ko) 고속 프리스케일러
KR870002515A (ko) 인터페이스 장치
KR930014509A (ko) 저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치
KR920001314A (ko) 다중-동기화 모니터 수평 편향 주파수 변경용 광동작 범위 자동장치
KR840005634A (ko) 클럭 재생회로
KR960024804A (ko) 클록발생회로 및 마이크로컴퓨터
KR960032930A (ko) 데이터 전송 회로
KR890016774A (ko) 위상동기회로
KR970008883A (ko) 인버터에서의 데드(Dead) 타임 발생회로
KR870005517A (ko) 비데오 주파수 감소회로
KR890010743A (ko) 영상장치에 있어서 수평 이동회로
KR940010770A (ko) 종횡비 변환 출력장치
KR940003188A (ko) 동기식 카운터회로
KR880008135A (ko) 한글 영문 혼용 표시제어장치
KR910006971A (ko) 반송파출력장치
KR950022079A (ko) 클럭 스큐에 의한 불안정현상 방지회로
KR880010618A (ko) 입체 영상시청용 액정셔터 구동회로
KR940002756A (ko) Lcd 콘트롤러
KR910015112A (ko) 발진기(vco)
KR970055562A (ko) 디지탈 서비스 유니트(dsu) 클럭 발생회로
KR950016272A (ko) 클럭동기회로
KR930008569A (ko) 전압 디바이더
KR970024895A (ko) 트리거 신호 발생장치
KR940027299A (ko) 모듈러 클럭 신호 발생 회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000323

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee