KR930008569A - 전압 디바이더 - Google Patents

전압 디바이더 Download PDF

Info

Publication number
KR930008569A
KR930008569A KR1019910018354A KR910018354A KR930008569A KR 930008569 A KR930008569 A KR 930008569A KR 1019910018354 A KR1019910018354 A KR 1019910018354A KR 910018354 A KR910018354 A KR 910018354A KR 930008569 A KR930008569 A KR 930008569A
Authority
KR
South Korea
Prior art keywords
output
analog signal
signal
receiving
level
Prior art date
Application number
KR1019910018354A
Other languages
English (en)
Other versions
KR940001784B1 (ko
Inventor
신시중
Original Assignee
정용문
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 정용문, 삼성전자 주식회사 filed Critical 정용문
Priority to KR1019910018354A priority Critical patent/KR940001784B1/ko
Publication of KR930008569A publication Critical patent/KR930008569A/ko
Application granted granted Critical
Publication of KR940001784B1 publication Critical patent/KR940001784B1/ko

Links

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Manipulation Of Pulses (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

임의의 두 신호를 비교하고 그 비교결과에 대한 정보를 얻는데 필요하는 회로로서, 특히 두 입력 신호를 상호대비하여 한신호에 대하여 얼마나 큰 대비신호인가를 인식할수 있도록된 회로에 관한 것이다.
소정 제1, 제2입력신호를 각기 받아 그의 크기에 대응하여 발진출력하는 제1, 제2vco(10,20)와, 상기 제1,제12vco(10,20)의 발진 출력을 논리곱하여 출력하는 논리곱수단(30)과, 상기 논리곱수단(30)의 출력을 받아 변조된 클럭단위로 신호를 점검하고 그 블럭속에 포함된 펄스의 수를 카운트하여 출력하는 블럭카운터(40)와, 상기 블럭카운터(40)의 출력을 아날로그 신호로 변환하는 DAC(50)와, 상기 ADC(50)가 변환한 아날로그 신호 출력을 받아 그의 레벨을 조절하는 레벨조정기(60)로 구성함을 특징으로 하는 전압 디바이더이다.

Description

전압 디바이더
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 블럭도,
제2도는 본 발명에 각부의 동작파형도.

Claims (1)

  1. 임의의 두 신호를 비교하여 비교에 있어서, 소정 제1, 제2입력신호를 각기 받아 그의 크기에 대응하여 발진출력하는 제1, 제2VCO(10,20)와, 상기 제1, 제2VCO(10,20)의 발진 출력을 논리곱하여 출력하는 논리곱수단(30)과, 상기 논리곱수단(30)의 출력을 받아 변조된 클럭단위로 신호를 점검하고 그 블럭속에 포함된 펄스의 수를 카운트하여 출력하는 블럭카운터(40)와, 상기 블럭카운터(40)의 출력을 아날로그 신호를 변환하는 DAC(50)와, 상기 ADC(50)가 변환한 아날로그 신호 출력을 받아 그의 레벨을 조절하는 레벨조정기(60)로 구성함을 특징으로 하는 전압 디바이더.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019910018354A 1991-10-18 1991-10-18 전압 디바이더 KR940001784B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019910018354A KR940001784B1 (ko) 1991-10-18 1991-10-18 전압 디바이더

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019910018354A KR940001784B1 (ko) 1991-10-18 1991-10-18 전압 디바이더

Publications (2)

Publication Number Publication Date
KR930008569A true KR930008569A (ko) 1993-05-21
KR940001784B1 KR940001784B1 (ko) 1994-03-05

Family

ID=19321447

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910018354A KR940001784B1 (ko) 1991-10-18 1991-10-18 전압 디바이더

Country Status (1)

Country Link
KR (1) KR940001784B1 (ko)

Also Published As

Publication number Publication date
KR940001784B1 (ko) 1994-03-05

Similar Documents

Publication Publication Date Title
KR930702820A (ko) 위상 동기 회로
KR880014546A (ko) 디지탈 pll 회로
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR940006348A (ko) D/a 변환장치 및 a/d 변환장치
KR880000880A (ko) 비 교 기
EP0644655A4 (en) TIMED CIRCUIT.
KR930008569A (ko) 전압 디바이더
KR960039328A (ko) 지연 시간 제어 회로
KR880000837A (ko) 분주 검사 기능을 갖춘 집적 회로
KR950016272A (ko) 클럭동기회로
SU663098A1 (ru) Амплитудный модул тор с цифровым управлением
SU738156A1 (ru) Преобразователь напр жени в частоту следовани импульсов
KR910008455B1 (ko) 디지탈신호의 구간적분회로
KR940017231A (ko) 전압제어 발진기의 제어 시스템
KR920005511A (ko) 프레임 검출 회로
KR930014509A (ko) 저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치
KR930003520A (ko) 주파수 변조회로
KR970008827A (ko) 디지탈/아나로그 변환기를 이용한 주파수 체배기
KR910015112A (ko) 발진기(vco)
KR920016845A (ko) 종합계전기 시험기
KR900017331A (ko) 디코딩 회로
KR940020682A (ko) 디지탈 펄스폭변조신호 발생장치
KR900001150A (ko) Pcm데이타 발생회로
KR900002245A (ko) 4헤드 스위칭 펄스발생회로
KR970013778A (ko) 셀프 테스트 기능을 갖는 아날로그/디지탈 변환회로를 내장한 디유티

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20010223

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee