KR940006348A - D/a 변환장치 및 a/d 변환장치 - Google Patents
D/a 변환장치 및 a/d 변환장치 Download PDFInfo
- Publication number
- KR940006348A KR940006348A KR1019930014399A KR930014399A KR940006348A KR 940006348 A KR940006348 A KR 940006348A KR 1019930014399 A KR1019930014399 A KR 1019930014399A KR 930014399 A KR930014399 A KR 930014399A KR 940006348 A KR940006348 A KR 940006348A
- Authority
- KR
- South Korea
- Prior art keywords
- reference value
- converter
- value
- integrating
- generating means
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims abstract description 6
- 230000010354 integration Effects 0.000 claims abstract 5
- 238000010586 diagram Methods 0.000 description 2
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/124—Sampling or signal conditioning arrangements specially adapted for A/D converters
- H03M1/1245—Details of sampling arrangements or methods
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/68—Digital/analogue converters with conversions of different sensitivity, i.e. one conversion relating to the more significant digital bits and another conversion to the less significant bits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/50—Analogue/digital converters with intermediate conversion to time interval
- H03M1/52—Input signal integrated with linear return to datum
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/82—Digital/analogue converters with intermediate conversion to time interval
- H03M1/822—Digital/analogue converters with intermediate conversion to time interval using pulse width modulation
Abstract
본 발명의 D/A 변환 장치 및 A/D변환 장치는 하나의 기준치를 생성하는 기준치 발생 회로, 디지탈 또는 아날로그 입력과 상기 기준치를 소정시간마다 전환하여 접속함으로써 적분시간을 제어하는 제어회로, 상기 디지탈 또는 아날로그 입력에 해당하는 아날로그치와 상기 기준치를 각기 적분하여 아날로그 또는 디지탈 출력을 얻기 위한 적분치를 출력하는 적분회로를 구비하고 있고, 상기 제어 회로는 단위 시간당의 주기가 각기 다른 클록신호를 생성하는 복수의 클록 공급 회로와, 상기 복수의 클록신호의 각각의 주기에 해당하는 시간에 다라 상기 적분회로의 적분치가 최소 단위로 되도록 적분시간을 제어하는 시간 제어 회로를 구비하고 있다. 따라서 본 발명의 D/A변환 장치 및 A/D변환장치는 클록 신호의 주파수를 높게 하는 일 없이 변환의 분해능을 향상시킬 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 D/A 변환장치의 기본개념을 나타낸 블록도,
제2도는 본 발명의 D/A 변환장치의 기본개념을 나타낸 블록도,
제3도는 본 발명의 A/D변환장치에 있어서의 동작원리를 설명하기 위한 도면,
제4도는 본 발명의 A/D변환장치에 있어서의 동작원리를 설명하기 위한 도면.
Claims (8)
- 적어도 하나의 기준치를 발생하는 기준치 발생수단과, 외부에서 공급되는 디지탈 입력치 또는 아날로그 입력치와 상기 기준치 발생수단에 의하여 생성된 상기 기준치를 소정 시간마다 전환하여 적분수단에 접속함으로써 적분시간을 제어하는 제어수단과, 상기 제어수단을 통하여 소정시간마다 전환되어 공급되는 상기 디지탈 입력치 또는 아날로그 입력치에 상당하는 아날로그치 및 상기 기준치를 적분하여 아날로그 출력 또는 디지탈 출력을 얻기 위한 적분치를 출력하는 적분수단을 갖춘것을 특징으로 하는 D/A변환장치 및 A/D변환장치에 있어서, 상기 디지탈 입력치 또는 아날로그 입력치에 따라서 상기 주기가 상이한 클록신호를 조합하여 적분시간을 설정하고, 상기 클록신호 공급수단의 하나의 클록의 단위주기로 적분한 적분치보다도 작은 적분치를 출력하는 것을 특징으로 하는D/A변환장치 및 A/D변환장치.
- 기준치 발생수단과, 상기 기준치를 적분하는 적분수단과, 이 적분수단과 상기 기준치 발생수단을 접속하는 접속수단으로 이루어지고, 디지탈 입력치 또는 아날로그 입력치에 따른 접속시간에서 상기 기준치 발생수단과 적분수단을 접속함으로써 적분수단의 적분치에 의거하여 아날로그 출력 또는 디지탈 출력을 출력하는 D/A변환장치 및 A/D변환장치에 있어서, 단위시간이 다른 복수의 기준 클록을 발생하는 시간 제어 수단을 갖추고, 상기 디지탈 입력치 또는 아날로그 입력치에 따라서 상기 복수의 기준 클록을 조합시킴으로서 상기 접속수단의 접속시간을 설정하고 단일의 기준클록의 단위시간으로 적분한대의 적분치 보다도 작은 적분치를 아날로그 출력으로 할수 있도록 구성한 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.
- 제1항에 있어서, 상기 시간 제어수단은 주기가 t1의 제1의 기준클록과 주기가 t2의 기준클록을 발생하고, |p·t1 - q·t2|(단, p,q는 정수)의 최소 기간과 같은 접속시간으로 적분할 때의 적분치를 최소 아날로그 출력 또는 최소 디지탈 출력으로 할 수 있도록 구성한 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.
- 제1항에 있어서, 상기 시간 제어수단은 주기가 t1의 제1의 기준클록과 주기가 t2의 기준클록을 샐생하고, |p·t1 - q·t2|(단, p,q는 정수)의 최소 기간과 같은 접속시간으로 적분할 때의 적분치를 최소 아날로그 출력 또는 최소 디지탈 출력으로 할 수 있도록 구성한 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.
- 제1항에 있어서, 상기 기준치 발생수단은 정부의 방향이 상이한 복수의 기준치를 발생하고, 제1의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t1의 제1의 기준클록을 사용하여 접속하고, 제2의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t2의 제2의 기준 클록을 사용하여 접속하는 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.
- 제2항에 있어서, 상기 기준치 발생수단은 정부의 방향이 상이한 복수의 기준치를 발생하고, 제1의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t1의 제1의 기준클록을 사용하여 접속하고, 제2의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t2의 제2의 기준 클록을 사용하여 접속하는 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.
- 제1항 도는 제3항에 있어서, 상기 기준치 발생수단은 정부의 방향이 상이한 복수의 기준치를 발생하고, 제1의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할때에는 주기가t1의 제1의 기준클록을 사용하여 접속하고, 제2의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t2의 제2의 기준 클록을 사용하여 접속하는 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.
- 제2항 도는 4항에 있어서, 상기 기준치 발생수단은 정부의 방향이 상이한 복수의 기준치를 발생하고 제1의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t1의 제1의 기준클록을 사용하여 접속하고, 제2의 기준치를 발생하는 상기 기준치 발생수단과 상기 적분수단을 접속할 때에는 주기가 t2의 제2의 기준 클록을 사용하여 접속하는 것을 특징으로 하는 D/A변환장치 및 A/D변환장치.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP20170892 | 1992-07-29 | ||
JP92-201708 | 1992-07-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR940006348A true KR940006348A (ko) | 1994-03-23 |
KR0139835B1 KR0139835B1 (ko) | 1998-07-15 |
Family
ID=16445615
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930014399A KR0139835B1 (ko) | 1992-07-29 | 1993-07-28 | D/a 변환 장치 및 a/d 변환 장치 |
Country Status (2)
Country | Link |
---|---|
US (1) | US5373292A (ko) |
KR (1) | KR0139835B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100905474B1 (ko) * | 2002-12-13 | 2009-07-02 | 삼성전자주식회사 | 평판 표시 장치 |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5633640A (en) * | 1994-12-05 | 1997-05-27 | Motorola, Inc. | Method and apparatus for a data converter with a single operational amplifier |
US5573003A (en) * | 1995-01-27 | 1996-11-12 | Pacesetter, Inc. | Low-power delta modulator for intracardial signal monitoring in a cardiac device |
US5913075A (en) * | 1997-03-25 | 1999-06-15 | International Business Machines Corporation | High speed communication between high cycle rate electronic devices using a low cycle rate bus |
US5929796A (en) * | 1997-04-29 | 1999-07-27 | National Semiconductor Corporation | Self-calibrating reversible pipeline analog to digital and digital to analog converter |
DE19743002A1 (de) * | 1997-09-29 | 1999-04-08 | Siemens Ag | Umschaltvorrichtung für analoge und digitale Signale |
TW531969B (en) * | 2002-05-30 | 2003-05-11 | Faraday Tech Corp | Dual-slope analog-to-digital converter and its comparison circuit |
KR20060037861A (ko) * | 2004-10-28 | 2006-05-03 | 삼성에스디아이 주식회사 | 데이터 구동부, 평판 표시장치 및 데이터 변환 방법 |
FR2896929B1 (fr) * | 2006-01-31 | 2008-08-15 | Fr De Detecteurs Infrarouges S | Procede pour realiser la conversion analogique/numerique de signaux, convertisseur mettant en oeuvre ce procede et dispositif de detection de rayonnements electromagnetiques integrant un tel convertisseur |
US7679537B2 (en) * | 2008-01-21 | 2010-03-16 | Honeywell International Inc. | Precision microcontroller-based pulse width modulation digital-to-analog conversion circuit and method |
US7764213B2 (en) * | 2008-07-01 | 2010-07-27 | Microchip Technology Incorporated | Current-time digital-to-analog converter |
US7940202B1 (en) * | 2008-07-31 | 2011-05-10 | Cypress Semiconductor Corporation | Clocking analog components operating in a digital system |
IT201800006005A1 (it) | 2018-06-04 | 2019-12-04 | Un convertitore analogico-digitale e digitale-analogico, relativo circuito integrato, sistema elettronico e procedimento |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3710904A1 (de) * | 1987-04-01 | 1988-10-13 | Siemens Ag | Verfahren und anordnung zur auswertung einer analogen elektrischen messgroesse |
DE3906754A1 (de) * | 1989-03-03 | 1990-09-13 | Messerschmitt Boelkow Blohm | Integrationsanordnung |
US4999632A (en) * | 1989-12-15 | 1991-03-12 | Boehringer Mannheim Corporation | Analog to digital conversion with noise reduction |
US5128676A (en) * | 1990-06-05 | 1992-07-07 | Blh Electronics, Inc. | Variable conversion rate analog-to-digital converter |
-
1993
- 1993-07-28 KR KR1019930014399A patent/KR0139835B1/ko not_active IP Right Cessation
- 1993-07-29 US US08/098,939 patent/US5373292A/en not_active Expired - Lifetime
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100905474B1 (ko) * | 2002-12-13 | 2009-07-02 | 삼성전자주식회사 | 평판 표시 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR0139835B1 (ko) | 1998-07-15 |
US5373292A (en) | 1994-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940006348A (ko) | D/a 변환장치 및 a/d 변환장치 | |
TW374170B (en) | Clock-synchronized input circuit and semiconductor memory device that utilizes same | |
TW359823B (en) | Clocking scheme | |
KR940006012A (ko) | 논리 완급 장치 | |
KR970055364A (ko) | 디지탈 제어형 다중 주파수 발생장치 | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU1394416A1 (ru) | Формирователь импульсов | |
KR960006299A (ko) | 위상 동기 루프 장치 | |
SU1045359A1 (ru) | Генератор ступенчато-пилообразного напр жени | |
KR960007101Y1 (ko) | 클럭 발생기 | |
KR940003188A (ko) | 동기식 카운터회로 | |
KR0142741B1 (ko) | 주파수 체배회로 | |
SU1221715A1 (ru) | Генератор импульсов | |
SU1732452A1 (ru) | Устройство дл селекции импульсов | |
KR960019979A (ko) | 클록 신호 생성 장치 | |
SU1265973A1 (ru) | Генератор псевдослучайных двоичных последовательностей | |
SU748779A1 (ru) | Цифровое фазосдвигающее устройство | |
SU1347112A1 (ru) | Устройство дл управлени регул тором переменного напр жени со звеном повышенной частоты | |
SU544106A1 (ru) | Управл емый генератор импульсов | |
KR19980028923U (ko) | 입력신호의 지연회로 | |
KR930011583A (ko) | 디지탈 교환 시스템의 소스 공급수단 집적화 회로 | |
KR970019562A (ko) | 디지탈 복합 영상 기기의 입출력 클럭 주파수 제어회로 | |
KR940027299A (ko) | 모듈러 클럭 신호 발생 회로 | |
JPS63311422A (ja) | 間欠不規則信号発生装置 | |
KR960036046A (ko) | Ic 디바이스용 온도 보정 회로 및 그 보정 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20030228 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |