KR940002756A - Lcd 콘트롤러 - Google Patents

Lcd 콘트롤러 Download PDF

Info

Publication number
KR940002756A
KR940002756A KR1019920012173A KR920012173A KR940002756A KR 940002756 A KR940002756 A KR 940002756A KR 1019920012173 A KR1019920012173 A KR 1019920012173A KR 920012173 A KR920012173 A KR 920012173A KR 940002756 A KR940002756 A KR 940002756A
Authority
KR
South Korea
Prior art keywords
counter
com
signal
frame
output
Prior art date
Application number
KR1019920012173A
Other languages
English (en)
Other versions
KR950005568B1 (ko
Inventor
신영민
Original Assignee
김광호
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자주식회사 filed Critical 김광호
Priority to KR1019920012173A priority Critical patent/KR950005568B1/ko
Publication of KR940002756A publication Critical patent/KR940002756A/ko
Application granted granted Critical
Publication of KR950005568B1 publication Critical patent/KR950005568B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/04Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions
    • G09G3/16Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source
    • G09G3/18Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of a single character by selection from a plurality of characters, or by composing the character by combination of individual elements, e.g. segments using a combination of such display devices for composing words, rows or the like, in a frame with fixed character positions by control of light from an independent source using liquid crystals

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

외부 데이타를 받아 이데이타에 기초한 디코드된 신호와, 카운터 선택 제어신호를 새성하는 디코더/제어부와, 외부로부터 발진신호를 받아 콘트롤러 내부에서 사용하기 위한 내부 클럭신호를 생성하는 발진/동기 클럭 디바이더부와, 이 발진/동기 클럭 디바이더부의 출력신호에 기초하여 1-COM카운팅을 행하는 1-COM 카운터와, 이 1-COM 카운터의 출력을 받아 프레임 카운팅을 행하는 프레임 카운터와, 상기 1-COM 카운터 및 프레임 카운터 출력을 각각 받으며 동시에 상기 디코더/제어부의 디코더 출력을 공히 받아 이 데이타에 의해 리셋된 값으로부터 카운팅을 행하는 n-COM 및 n-프레임 카운터와, 상기 n-COM 및 n-프레임 카운터의 각각의 출력과 상기 1-COM 및 프레임 카운터의 출력을 받아 상기 디코더/제어부의 제어신호에 기초하여 상기의 4개의 입력된 데이타중 어느 하나를 출력하는 선택/M신호 발생부를 포함하여 연결 구성됨을 특징으로 하는 LCD 콘트롤러.

Description

LCD 콘트롤러
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 구성을 개략적으로 나타낸 블록 도면.
제2도는 제1도에 있어서, n-COM(또는 n-세그먼트) 카운터에 대한 구체적인 회로 구성의 일예를 나타낸 회로도.
제3도는 제1도에 있어서, 선택/M신호 발생부에 대한 구체적인 회로 구성의 일예를 나타낸 회로도이다.

Claims (3)

  1. 외부 데이타를 받아 이 데이타에 기초한 디코드된 신호와, 카운터 선택 제어신호를 생성하는 디코더/제어부와, 외부로부터 발진신호를 받아 콘트롤러 내부에서 사용하기 위한 내부 클럭신호를 생성하는 발진/동기 클럭 디바이더부와, 출력신호에 기초하여 1-COM 카운팅을 행하는 1-COM 카운터와, 이 1-COM 카운터의 출력을 받아 프레임 카운팅을 행하는 프레임 카운터와, 상기 1-COM 카운터 및 프레임 카운터 출력을 각각 받으며 동시에 상기 디코더/제어부의 디코더 출력을 공히 받아 이 데이타에 의해 리셋된 값으로부터 카운팅을 행하는 n-COM 및 n-프레임 카운터와, 상기 n-COM 및 n-프레임 카운터의 각각의 출력과 상기의 1-COM 및 프레임 카운터의 출력을 받아 상기 디코더/제어부의 제어신호에 기초하여 상기의 4개의 입력된 데이타중 어느 하나를 선택 출력하는 선택/M신호 발생부를 포함하여 연결 구성됨을 특징으로 하는 LCD 콘트롤러.
  2. 제1항에 있어서, 상기한 n-COM(n-프레임) 카운터는 업카운터를 포함하고, 업카운터의 출력은 AND논리되어 래치된 신호는 한편으로 디코더/제어부의 디코드된 출력과 함께 NOR되어 상기 업카운터에 입력되고, 상기 래치된 신호는 선택/M신호 발생부로 입력됨을 특징으로 하는 LCD 콘트롤러.
  3. 제1항에 있어서, 상기한 선택/M신호 발생부는 1-COM 카운터, 프레임 카운터, n-COM 카운터 및 n-프레임 카운터의 각각의 신호를 받는 3상태 인버터 및 이에 연결된 D형 플립플롭을 포함하고, 3상태 인버터의 제어신호는 디코더/제어부의 선택제어 신호에 의해 상기 4개의 3상태 인버터중 어느 하나를 활성화 시키며, 상기 각 인버터의 출력을 공히 상기 D형 플립플롭에 입력되어 동기신호(SC)에 따라 M신호로서 출력됨을 특징으로 하는 LCD콘트롤러.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920012173A 1992-07-08 1992-07-08 Lcd 콘트롤러 KR950005568B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920012173A KR950005568B1 (ko) 1992-07-08 1992-07-08 Lcd 콘트롤러

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920012173A KR950005568B1 (ko) 1992-07-08 1992-07-08 Lcd 콘트롤러

Publications (2)

Publication Number Publication Date
KR940002756A true KR940002756A (ko) 1994-02-19
KR950005568B1 KR950005568B1 (ko) 1995-05-25

Family

ID=19336036

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920012173A KR950005568B1 (ko) 1992-07-08 1992-07-08 Lcd 콘트롤러

Country Status (1)

Country Link
KR (1) KR950005568B1 (ko)

Also Published As

Publication number Publication date
KR950005568B1 (ko) 1995-05-25

Similar Documents

Publication Publication Date Title
US5361290A (en) Clock generating circuit for use in single chip microcomputer
KR840005000A (ko) 수평주사 주파수 체배회로
KR890017866A (ko) 필터회로
KR900005694A (ko) 트리거 신호에 따른 소정 펄스폭의 펄스 발생회로
KR940002756A (ko) Lcd 콘트롤러
KR870010690A (ko) 주파수 이상 검출회로
KR840005634A (ko) 클럭 재생회로
KR200150133Y1 (ko) 캠코더의 타이밍 펄스 발생장치
SU1758876A1 (ru) Преобразователь кода в пачку импульсов
KR910021041A (ko) 위상 동기 출력 검출회로
KR920000500A (ko) 레이저 프린터에 있어서 스캐너 이상 유무 및 수평동기 주기 점검회로
KR940003188A (ko) 동기식 카운터회로
KR920005643A (ko) 정지화상 전화기의 동기 발생 회로
KR930005653B1 (ko) 클럭 가변회로
JPH0786879A (ja) デューティ比1:nパルス生成回路
SU1443172A1 (ru) Делитель частоты с переменным коэффициентом делени
KR930014509A (ko) 저주파수 발진기를 이용한 고해상도 비디오 신호 처리장치
FR2242914A5 (en) Last-digit oscillation suppression circuit - shifts origin of observation period using stabilizing synchronising gate
KR980006918A (ko) 50% 듀티 사이클 데이타 발생기(50% Duty Cycle Data Generator)
KR920005511A (ko) 프레임 검출 회로
KR910002121A (ko) 주파수가변 가변 pwm신호 발생회로
KR960027342A (ko) 홀수 클럭분주시의 정현파 분주클럭 생성회로
KR940003326A (ko) Ntsc 동기신호 발생회로
KR970055549A (ko) 동기식 카운터회로
KR960009398A (ko) 동기식 클럭 발생회로

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20100429

Year of fee payment: 16

LAPS Lapse due to unpaid annual fee