KR920007357A - 아날로그-디지털 변환 방법 및 장치 - Google Patents
아날로그-디지털 변환 방법 및 장치 Download PDFInfo
- Publication number
- KR920007357A KR920007357A KR1019910016095A KR910016095A KR920007357A KR 920007357 A KR920007357 A KR 920007357A KR 1019910016095 A KR1019910016095 A KR 1019910016095A KR 910016095 A KR910016095 A KR 910016095A KR 920007357 A KR920007357 A KR 920007357A
- Authority
- KR
- South Korea
- Prior art keywords
- analog
- signal
- analog switch
- sample
- sample hold
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/14—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit
- H03M1/145—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages
- H03M1/146—Conversion in steps with each step involving the same or a different conversion means and delivering more than one bit the steps being performed sequentially in series-connected stages all stages being simultaneous converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
- Electronic Switches (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 기술을 적용한 AD 변환기의 1실시예를 도시한 회로도.
제2도는 제1도에 도시한 AD 변환기의 중요 부분에서의 동작의 1예를 설명한 타이밍도.
제3도는 본 발명에 따른 AD 변환기의 다른 실시예를 도시한 회로도.
Claims (20)
- 아날로그 신호를 받아서 상기 아날로그 신호값에 대응하는 디지탈 출력신호를 출력하는 아날로그-디지탈변환기에 있어서, 서로 병렬로 접속된 입력을 가진 여러개의 샘플 홀드회로를 각각 가진 여러개의 세트, 제어 신호에 따라 상기 여러개의 샘플 홀드 회로의 병력 접속점에 입력 아날로그 신호를 인가하는 아날로그 스위치와 상기 여러개의 세트의 출력에 각각 접속되어 상기 여러개의 샘플홀드회로의 출력신호를2진 신호로 변환하는 여러개의 인코더를 포함하는 아날로그-디지탈 변환기.
- 특허청구의 범위 제1항에 있어서, 또 상기 여러개의 샘플홀드회로의 출력에 접속된 비교기를 포함하며, 상기 여러개의 샘플홀드회로의 각각은 제2의 아날로그 수위차와 커패시터의 직렬 접속을 구비하는 아날로그-디지탈 변환기.
- 특허청구의 범위 제2항에 있어서, 또 상기 아날로그 스위치 및 여러개의 제2의 아날로그 스위치에 인에이블 신호를 서로 다른 타이밍으로 인가하는 제어수단을 포함하는 아날로그-디지탈 변환기.
- 특허청구의 범위 제3항에 있어서, 상기 아날로그스위치는 서로 다른 극성의 인버터를 서로 병렬로 접속한 클럭크드 인버터를 구비하는 아날로그-디지탈 변환기.
- 특허청구의 범위 제4항에 있어서, 상기 아날로그-디지탈 변환기는 또, 상기 클럭크드 인버터와 상기 병렬접속점 사이에 접속된 제2의 클럭크드 인버터를 형성하도록 서로 직렬 접속된 여러개의 트랜지스터를 포함하며, 상기 제어수단은 상기 아날로그 스의치를 제1의 소정기간 동안 인에이블하는 제1의 클럭 수단과 상기 여러개의 제2의 아날로그 스위치를 상기 제1의 소정기간보다 긴 제2의 소정 기간동안 인에이블하는 제2의 클럭수단을 구비하며, 상기 제2의 클럭크드 인버터는 그의 입출력 사이에 부귀환을 형성하도록 접속된 입력 및 출력을 갖고, 상기제어 수단은 또, 상기 클럭크드 인버터와 상기 병렬 접속점 사이에 접속되고 상기 제1의 소정 기간의 종료후, 상기 제1의 클럭크드 인버터를 제3의 소정기간동안 인에이블하는 제3의 클럭수단을 구비하는 아날로그-디지탈변환기.
- 특허청구의 범위 제5항에 있어서. 또 상기 디지탈 출력신호의 일부분을 받아서 상기 여러개의 샘플홀드회로에 여러개의 전압을 인가하는 기준전압 발생기를 포함하며, 상기 여러개의 샘플 홀드회로의 각가은 상기 여러개의 전압중 어느하나를 상기 커패시터에 인가하는 제3의 아날로그 스위치를 구비하는 아날로그-디지탈 변환기.
- 특허청구의 범위 제1항에 있어서, 상기 아날로그 스위치는 서로 다른 극성의 인버터를 서로 병렬로 접속한 클럭크드 인버터를 구비하는 아날로그-디지탈 변환기.
- 아날로그 신호를 여러개의 비트 데이타군으로 처리 하도록, 여러개의 AD 변환기에 아날로그 신호를 인가하고 서로 분리된 여러개의 비트 데이타군을 사용해서 상기 아날로그 신호의 AD변환을 실행하는 스텝과, 상기 여러개의 AD변환기로의 상기 아날로그 신호의 인바를 공통 아날로그 스위치를 사용해서 일괄제어하는 스텝을 포함하는 아날로그-디지탈 변환방법.
- 아날로그 신호에 대응하는 디지탈 변환 출력신호를 출력하도록 상위 비교기 및 하위 비교기를 순차동작시키는 서브플래시 AD변환기에 있어서, 디지탈신호의 상위 비트 데이타에 대응하는 상위 기준 전압과 아날로그 신호를 병렬로 비교할 수 있는 상기 상위 비교기, 상기 상위 비교기와 개별적으로 연합해서 마련되어 각각의 비교기에 대해 상기 상위 비교기에 비교를 위해 인가된 상기 아날로그신호를 샘플해서 유지하는 상위 샘플홀드회로, 상기 디지탈 신호의 하위 비트 데이타에 대응하는 하위 기준전압과 상기 아날로그 신호를 병렬로 비교할수 있는 상기 하위 비교기, 상기 하위 비교기와 개별적으로 연합해서 마련되어 각각의 비교기에 대해, 상기 하위 비교기에 비교를 위해 인가된 상기 아날로그 신호를 샘플해서 유지하는 하위 샘플홀드회로, 상기 상위 비교기에서의 비교결과에 따라 하위 기준 전압을 다양하게 설정하는 기준 전압 발생기와 상기 상위 샘플홀드회로 및 하위샘플홀드회로에인가된 상기 아날로그 신호를 일괄적으로 스위치 제어하는 공통 아날로그 스위치를 포함하는 서브플래시 AD 변환기.
- 특허청구의 범위 제9항에 있어서, 각각의 샘플홀드회로는 입력 아날로그 신호로 충전되고 기준전압에서 방전되는 커패시터를 구비하는 서브플래시 AD 변환기.
- 특허청구의 범위 제10항에 있어서, 입력 아날로그 신호로 충전되고 기준 전압에서 방전되는 상기 커패시터는 각각의비교기에서 비교를 위해 사용되는 잔류전하를 마련하는 서브플래시 AD 변환기.
- 아날로그 신호에서 디지탈 신호로의 변환을 서로 분리된 상위 비트 데이타 및 하위 비트데이타를 사용해서 실행하는 여러개의 AD 변환회로, 상기 여러개의 AD 변환 회로로의 상기 아날로그 신호의 인가를 일괄해서 제어하는 공통 아날로그 스위치, 상기 아날로그 스위치의 출력에 접속된 입출력 단자를 가진 클럭크드 CMOS 변환기와 상기 아날로그 스위치가 온 상태에서 오프상태로 변환직후에 상기 변환기를 순시적으로 인에이블하는 수단을 포함하는 AD 변환기.
- MIS 트랜지스터를 구비하는 아날로그 스위치, 상기 아날로그 수위치의 출력에접속된 입출력 단자를 가진 클럭크드 CMOS 변환기와 상기 아날로그 스위치가 온 상태에서 오프상태로 변환직후에 상기 변환기를 순시적으로 인에이블하는 수단을 포함하는 아날로그 스위치회로.
- 여러개의 샘플홀드회로를 갖고 아날로그 신호값에 대응하는 디지탈 출력신호를 출력하도록 아날로그 신호를 받는 아날로그-디지탈 변환기에 접속된 아날로그 스위치 회로에 있어서, 아날로그 신호를 받는 하나의 아날로그 스위치, 한쪽끝은 상기 여러개의 샘플홀드회로에 접속되고 다른쪽 끝은 상기 하나의 아날로그 스위치에 접속된 여러개의 제2의 아날로그 스위치와 상기 아날로그 신호를 샘플하기 위해 상기 여러개의 제2의 아날로그 스위치와 상기 하나의 아날로그 스위치에 서로 다른 타이밍으로 신호를 인가하는 제어신호 발생수단을 포함하는 아날로그 스위치회로.
- 특허청구의 범위 제14항에 있어서, 상기 하나의 아날로그 스위치는 서로 다른 극성의 변환기를 서로 병렬로 접속한 클럭크드 변환기를 구비하는 아날로그 스위치.
- 특허청구의 범위 제15항에 있어서, 상기 아날로그 스위치회로는 또, 상기 클럭크드 인버터에 접속된 제2의 클럭크드 인버터를 형성하도록 서로 직렬 접속된 여러개의 트랜지스터를 포함하고, 상기 제어신호 발생수단은 상기 하나의 아날로그 수위치를 제1의 소정기간동안 인에이블하는 제1의 클럭 수단과 상기 여러개의 제2의 아날로그 스위치를 상기 제1의 소정기간 보다 긴 제2의 소정 기간동안 인에이블하는 제2의 클럭수단을 구비하며, 상기 제2의 클럭크드 인버터는 그의 입출력 사이에 부귀환을 형성하도록 접속된 입력 및 출력을 갖고, 상기 제어 수단은 또, 상기 제2의 클럭크드 인버터에 접속되고 상기 제1의 소정 기간의 종료후 상기 제2의 클럭크드 인버터를 제3의 소정기간동안 인에이블하는 제3의 클럭 수단을 구비하는 아날로그스위치 회로.
- 특허청구의 범위 제15항에 있어서, 상기 제3의 소정 기간은 상기 제1및 제2의 소정기간에 비해서 훨신짧은 아날로그 스위치 회로.
- 아날로그 신호를 받아서 상기 아날로그 신호값에 대응하는 디지탈 출력신호를 출력하는 아날로그-디지탈변환기에 있어서, 여러개의 샘플홀드회로, 제어신호에 응답해서 입력 아날로그 신호를 상기 여러개의 샘플홀드회로에 인가하고, 상기 여러개의 샘플홀드회로에 각각 접속된 여러개의 스위치 및 상기 여러개의 스위치에 공통으로 접속되고 상기 아날로그 신호를 받을수 있는 하나의 스위치를 구비하는 스위치 수단과, 상기 아날로그 신호를 샘플하도록 상기 하나의 스위치 및 상기 여러개의 스위치에 서로 다른 타이밍으로 신호를 인가하는 제어신호 발생수단을 포함하는 아날로그-디지탈 변환기.
- 영상신호의 디지탈 변환 및 신호처리를 실행하는 영상신호 처리장치에 있어서, 상기 영상신호를 발생하는 회로, 상기 아날로그 영상신호를 받아서 상기 아날로그 영상신호 값에 대응하는 디지탈 출력신호를 출력하는 아날로그-디지탈 변환기와 상기 디지탈 출력신호를 포함하며, 상기 아날로그-디지탈 변환기는 서로 병렬로 접속된 입력을 가진 여러개의 샘플홀드회로를 각각 가진 여러개의 세트, 제어신호에 응답해서 상기 여러개의 샘플홀드회로의 병렬 접속점에 입력 아날로그 신호를 인가하는 아날로그 스위치와 상기 여러개의 세트의 출력에 각각 접속되어 상기 여러개의 샘플 홀드회로의 출력신호를 2진 신호로 변환하는 여러개의 인코더를 포함하는 연상신호 처리장치.
- 특허청구의 범위 제19항에 있어서, 또 상기 여러개의 샘플홀드회로의 출력에 접속된 커패시터를 포함하며, 상기 여러개의 샘플홀드회로의 각각은 제2의 아날로그 스위치와 커패시터의 직렬 접속을 구비하는 영상신호 처리장치.참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP90-251399 | 1990-09-20 | ||
JP2251399A JP2952786B2 (ja) | 1990-09-20 | 1990-09-20 | Ad変換器 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR920007357A true KR920007357A (ko) | 1992-04-28 |
KR0173858B1 KR0173858B1 (ko) | 1999-04-01 |
Family
ID=17222268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910016095A KR0173858B1 (ko) | 1990-09-20 | 1991-09-16 | 아날로그-디지털 변환방법 및 장치 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5247301A (ko) |
JP (1) | JP2952786B2 (ko) |
KR (1) | KR0173858B1 (ko) |
Families Citing this family (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
IT1229752B (it) * | 1989-05-17 | 1991-09-10 | Sgs Thomson Microelectronics | Convertitore analogico/digitale ad elevata velocita'. |
US5638072A (en) * | 1994-12-07 | 1997-06-10 | Sipex Corporation | Multiple channel analog to digital converter |
US5726653A (en) * | 1996-01-22 | 1998-03-10 | Industrial Technology Research Institute | Tri-step analog-to-digital converter |
SE513044C2 (sv) * | 1997-12-29 | 2000-06-26 | Ericsson Telefon Ab L M | Analog-digitalomvandlare med global klocka och global strömställare |
JP4074023B2 (ja) | 1999-01-26 | 2008-04-09 | 富士通株式会社 | 半導体集積回路 |
KR100588751B1 (ko) * | 1999-12-28 | 2006-06-13 | 매그나칩 반도체 유한회사 | 이미지 센서를 위한 아날로그-디지털 변환 장치 |
US6483448B2 (en) * | 2000-06-28 | 2002-11-19 | Texas Instruments Incorporated | System and method for reducing timing mismatch in sample and hold circuits using an FFT and decimation |
US6518907B2 (en) * | 2000-11-27 | 2003-02-11 | Micron Technology, Inc. | System with high-speed A/D converter using multiple successive approximation cells |
US6459400B1 (en) * | 2000-12-01 | 2002-10-01 | Stmicroelectronics, Inc. | Apparatus for high speed analog-to-digital conversion by localizing an input voltage to a voltage range |
JP3493187B2 (ja) * | 2001-06-13 | 2004-02-03 | 松下電器産業株式会社 | 逐次比較型a/d変換器 |
US6549150B1 (en) | 2001-09-17 | 2003-04-15 | International Business Machines Corporation | Integrated test structure and method for verification of microelectronic devices |
JP2004194066A (ja) * | 2002-12-12 | 2004-07-08 | Fujitsu Ltd | 増幅回路、比較回路、及びad変換回路 |
JP2005026805A (ja) * | 2003-06-30 | 2005-01-27 | Renesas Technology Corp | 半導体集積回路 |
US7042174B1 (en) * | 2004-08-09 | 2006-05-09 | National Semiconductor Corporation | Method of generating independent top and bottom corners correction using one 4th order function |
JP4705858B2 (ja) * | 2006-02-10 | 2011-06-22 | Okiセミコンダクタ株式会社 | アナログ・ディジタル変換回路 |
US7515083B2 (en) | 2006-12-18 | 2009-04-07 | Industrial Technology Research Institute | Analog-to-digital converting system |
JP2012227775A (ja) * | 2011-04-20 | 2012-11-15 | Sony Corp | アナログデジタル変換器および信号処理システム |
TWI462487B (zh) | 2011-12-23 | 2014-11-21 | Ind Tech Res Inst | 類比數位轉換裝置及其轉換方法 |
JP7211010B2 (ja) * | 2018-10-31 | 2023-01-24 | セイコーエプソン株式会社 | 半導体集積回路、電子機器及び移動体 |
KR102680880B1 (ko) | 2021-12-03 | 2024-07-03 | 김영석 | 에어컨 방석 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3697978A (en) * | 1970-10-19 | 1972-10-10 | Singer Co | Analog-to-digital converter |
JPS6165623A (ja) * | 1984-09-07 | 1986-04-04 | Nippon Telegr & Teleph Corp <Ntt> | Cmosセレクタ回路 |
US4612531A (en) * | 1985-02-12 | 1986-09-16 | Rca Corporation | Intermeshed resistor network for analog to digital conversion |
US4745393A (en) * | 1985-09-25 | 1988-05-17 | Hitachi, Ltd | Analog-to-digital converter |
JPS6396800A (ja) * | 1986-10-13 | 1988-04-27 | Sony Corp | Cmosサンプルホ−ルド回路 |
JPS63157522A (ja) * | 1986-12-22 | 1988-06-30 | Yokogawa Electric Corp | 直並列型a/d変換器 |
JPH0773214B2 (ja) * | 1988-07-30 | 1995-08-02 | ソニー株式会社 | アナログデイジタル変換回路 |
JPH0267817A (ja) * | 1988-09-02 | 1990-03-07 | Yamaha Corp | Cmosアナログスイッチ |
JPH03179920A (ja) * | 1989-12-08 | 1991-08-05 | Mitsubishi Electric Corp | サンプルホールド回路装置 |
-
1990
- 1990-09-20 JP JP2251399A patent/JP2952786B2/ja not_active Expired - Lifetime
-
1991
- 1991-09-16 KR KR1019910016095A patent/KR0173858B1/ko not_active IP Right Cessation
- 1991-09-17 US US07/761,262 patent/US5247301A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH04129424A (ja) | 1992-04-30 |
US5247301A (en) | 1993-09-21 |
JP2952786B2 (ja) | 1999-09-27 |
KR0173858B1 (ko) | 1999-04-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920007357A (ko) | 아날로그-디지털 변환 방법 및 장치 | |
KR101448917B1 (ko) | 의사 멀티플 샘플링 방법을 사용하는 아날로그-디지털 변환장치 및 방법 | |
US5689257A (en) | Skewless differential switch and DAC employing the same | |
US7746521B2 (en) | Analog-to-digital conversion in CMOS image sensor | |
US10778242B2 (en) | Analog-to-digital converter device | |
EP3606043B1 (en) | Analog-to-digital converter circuit, image sensor, and analog-to-digital conversion method | |
JPH0810830B2 (ja) | アナログ―ディジタル変換器 | |
US7154423B2 (en) | Successive approximation A/D converter comparing analog input voltage to reference voltages and a comparator for use therein | |
CN110521125B (zh) | 模拟-数字转换器电路和模拟-数字转换方法 | |
KR100843194B1 (ko) | 램프신호 발생회로 | |
US10812098B1 (en) | Analog-to-digital converter decision control | |
US4973975A (en) | Initial potential setting circuit for a sample/hold circuit associated with an A/D converter | |
JPH0681048B2 (ja) | A/d変換器 | |
US9007252B1 (en) | Analog to digital conversion method and related analog to digital converter | |
US5696510A (en) | Double-input analog-to-digital converter using a single converter module | |
CA2494264A1 (en) | Switched capacitor system, method, and use | |
JP2001267925A (ja) | 逐次比較型ad変換器 | |
US10812099B2 (en) | Ad converter and image sensor | |
KR102089872B1 (ko) | 커패시터가 직렬로 연결된 d/a 변환기를 사용한 축차 근사 a/d변환기 | |
JPH0212416B2 (ko) | ||
WO2020233818A1 (en) | Voltage to time converter, analog to digital converter, and method for converting an analog voltage | |
KR950022158A (ko) | 아날로그/디지탈 플래시 변환용 병합 디코딩 회로 | |
KR102140007B1 (ko) | 연속 근사 레지스터 아날로그 디지털 변환기 및 이를 이용한 아날로그 디지털 변환 방법 | |
US11757460B2 (en) | Analog-to-digital converter | |
US9386246B2 (en) | Photoelectric conversion device and image sensor |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20011030 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |