KR950022158A - 아날로그/디지탈 플래시 변환용 병합 디코딩 회로 - Google Patents
아날로그/디지탈 플래시 변환용 병합 디코딩 회로 Download PDFInfo
- Publication number
- KR950022158A KR950022158A KR1019940032517A KR19940032517A KR950022158A KR 950022158 A KR950022158 A KR 950022158A KR 1019940032517 A KR1019940032517 A KR 1019940032517A KR 19940032517 A KR19940032517 A KR 19940032517A KR 950022158 A KR950022158 A KR 950022158A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- circuit
- analog input
- analog
- digital
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/36—Analogue value compared with reference values simultaneously only, i.e. parallel type
- H03M1/361—Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M7/00—Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
- H03M7/14—Conversion to or from non-weighted codes
- H03M7/16—Conversion to or from unit-distance codes, e.g. Gray code, reflected binary code
- H03M7/165—Conversion to or from thermometric code
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
본 발명은 아날로그 입력 신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로레 관한 것이다. 상기 회로는 주로 프래시 기술(flash technology)에 채용되며, 종래 플래시 변환기 보다 효율적이고 보다 빠르고 아날로그 신호의 디지탈 표현을 발생할 수 있다. 상기 회로는 그 사이에 다수의 노드를 형성하도록 두 기준 전압 사이에 직렬로 연결된 다수의 저항기를 포함한다. 다수의 비교기는 각각 다수노드중 한 노드에 연결된 제1입력과 아날로그 입력 신호에 연결된 제2입력을 갖는다, 따라서, 각각의 비교기는 비교기의 출려거에서 제1및 제2보상보형 출력신호를 발생하도록 아날로그 입력 신호를 상기 노드중 한 조드에서의 전위에 비교한다. 다음에 상보형 출력은 다수의 디지탈 출력 라인과 디지탈 출력 라인에 직접 연결된 스위치를 갖는 디코드 회로레 인가된다. 제1및 제2상보형 출력은 제1및 제2상보형 출력 신호에 응답하여 디지탈 출력 라인을 제1또는 제2논리 상태로 전환하며, 그에 따라 아날로그 입력 신호의 디지탈 표현을 발생시킨다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명의 적절한 실시예에 따른 플래시 변환기(300)의 고레벨 블럭도.
Claims (6)
- 아날로그 입력 신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로에 있어서, 다수의 노드에 인가되는 다수의 다른 기준 전압과, 각각 제1및 제2입력과 제1및 제2상보형 출력을 가지는 다수의 비교기로서, 상기 제1입력 각각은 상기 다수 노드중 한 노드에 연결되고 상기 제2입력 각각은 아날로그입력 신호에 연결되며, 각각의 비교기가 상기 제1및 제2상보형 출력에서 각각 제1및 제2상보형 출력 신호를 발생하도록 상기 노드중 대응하는 한 노드에서의 전위(voltagepotential)에 아날로그 입력 신호를 비교하는, 상기 다수의 비교기, 및 다수의 디지탈 출력 라인과, 상기 제1및 제2상보형 출력중 선택 출력과 상기 디지탈 출력 라인에 직접 연결되어 상기 제1및 제2상보형 출력 신호에 응답하여 상기 디지탈 출력 라인을 제1 또는 제2논리 상태로 전환하는 스위치를 가지며, 그에 따라 아날로그 입력 신호의 디지탈 표현을 발생하는 디코드 회로를 구비하는, 아날로그 입력 신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로.
- 제1항에 있어서, 상기 스위치는 N형 및 P형의 상보형 금속 산화물 실리콘 트랜지스터인, 아날로그 입력신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로.
- 아날로그 입력 신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로에 있어서, 두개의 다른 기준 전압사이에 직렬로 연결되어, 그들간에 다수의 노드를 형성하게 되는 다수의 저항기와, 각각 제1및 제2입력 단자와 제1및 제2상보형 출력 단자를 가지는 다수의 비교기로서, 상기 제1입력 단자 각각은 상기 다수 노드중 한 노드에 연결되고 상기 제2입력 단자 각각은 아날로그 입력 신호에 연결되며, 각각의 비교기가 상기 제1및 제2상보형 출력단자에서 각각 제1및 제2상보형 출력 신호를 발생하도록 상기 노드중 대응하는 노드에서의 전위에 아날로그 입력신호를 비교하는 상기 다수의 비교기, 및 다수의 디지탈 출력 라인과, 사어기 제1및 제2상보형 출력 단자중 선택단자와 상기 디지탈 출력 라인에 직접 연결되어 상기 제1 및 제2상보형 출력 신호에 응답하여 상기 디지탈 출력라인을 제1또는 제2논리 상태로 전환하는 스위치를 가지며, 그에 따라 아날로그 입력 신호의 디지탈 표현을 발생하는 디코드 회로를 구비하며, 그로써, 종래의 회로보다 더욱 효율적이며, 보다 빠르게 아날로그 신호의 디지탈 표현을 발생시킬 수 있게되는, 아날로그 입력 신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로.
- 제3항에 있어서, 상기 스위치는 N형 및 P형의 상보형 금속 산화물 실리콘 트랜지스터인, 아날로그 입력신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로.
- 제3항에 있어서, 상기 회로는 플래시 변환기인, 아날로그 입력 신호를 아날로그 신호의 디지탈 표현으로 변환하는 회로.
- 아날로그 입력 전압 신호를 그와 동등한 디지탈로 나타내는 디지탈 신호로 변환하는 방법에 있어서, 유일전압 셋을 발생하는 단계와, 유일 전압 셋을 아날로그 입력 전압 신호에 비교하는 단계와, 상기 비교에 기초하여 서모미터 코드를 바러생하는 단계, 및 그 출력 라인에 아날로그 입력 신호와 동등한 디지탈이 발생되도록 디코딩 회로의 각각의 출력 라인이 논리 1신호 또는 논리0신호를 바러생하게 하는 상기 서보미터 코드를 다수의 출력라인 에 연결된 스위치를 갖는 회로에 직접 공급하는 단계를 구비하는, 디지탈 신호로의 아날로그 입력 전압 신호 변환방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/163,956 US5489905A (en) | 1993-12-08 | 1993-12-08 | Merged decoding circuit for analog-to-digital flash conversion |
US163,956 | 1993-12-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR950022158A true KR950022158A (ko) | 1995-07-28 |
Family
ID=22592356
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940032517A KR950022158A (ko) | 1993-12-08 | 1994-12-02 | 아날로그/디지탈 플래시 변환용 병합 디코딩 회로 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5489905A (ko) |
EP (1) | EP0658006A1 (ko) |
JP (1) | JPH07202699A (ko) |
KR (1) | KR950022158A (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5644312A (en) * | 1994-11-30 | 1997-07-01 | Analog Devices, Inc. | Rom encoder circuit for flash ADC'S with transistor sizing to prevent sparkle errors |
KR0174499B1 (ko) * | 1995-10-13 | 1999-04-01 | 김광호 | 비교기의 입력 바이어스전류가 보상된 아날로그 디지탈 변환기 |
JPH11103253A (ja) | 1997-09-29 | 1999-04-13 | Nec Corp | アナログ−デジタル変換器 |
US6081219A (en) * | 1998-05-05 | 2000-06-27 | Lucent Technology, Inc. | Power saving arrangement for a flash A/D converter |
US6798737B1 (en) * | 1999-10-06 | 2004-09-28 | Texas Instruments Incorporated | Use of Walsh-Hadamard transform for forward link multiuser detection in CDMA systems |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4737766A (en) * | 1986-09-12 | 1988-04-12 | North American Philips Corporation, Signetics Division | Code converter with complementary output voltages |
US4860011A (en) * | 1986-10-27 | 1989-08-22 | Brooktree Corporation | Flash analog-to-digital converter |
JPH07118656B2 (ja) * | 1988-02-15 | 1995-12-18 | 三菱電機株式会社 | エンコード回路 |
US5237326A (en) * | 1989-02-02 | 1993-08-17 | Samsung Electronics Co., Ltd. | Flash type analog-to-digital converter having MOS comparators |
US5260706A (en) * | 1990-03-29 | 1993-11-09 | Samsung Electronics Co., Ltd. | Priority encoder |
-
1993
- 1993-12-08 US US08/163,956 patent/US5489905A/en not_active Expired - Lifetime
-
1994
- 1994-11-30 EP EP94308884A patent/EP0658006A1/en not_active Withdrawn
- 1994-12-02 KR KR1019940032517A patent/KR950022158A/ko active IP Right Grant
- 1994-12-07 JP JP6330349A patent/JPH07202699A/ja active Pending
Also Published As
Publication number | Publication date |
---|---|
US5489905A (en) | 1996-02-06 |
JPH07202699A (ja) | 1995-08-04 |
EP0658006A1 (en) | 1995-06-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970013784A (ko) | 디지탈-아날로그 변환회로 | |
KR920007357A (ko) | 아날로그-디지털 변환 방법 및 장치 | |
KR910005586A (ko) | 사다리형 저항회로를 갖는 디지탈/아날로그 변환기 | |
EP0262664A2 (en) | Analog-digital converter | |
KR920013936A (ko) | 고속 아날로그-디지탈 변환기 | |
KR950022158A (ko) | 아날로그/디지탈 플래시 변환용 병합 디코딩 회로 | |
KR920017373A (ko) | 아날로그 디지탈 변환회로 | |
US5734342A (en) | Analog-to-digital converter for generating a digital N-bit Gray code | |
US6040709A (en) | Ternary signal input circuit | |
KR910017781A (ko) | 디지탈 투 아날로그 컨버터내의 양극성 영점에서 주요 비트 전송 에러를 제거하는 회로 및 방법 | |
KR880011802A (ko) | 반도체장치 | |
KR890013767A (ko) | biCMOS 인터페이스 회로 | |
KR100505599B1 (ko) | 1통로2채널을갖는디지털-아날로그변환회로 | |
CN117176154B (zh) | 数模转换器及芯片 | |
JPH04129332A (ja) | 逐次比較型a/d変換装置 | |
JP3382818B2 (ja) | D/a変換器のテスト回路 | |
US6335697B1 (en) | Simplified method of binary/thermometric encoding with an improved resolution | |
KR970031360A (ko) | 병렬비교기형 아날로그/디지탈 변환기 | |
KR100186339B1 (ko) | 최대값/최소값 선별회로 | |
JPS5935530B2 (ja) | アナログ・デジタル変換器 | |
SU750726A1 (ru) | Аналого-цифровой преобразователь | |
KR0164809B1 (ko) | 아날로그-디지탈 컨버터회로 | |
SU575769A1 (ru) | Многопороговое сравнивающее устройство | |
KR0183780B1 (ko) | 디지탈/아날로그 변환기의 스위치회로 | |
JPH10190464A (ja) | 逐次比較型a/d変換器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
NORF | Unpaid initial registration fee |