KR910005367B1 - Crt/플라즈마 디스플레이 장치용 디스플레이 콘트롤러 - Google Patents

Crt/플라즈마 디스플레이 장치용 디스플레이 콘트롤러 Download PDF

Info

Publication number
KR910005367B1
KR910005367B1 KR1019880007432A KR880007432A KR910005367B1 KR 910005367 B1 KR910005367 B1 KR 910005367B1 KR 1019880007432 A KR1019880007432 A KR 1019880007432A KR 880007432 A KR880007432 A KR 880007432A KR 910005367 B1 KR910005367 B1 KR 910005367B1
Authority
KR
South Korea
Prior art keywords
display
crt
palette
display device
data
Prior art date
Application number
KR1019880007432A
Other languages
English (en)
Other versions
KR890001012A (ko
Inventor
히로끼 젠다
Original Assignee
가부시기가이샤 도시바
아오이 죠이찌
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP62276054A external-priority patent/JPH0616227B2/ja
Priority claimed from JP62276070A external-priority patent/JPH01105293A/ja
Priority claimed from JP62276055A external-priority patent/JPH0616228B2/ja
Priority claimed from JP62276056A external-priority patent/JP2656267B2/ja
Application filed by 가부시기가이샤 도시바, 아오이 죠이찌 filed Critical 가부시기가이샤 도시바
Publication of KR890001012A publication Critical patent/KR890001012A/ko
Application granted granted Critical
Publication of KR910005367B1 publication Critical patent/KR910005367B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • G06F3/1423Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display
    • G06F3/1431Digital output to display device ; Cooperation and interconnection of the display device with other functional units controlling a plurality of local displays, e.g. CRT and flat panel display using a single graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • G09G5/06Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed using colour palettes, e.g. look-up tables
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/363Graphics controllers
    • G09G5/366Graphics controllers with conversion of CRT control signals to flat panel control signals, e.g. adapting the palette memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/02Graphics controller able to handle multiple formats, e.g. input or output formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Graphics (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Remote Sensing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Digital Computer Display Output (AREA)

Abstract

내용 없음.

Description

CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러
제1도는 본 발명에 따른 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러 실시예를 도시한 블록도.
제2도는 제1도의 실시예에 사용된 주메모리의 메모리 맵을 도시한 도면.
제3도는 제1도에 도시된 팔레트 배열을 도시한 도면.
제4도는 제1도에 도시된 플라즈마 디스플레이 장치의 인터페이스에 대한 상세블록도.
제5도는 제1도에 도시된 PD 세팅 제어회로를 상세히 도시한 블록도.
제6a도와 제6b도는 제1도에 도시된 실시예의 동작을 도시하는 플로우챠트.
제7도는 본 발명의 제2실시예를 도시한 블록도.
제8도는 본 발명의 제3실시예를 도시한 블록도.
제9도는 본 발명의 제4실시예를 도시한 블록도.
제10도는 제9도에 도시된 실시예에서의 각 팔레트 배열과 이 팔레트를 사용하는 컬러-계조변환 동작을 설명하기 위한 도면.
제11a도와 제11b도는 제9도에 도시된 실시예에서 처리되는 디스플레이 동작을 도시한 플로우챠트.
제12도는 제5실시예에서의 각 팔레트 배열과 상기 팔레트를 사용하는 컬러-계조변환 동작을 설명하기 위한 도면.
제13a도 내지 제13c도는 제12도에 도시된 실시예에서의 CRT 및 PDP 디스플레이 휘도특성과 이 특성에 따른 PDP 팔레트내의 보정팔레트 데이타 세트를 각기 도시한 도면.
제14도는 본 발명의 제6실시예를 도시한 블록도.
제15도는 제14도의 실시예에서 셋업 RAM의 처리에 대한 플로우챠트.
제16a도와 제16b도는 CRT 디스플레이에 따른 정상 디스플레이 생략값(D. PDP(N))과 고휘도 디스플레이값(D. PDP(R))에서 계조와 휘도레벨간의 관계를 도시한 도면.
제17a도는 CRT 디스플레이와 일치하는 정상 디스플레이 생략값(D. PDP(N))을 기초로 한 계조디스플레이중의 휘도-계조레벨 세팅 순서를 도시한 도면.
제17b도는 CRT 디스플레이와 일치하는 역 디스플레이 생략값(D. PDP(R))을 기초로한 계조디스플레이중의 휘도-계조레벨 세팅순서를 도시한 도면.
* 도면의 주요부분에 대한 부호의 설명
1 : CPU 3 : 시스템 버스
5 : CRT 팔레트 데이타 버퍼 7 : PDP 팔레트 데이타 버퍼
12 : CRT 팔레트 14 : PDP 팔레트
15 : V-RAM 24 : 셋업 RAM
본 발명은 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러에 관한 것이다.
마이크로컴퓨터가 개발됨에 따라, 다양한 퍼스널 컴퓨터가 개발되었다. 이러한 마이크로컴퓨터의 디스플레이 장치는 플라즈마 디스플레이 장치를 사용한다. 이 플라즈마 디스플레이 장치는 CRT 디스플레이 장치용 디스플레이 콘트롤러(이하 CRT 콘트롤러로 언급됨)에 의해 제어된다.
한편, 디스플레이 장치로는 음극선관(CRT) 디스플레이 장치가 널리 사용되었다. 따라서, 다양한 응용프로그램들이 상기 CRT 디스플레이 장치에 맞게 개발되었었다. 이러한 소프트웨어 자원에 효과적인 요구가 발생되었다. 즉, 플라즈마 디스플레이 장치는 주 디스플레이 장치로서 사용되고 CRT 디스플레이 장치는 선택적으로 사용될 수 있는 것이므로, 이 2가지 유형의 디스플레이 장치들은 응용프로그램에 따라 선택적으로 사용된다. 이 경우에 있어서 CRT 디스플레이 장치용 응용 프로그램이 플라즈마 디스플레이 장치를 사용하여 디스플레이 될때, 컬러 디스플레이에는 때때로 방해를 받는다.
일부 장치에 있어서, 플라즈마 디스플레이 장치의 계조(gradation)는 컬러 데이타를 표시시키기 위해 변경된다. 그러나, 계조 디스플레이가 종래의 플라즈마 디스플레이 장치에서 실행될때, 디스플레이 도트들은 얇아지거나 혹은 인접한 도트들이 온/오프되어 제조를 변경시키는 것에 의해 계조 레벨을 1/2까지 떨어뜨릴수도 있다. 그러나, 이와 같은 의사(pseudo)계조 디스플레이 수단은 다른 컬러 데이타에 대응하는 계조를 변경시킬 수 있다.
컬러 디스플레이상에 표시된 컬러 데이타가 계조 변경에 의해 플라즈마 디스플레이 상에 표시될때와 CRT를 이용한 컬러 디스플레이가 단일의 디스플레이 콘트롤러에 의해 제어될때, 상기 CRT의 디스플레이 휘도 레벨이 변경없이 그대로 플라즈마 디스플레이 장치에 사용되면 다음과 같은 문제가 제기된다.
특히, PDP의 휘도는 정상적으로 CRT의 휘도보다 낮다. 따라서, 만약 PDP의 휘도 레벨이 CRT의 휘도 레벨처럼 정상값보다 높게 설정되면 정상 디스플레이의 휘도가 감소되어 디스플레이 스크린을 보는 것이 어렵게 된다.
본 발명의 목적은 CRT/플라즈마 디스플레이 장치 즉, 응용 프로그램이 컬러 데이타와 일치하는 CRT디스플레이 장치에 맞게 발생되는 컬러 CRT 디스플레이 장치와, 계조 레벨들을 변경시켜 프로그램을 디스플레이하여 컬러데이타가 서로 구별될 수 있는 플라즈마 디스플레이 장치에 사용되는 디스플레이 콘트롤러를 제공하고자 하는 것이다.
상기 목적을 달성하기 위해, 본 발명에 따른 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러는 CRT 디스플레이 장치의 디스플레이 컬러 변환 팔레트 데이타 또는 플라즈마 디스플레이 장치용 계조 디스플레이 팔레트 데이타를 세트하는 단일의 팔레트 수단; CRT 및 플라즈마 디스플레이 장치중 하나를 디스플레이 장치로서 선택하기 위한 선택수단; 선택된 디스플레이 장치로 하여금 세트된 디스플레이 타이밍 파라미터와 일치하는 디스플레이스 시간에서 단일 팔레트 수단내의 팔레트 데이타 세트를 표시하기 위해, 디스플레이 장치 선택수단에 의해 선택된 디스플레이 장치의 디스플레이 타이밍 파라미터를 세트하는 CRT 콘트롤러 수단과; 이 CRT 콘트롤러 수단내의 디스플레이 장치 선택수단에 의해 선택된 디스플레이 장치와 대응하는 디스플레이 타이밍 파라미터를 세팅하고 단일의 팔레트 수단내의 대응 팔레트 데이타를 세팅하기 위한 팔레트 데이타 세팅수단을 구비한다.
이하 도면을 참조하여 본 발명에 대해 설명한다.
제1도는 본 발명의 일실시예를 도시한 블록도이다. 제1도중 중앙처리유닛(CPU)(1)은 시스템버스(3)에 접속된다. 상기 CPU(1)는 16비트 또는 32비트의 단일 칩 마이크로 컴퓨터를 구비한다. 시스템버스(3)는 CRT 팔레트 데이타 버퍼(5)와 PDP 팔레트 데이타 버퍼(7)에 접속된다. CRT 팔레트 데이타 버퍼(5)는 컬러 CRT 디스플레이(CRT)(19)용 팔레트 데이타를 일시적으로 기억한다. PDP 팔레트 데이타 버퍼(7)는 플라즈마 디스플레이(PDP)(21)를 일시적으로 기억한다. 팔레트(13)는 시스템 버스(3)를 통해 CPU(1)에 접속되고 CRT 또는 PDP 팔레트 데이타를 기억한다. 특히 사용중인 디스플레이 장치가 CRT(19)일때, CRT 팔레트 데이타는 CPU(1)에 의해 버퍼(5)로부터 판독되고 시스템 버스(3)를 통해 팔레트(11)에서 세트된다. 비데오 RAM(이하 V-RAM이라 약칭함)(15)은 시스템 버스(3)를 거쳐 CPU(1)에 접속되고 팔레트(13)에도 접속된다. 이 실시예에 있어서, V-RAM(15)은 4비트 평면을 구비한다. 따라서, V-RAM(15)은 16세트의 컬러 데이타를 팔레트(13)에 공급한다. CRT 팔레트 데이타가 팔레트(13)에서 세트될때, 팔레트(13)는 상기 V-RAM(15)으로부터 공급된 16세트의 컬러 데이타를 기초로해서 16컬러-64컬러 변환을 실행한다. 한편, PDP 팔레트 데이타가 팔레트(13)에서 세트될때, 팔레트(13)는 16컬러-4계조의 컬러-계조변환을 실행한다.
BIOS. ROM(17)은 버퍼들(5,7)에서 세트된 초기값(생략값 : default values)을 기억한다. CRT(19)는 팔레트(13)에 접속되어, 팔레트(13)에 의해 컬러 변환된 6-비트 디스플레이 데이타에 응답하여 64컬러로 컬러 디스플레이를 실행한다. CRT 콘트롤러(CRTC)(25)는 디스플레이 타이밍 레지스터(27)에서 세트된 파라미터(이하 PD라 함)들을 발생하는 디스플레이 타이밍 신호에 따라 CRT(19)와 PDP(21)를 선택적으로 구비한다. 상기 PD들은 시스템 버스(3)를 거쳐 CPU(1)에 접속된 타이밍 파라미터 세팅 제어회로(29)에 의해 레지스터(27)에 세트된다.
팔레트 데이타 및 각종 지령을 입력시키는 키보드(16)와 역디스플레이(후술함)에 사용되는 셋업 RAM(24)은 시스템 버스(3)를 거쳐 CPU(1)에 접속된다.
제2도는 주 메모리와 BIOS. ROM(17)에 대한 메모리 맵을 도시한 것이다. 제2도에 도시된 바와 같이, 버퍼들(5,7) 팔레트(13) 및 V-RAM(15)은 주 메모리에 할당된다. 버퍼(5,7)에서 세트된 초기값(D.CRT 및 D. PDP)세트는 각기 BIOS. ROM(17)에 할당된다.
제3도는 제1도에 도시된 팔레트(13)의 배열을 도시한 것이다. 제3도에 도시한 바와 같이 팔레트(13)은 6-비트 디스플레이 데이타를 CRT(19)에 보낸다. 6-비트 디스플레이 데이타는 적색비트(R), 녹색비트(G), 청색비트(B) 및 상기 각 R, G, B 비트용 보충바트들(SR, SG 및 SB)로 구성된다. 팔레트(13)도 6-비트 디스플레이 데이타의 두 비트들(R 비트 및 G 비트)을 출력한다.
제4도는 PDP 인터페이스(23)의 상세한 블록도이다. 제4도에 도시된 바와 같이, PDP 인터페이스(23)는 직-병렬 변환기를 (33,35), 수평동기(HSYNC) 제어회로(37)를 구비한다. 팔레트(13)로부터 입력된 PDP 디스플레이 데이타 R 및 G(두비트)는 PH와 PL1내지 PL4를 거쳐 4비트 데이타(4개의 연속 픽셀에 대해)로 각기 변환되고 변환된 데이타는 4-계조 디스플레이 구동기(도시되지 않았음)를 거쳐 4-계조 디스플레이 데이타로서 PDP(21)에 공급된다.
제5도는 CRTC(25)의 레지스터(27)에서 PD들을 세팅할 수 있는 PD 세팅제어회로(29)의 배열을 도시한 블록도이다. PD들이 레지스터(27)에 세트되었을때, CPU(1)는 CRTC(25)의 I/O 장치 어드레스를 시스템 버스(3)에 출력한다. I/O 장치 어드레스는 디코더(43)에 의해 디코더되고, 클록신호는 플립-플롭(45)의 클록입력단자에 공급된다. CPU(1)는 플립 플롭(45)의 D 입력 단자에 인에이블 신호(E)도 공급한다. 그 결과, 플립 플롭(45)은 세트된다. 플립 플롭(45)의 Q 출력은 AND 게이트(41)의 다른 입력단자에 공급된다. 동시에, CPU(1)는 PD들을 CRTC(25)에 공급한다. AND 게이트(41)로부터 출력된 파라미터 세팅지령을 발생하는 디스플레이 타이밍 신호들에 응합해서, 상기 PD들은 CRTC(25)내의 레지스터(27)에서 세트된다.
전술한 기술내용에 따른 본 발명의 일실시예는 제6a도 및 제6b도에 도시된 플로우챠트를 참조하여 설명하겠다. 제1도에 도시된 실시예가 작동될때, CPU(1)는 버퍼들(5,7)에 세트될 초기값들(D. CRT와 D. PDP)을 각기 판독해내고, 시스템 버스(3)를 통해 버퍼들(5,7)에서 상기 값들을 로드한다(단계 47). 디스플레이 선택설계 지령이 키보드(16)에 입력되지 않았을때 또는 PDP(21)의 새로운 선택 설계지령이 입력되었을때, CPU(1)는 버퍼(7)에 기억된 팔레트 데이타를 판독해내고 시스템 버스(3)를 통해 팔레트(13)에 상기 데이타를 로드한다(단계 49). 단계(51)에서, CPU(1)는 팔레트(13)를 사용하여 V-RAM(15)으로부터 공급된 컬러 데이타(16컬러)를 4계조로 변환하고, 변환된 데이타를 PDP(21)에 표시한다. 이 경우에 있어서, CPU(1)는 제어회로(29)를 구동하고, 레지스터(27)에 PD들을 세트한다. 특히, CRTC(25)가 AND게이트(41)(제5도에 도시됨)를 통해 CPU(1)로부터 공급된 디스플레이 타이밍 세팅 지령(A)를 수신할때, CRTC(25)는 시스템 버스(3)를 통해 세트될 새로운 디스플레이 모드의 PD들을 수신하고 이 PD들을 내부레지스터(27)에 세트한다. 따라서, CRTC(25)는 PD세트를 기초로 해서 디스플레이 타이밍 신호들(DD)를 생성하고, 상기 디스플레이 타이밍 신호에 동기해서 V-RAM(15)으로부터 디스플레이 데이타를 판독해낸다. 이 경우에 있어서, 온/오프-제어 AND 게이트(41)용 플램플롭(45)은 래치 타이밍 신호(C)와 동기해서 CPU(1)로부터 공급된 인에이블/디스에이블 데이타 W/D를 래치한다. 플립플롭(45)이 리세트 상태 즉, E/D 데이타가 "0"을 유지할때, AND 게이트(41)는 디스플레이 타이밍 세팅 지령 A(A=1)의 출력을 금한다. 플립플롭(45)이 세트상태 즉, E/D 데이타가 "1"을 유지할때, AND 게이트(41)는 디스플레이 타이밍 세팅지령의 출력금지를 취소시킨다.
이와 같은 방식으로 팔레트(13)에 팔레트 데이타가 로드되었을때 대응 디스플레이(PDP 21 또는 CRT 19)의 PD들은 CPU(1)의 제어하에서 제어회로(29)의 타이밍 제어에 따라 CRTC(25) 의 레지스터(27)에 세트된다. 디스플레이 데이타는 PD들에 따라 발생된 디스플레이 타이밍 신호들을 근거로 해서 V-RAM(15)으로 판독된다.
V-RAM(15)으로부터 판독되어 팔레트(13)에 의해 16컬러에서 4계조로 계조변환되는 2-비트 PDP 디스플레이 데이타(R 및 G)는 PDP 인터페이스(23)에 공급된다. PDP 인터페이스(23)에서 두 비트 즉, R 및 G 비트들은 직/병렬 변환기(33,35)에 의해 4-비트 데이타 PH1-PH4 및 PL1-PL4로 변환된다. 그 결과, 8-비트 디스플레이 데이타 즉, 4 픽셀 및 4계조 단위의 디스플레이 데이타가 4-계조 디스플레이 구동기(도시되지 않았음)를 통해 PDP(21)에 공급된다. 이 실시예에 있어서, 팔레트(21)로부터 공급된 2-비트 PDP 디스플레이 데이타(R,G)가 "0,0"이면, Y 전극을 구동시키기 위한 1수평 주기동안 방전 펄스폭의 충격비 10%로 세트된다. 상기 데이타가 "0,1"일때, "1,0"일때 그리고 "1,1"일때, 충격비는 각기 40%, 70% 및 100%로 세트된다.
만약 제6a도의 단계(53)에서, 컬러와 계조간의 일치를 변경시키는 지령과 팔레트 데이타가 사용자의 설계에 따라 입력되면, CPU(1)가 지정될 팔레트 데이타에 팔레트(13)의 내용을 재기입한다. 그 결과, 16컬러들은 재기입된 PDP 팔레트 데이타를 기초로해서 4계조로 변환된다.
한편, PDP(21)와 CRT(19)간에서 사용될 디스플레이 장치를 스위칭하기 위한 지령이 키보드(16)에 입력되면(단계 57), CPU(1)는 버퍼(5)의 내용을 판독하고, 시스템 버스(3)를 통해 팔레트(13)에 판독된 데이타를 세트시킨다(단계 59), 그리고, CPU(1)는 V-RAM(15)으로부터 디스플레이 데이타를 판독하고 팔레트(13)를 사용하여 16컬러에서 64컬러로 컬러 변환을 실행한다. 그 결과, 단계(61)에서, CPU(1)는 CRT(19)로 하여금 CRT(25)로부터의 디스플레이 타이밍 신호들을 기초로 해서 컬러 변환된 디스플레이 데이타를 디스플레이하게 한다. 이 경우에 있어서, 디스플레이 장치의 스위칭에 따라, CPU(1)는 제어회로(29)의 타이밍 제어하에서 CRTC(25)내의 레지스터(27)에 PD들을 세트한다. 디스플레이 데이타는 PD들에 따라 발생된 디스플레이 타이밍 신호들(DD)을 기초로 한 시간에서 V-RAM(15)으로부터 판독된다.
16컬러와 64컬러간의 일치가 변경되는 것을 지시하는 팔레트로부터의 변경설계지령과 선택설계 데이타가 유저에 의한 설계에 따라 입력되면(단계 63), CPU(1)는 응용프로그램에 따라 팔레트(13)의 재기입처리를 실행한다. 그 결과, CPU(1)는 CRT 팔레트 데이타의 팔레트 컬러에 따라 16컬러-64컬러 변환을 실행한다(단계 65).
만약 CRT(19)에서 PDP(21)까지에 사용될 디스플레이 장치를 스위칭하기 위한 지령이 유저에 의한 설계에 따라 입력되면(단계 67), 프로그램은 단계(49)로 복귀하며, CPU(1)는 버퍼(7)의 내용을 판독하고 시스템 버스(3)를 거쳐 팔레트(13)에 판독된 데이타를 세트시킨다. 그리고 CPU(1)는 V-RAM(15)으로부터 디스플레이 데이타를 판독하고 PDP(21)에 데이타를 표시하므로서 팔레트(13)(이 내용은 PDP 팔레트 데이타와 함께 재기입된다)에 따라 16컬러-4계조 변환을 실행한다. 이 경우에 있어서, CPU(1)는 제어회로(29)의 타이밍 신호에 따라 CRTC(25)의 레지스터(27)에 PDP(21)에 대한 PD들을 세트시킨다. 따라서, CPU(1)는 디스플레이 타이밍 신호들(DD)을 기초로 해서 V-RAM(15)으로부터 디스플레이 데이타를 판독해낸다.
이와 같은 방식으로, CRT(19)에 컬러로 표시된 데이타는 CRT(19)와 PDP(21)에 공통으로 사용되는 팔레트(13)와 CRTC(25)를 사용하여 임의의 컬러에대응 계조로 변환된다.
이 실시예에 있어서, 16컬러-4계조로 변환하기 위한 컬러-계조 변환이 실행된다. 그러나, 변환 예컨대 16컬러-8계조변환, 16컬러-16계조변환 및 이와 유사한 변환이 실행될 수도 있다. 즉, CRT(19)에 디스플레이될 프로그램된 디스플레이 데이타는 다양한 컬러 및 계조로 PDP(21)상에서 표시될 수 있다.
제7도는 본 발명에 따른 제2실시예의 블록도를 도시한 것이다.
제1도에 도시된 실시예에 있어서, CRT(19)와 PDP(21)는 공동 팔레트(13)를 사용하여 조절된다. 제7도에 도시된 실시예에서, CRT(19)용 팔레트(12)와 PDP(21)용 팔레트(14)가 배열되어 있다. 이와 같은 방식으로, 제1도에 도시된 실시예에서와 동일한 효과가 상기 팔레트들이 CRT(19)와 PDP(21)용으로 각기 배열될때 얻어질 수 있다. 제1도와 동일한 부품에 대해서는 제7도에도 동일한 참조번호를 부여했으며, 제7도의 동작은 제1도의 동작과 동일하다. 따라서, 동일부분에 대한 설명은 생략한다.
제8도는 본 발명의 제3실시예를 도시하고 있다.
제8도 역시 제1도와 제7도와 동일한 부품에 대해서는 동일한 참조번호를 부여했으므로 중복되는 설명은 하지 않겠다.
이 실시예에서는, 공통 어드레스(이 실시예에서 I/O포트 어드레스)를 사용하여 CRT 및 PDP 팔레트(12,14)에 팔레트 데이타를 선택적으로 기입하는 하드웨어 배열을 개선했다. 특히, 기입제어게이트들(55,57)은 팔레트(12,14)에 각기 접속된다. 게이트들(55,57)은 대응 팔레트에서 팔레트 데이타(멀티컬러 디스플레이 팔레트 데이타/계조 디스플레이 팔레트 데이타)에 대한 기입 액세스를 선택적으로 실행할 수 있도록 교대로 인에이블된다. 이러한 게이트들(55,57)은 플립플롭(59)에 의해 제어된다. 세트 혹은 리세트신호는 플립플롭(59)의 입력단자에 공급된다. BIOS. ROM(17)내에 기억된 팔레트 기입 처리루틴이 실행될 때, 플립플롭(59)에 대한 상기 세트 또는 리세트 신호의 세팅지령은 디코더(61)에 의해 디코드되고, 플립플롭(59)의 클록입력단자에 입력된다.
전술한 배열을 가진 시스템에서, 데이타가 CRT와 PDP 팔레트들(12,14)에 기입되었을 때 CPU(1)는 BIOS. ROM(17)에 기억된 팔레트 기입처리 루틴을 실행한다. 특히, CPU(1)는 시스템 버스(3)에 세트 데이타와 세트 지령을 싣는다. 상기 세트 지령은 디코더(61)에 의해 디코드되고 플립플롭(59)의 클록입력단자에 인가된다. 플립플롭(59)은 상기 입력클록과 동기해서 세트된다. 그리고, 팔레트(12)에 대한 기입제어 게이트(55)가 인에이블되고, 팔레트(14)에 대한 기입제어 게이트(57)가 디스에이블된다. 그리고, CPU(1)는 팔레트(12)와 팔레트(14)의 공동 I/O 포트 어드레스를 사용하여 팔레트(12)에서 멀티컬러 디스플레이 팔레트 데이타의 생략값(D. CRT)을 기입한다. 생략값(D. CRT)이 기입된 후, CPU(1)는 플립플롭(59)을 리세트한다. 그리고, 팔레트(14)에 대한 기입제어 게이트(55)가 디스에이블되고, 팔레트(14)에 대한 기입제어게이트(57)가 인에이블된다. CPU(1)는 계조 디스플레이 팔레트 데이타에 대한 생략값(D. PDP)을 PDP 팔레트(14)에 기입한다.
제9도는 본 발명의 제4실시예를 도시하고 있다.
이 실시예에서, CRT 및 PDP 팔레트들(12,14)은 서로 직렬로 접속된다. 본 발명에 따른 이 실시예의 동작은 제11a도와 제11b도에 도시된 플로우챠트를 참조하여 설명하겠다.
단계(70)에서, CPU(1)는 BIOS. ROM(17)에 기억된 CRT팔레트 데이타의 생략성 값(D. CRT)와 PDP 팔레트 데이트의 생략값(D. PDP)을 CRT 팔레트 데이타 버퍼(5)와 PDP 팔레트 데이타 버퍼(7)에 각기 로드한다.
단계(71)에서, CPU(1)는 CRT 팔레트 데이타 버퍼(5)에 기억된 CRT 팔레트 데이타의 생략값(D. CRT)을 CRT 팔레트(12)에 로드한다. 단계(73)에서, CPU(1)는 PDP 팔레트 데이타 버퍼(7)에 기억된 PDP 팔레트 데이타의 생략값(D. PDP)을 PDP 팔레트(14)에 로드한다. 따라서, CPU(1)는 CRT(19)가 선택되면 검사된다(단계 75). 만약 단계(75)에서의 판정이 "아니오"이면, CPU(1)는 V-RAM(15)으로부터 판독된 16컬러의 디스플레이 데이타를 PDP 팔레트(14)에 기억된 계조 디스플레이 팔레트 데이타에 따라 4계조 데이타로 변환하고, PDP(21)로 하여금 이 변환된 데이타를 계조-디스플레이한다(단계 83). 그리고, CPU(1)는 팔레트(12)에 접속된 PDP 팔레트(14)에 기억된 계조 디스플레이 팔레트 데이타에 따라 64컬러-16계조 변환 즉, 컬러-계조 변환을 실행하고, PDP(21)로 하여금 PDP 인터페이스(23)를 통해 데이타를 디스플레이하게 한다.
제10도는 이 경우에 있어서, 팔레트(12)와 팔레트(14)에 의해 변환된 디스플레이 데이타를 도시하고 있다. CPU(1)는 16-컬러 디스플레이에서 청색을 지시하는 4-비트 디스플레이 데이타 9H("1001")를 판독할 때, 판독된 데이타에 따라 CRT 팔레트(12)의 64-컬러 디스플레이어에서 청색을 지시하는 6-비트 멀티컬러 디스플레이 데이타 39H("111001")를 판독하고, 이 판독한 데이타를 CRT(19)에 공급한다. 또한, 이 멀티컬러 디스플레이 데이타는 팔레트(12)의 출력에 접속된 PDP팔레트(14)에 공급되며, 64컬러-16계조 변환이 실행된다. 이 결과, PDP 팔레트(14)는 7번째 계조(중간계조)를 지시하는 4-비트 계조 디스플레이 데이타 7H("0111")를 출력한다. 이같은 방식으로, 팔레트들(12,14)를 거쳐 16컬러→64컬러→16계조순으로 컬러-계조 변환된 디스플레이 데이타는 PDP(21)에 공급되고 멀티-계조식으로 표시된다.
이같은 방식으로, PDP(21)는 팔레트(12)에 의해 컬러변환된 디스플레이 데이타를 수신하고 팔레트(14)에 의해 컬러-계조식으로 변환된다. PDP(21)의 컬러와 계조간의 일치는 팔레트(12)에서 세트된 멀티컬러 디스플레이 팔레트 데이타와 팔레트(14)에서 세트된 계조 디스플레이 팔레트 데이타를 기초로 해서 결정된다. 따라서, PDP(21)의 계조는 CRT(19)의 디스플레이를 컬러를 직접 반사한다. 팔레트(12)의 멀티컬러 디스플레이 팔레트 데이타가 재기입될 때, PDP(21)상에서 컬러와 계조간의 일치는 CRT(19)상에서 디스플레이 컬러 스위칭에 따라 스위치된다. 따라서, CRT(19)상에서의 디스플레이 컬러에 대한 스위칭은 PDP(21)상에서 확인될 수 있다.
제11b도의 단계(85)에서, 상기 컬러와 계조간의 일치가 변경된 것을 지시하는 지령과 팔레트 데이타가 입력될 때, CPU(1)는 입력팔레트 데이타에 따라 PDP팔레트(14)의 내용을 재기입한다. 그 이후에, CPU(1)는 재기입된 PDP팔레트 데이타에 따라 64컬러-16계조변환 즉, 컬러-계조변환을 실행한다.
단계(89) 또는 단계(75)에서, CRT(19)가 선택된 것이 판정되면, CPU(1)는 V-RAM(15)에서 디스플레이 데이타를 판독해 내고, CRT 팔레트(12)를 사용하여 16컬러-64컬러변환을 실행하고, 변환된 데이타를 CRT(19)상에 표시한다. 만약 단계(79)에서 팔레트 컬러변경을 지시하는 지령과 팔레트 선택설계 데이타가 입력되면, CPU(1)는 입력팔레트데이타와 CRT(12)의 내용을 재기입한다. 그 이후에, CPU(1)는 재기입된 CRT 팔레트 데이타에 따라 16컬러-64컬러 변환을 실행한다.
상기 실시예에 있어서, PDP(21)만을 사용하여 디스플레이하도록 설계된 경우에는 CPU(1)는 PDP팔레트(14)를 사용하여 PDP(21)의 계조 디스플레이만을 실행한다. 한편, CRT(19)만을 사용하여 디스플레이를 실행하도록 설계된 경우에는 CPU(1)가 CRT 팔레트(12)를 사용하여 CRT(19)에만 디스플레이한다.
이같은 방식으로, CRT(19) 및 PDP(21) 둘다 또는 하나는 선택적으로 구동된다. CRT(19)는 팔레트(12)에 기억된 멀티컬러 디스플레이 팔레트 데이타에 따라 16컬러에서 64컬러로 변환된 데이타를 표시한다. PDP(21)는 팔레트(12)에 의해 16컬러에서 64컬러로 변환된 데이타가 팔레트(12)의 출력에 접속된 팔레트(14)에 의해 다시 64컬러에서 16계조로 변환되어 얻어진 멀티-계조 데이타를 디스플레이한다. 따라서, PDP(21)에 표시된 컬러와 멀티-계조 데이타의 계조간의 일치는 팔레트(12)에 세트된 멀티컬러 디스플레이 팔레트 데이타를 수반한다. CRT 팔레트 데이타의 내용이 변경될 때, 컬러와 계조간의 일치도 변경된다.
즉, CRT(19)의 디스플레이 컬러의 일치가 변경될 때, PDP(21)의 컬러와 계조간의 일치도 변경된다. 따라서, CRT(19)에서의 디스플레이 컬러변경은 PDP(21)에서 확인될 수 있다.
제12도와 제13a도 내지 제13c도는 본 발명의 제5실시예를 도시하고 있다. 이 실시예에서, PDP(21)의 계조-디스플레이 휘도 특성은 CRT(19)의 디스플레이 휘도 특성에 따라 보정된다. 그 결과, 컬러에 따른 계조가 PDP(21)에서 명백하게 확인된다.
PDP(21)의 계조 입력레벨이 CRT(19)와 일치할 때, CRT(19)는 제13a도에 도시된 계조-디스플레이 휘도 특성을 갖는다. 따라서, 정상계조 레벨(Ni)에서의 디스플레이 휘도와 고-계조 레벨(Hi)에서의 디스플레이 휘도간의 상위는 비교적 크므로, 이 계조 레벨간의 상위는 CRT(19)에서 명백하게 확인된다.
한편, PDP(21)는 제13b도에 도시된 계조-디스플레이 휘도 특성을 갖는다. 이 경우에 있어서, 정상 계조 레벨(Ni)에서의 디스플레이 휘도와 고-계조 레벨(Hi)에서의 디스플레이 휘도와의 상위는 비교적 작으므로, 이 계조 레벨간의 상위는 명백히 확인하지 않는다.
이 실시예에 있어서, PDP(21)의 계조-디스플레이 휘도 특성은 CRT 디스플레이 휘도 특성에 따라 PDP 팔레트(14)에서 보정된다. 이 실시예에 있어서, 팔레트(14)에서 세트된 16계조와 일치하는 계조 레벨 데이타는 1/4단위로 구분된다. 고-계조 레벨에서의 디스플레이 휘도는 제13c도에 도시된 바와 같이 구분된 계조단위로 보정된다.
제12도는 이 경우에 있어서, PDP팔레트(14)에 계조디스플레이 팔레트 데이타에 대한 전형적인 세트값을 도시하고 있다. 이 실시예에 있어서, 16계조로부터 선택된 16계조와 일치하는 보정된 계조 디스플레이 데이타는 6비트로 표시되고, 6-비트 계조 디스플레이 데이타는 PDP(21)로 보내진다.
이와 같은 방식으로 PDP(21)의 계조-디스플레이 휘도 특성들이 PDP팔레트(14)에서 CRT(19)의 디스플레이 휘도 특성에 따라 보정되므로, 컬러와 일치하는 계조는 PDP(21)에서 명백히 확인된다.
이 실시예에 있어서, CRT(19)와, PDP(21)는 디스플레이 콘트롤러를 분리한다. 그러나, CRT(19)와 PDP(21)가 공통 디스플레이 콘트롤러에 의해 구동될 때마다, 컬러-계조 일치를 갖는 멀티-계조 데이타가 CRT(19) 또는 PDP(21)의 선택구동에 의해 PDP(21)에 표시될 수 있다.
이 실시예에는 컬러-계조 변환 즉, 64컬러-16계조 변환이 예시되어 있다. 그러나, 다른 컬러-계조 변환에서는 컬러 CRT 디스플레이용 컬러 디스플레이 성분을 갖는 데이타가 컬러에 따라 PDP(21)에서 계조-디스플레이 될 수 있다.
제14도는 본 발명의 제6실시예를 도시한 블록도이다.
이 실시예에 있어서, BIOS. ROM(17)은 PDP(21)상의 디스플레이와 일치하는 팔레트 생략성값(D. PDP)과, CRT(19)상의 디스플레이와 일치하는 정상 생략값(D. PDP(N))과, 역 디스플레이 생략값(D. PDP(R) 기억하는데, 이 값들은 고-휘도 디스플레이 레벨(계조 레벨 3) 및 정상 휘도 레벨(계조 레벨 2)로 대치된다.
이 처리에 대해서는 제15도를 참조하여 상세히 설명하겠다.
단계(91)에서, CPU(1)는 셋업 RAM(24)에 할당된 역 디스플레이 플래그를 참조한다. 그리고, CPU(1)는 플래그(26)가 역 디스플레이 모드를 지시하는지의 여부를 검사한다(단계 93). 만약 단계(93)에서의 판정이 "예"이면, CPU(1)는 BIOS. ROM(17)에 기억된 역 디스플레이 생략값(D. PDP(R))을 판독해 내고, 주 메모리내의 버퍼(7)에 상기 판독해낸 값을 로드한다. 그러나, 단계(93)에서의 판정이 "아니오"이면, CPU(1)는 BIOS. ROM(17)에서 정상 디스플레이 생략성 값(D. PDP(N))을 판독해 내고, 시스템 버스(3)를 거쳐 버퍼(7)에 판독된 값을 로드한다(단계 97). 단계(99)에서, CPU(1)는 BIOS. ROM(17)으로부터 CRT 팔레트 생략성 값을 판독해 내고, 버퍼(5)에 상기 판독해낸 값을 로드한다. 이같은 방식으로, BIOS. ROM(17)에 기억된 PDP 및 CRT 팔레트 데이타는 버퍼들(7,5)에 각기 세트된다.
이 결과, PDP 정상 디스플레이 생략성 값이 팔레트(13)에 세트되었을 때, 디스플레이 데이타는 계조로 표시되며, PDP 디스플레이 데이타의 비트내용(R,G)을 집적 반사하는 휘도는 팔레트(13)로부터 출력된다. 한편, PDP 역 디스플레이 생략성 값이 팔레트(13)에서 세트되었을 때, 상기 휘도는 팔레트(13)로부터 출력된 PDP 디스플레이 데이타의 비트내용(R,G)를 반사하지 않는다. 즉, 고휘도 레벨과 정상휘도 레벨에서 출력된 디스플레이 데이타가 서로 교체된다. 따라서, 정상 휘도 레벨에서의 디스플레이 데이타(예컨대, 7H : "0111")가 V-RAM(15)으로부터 출력될 때, 최고 휘도를 표시하는 계조 레벨(3)의 PDP 디스플레이 데이타(R="0", G="1")가 팔레트(13)로부터 출력된다.
정상휘도에서 CRT(19)에 표시된 데이타는 PDP(21)에 표시되므로, 최고 디스플레이 휘도에서는 CRT(19)의 휘도보다 낮게 된다. 예컨대, 텍스트 문자들은 PDP(21)에서 명백하게 표시될 수 있다.
이와 같은 방식으로, CRT 디스플레이와 휘도 레벨을 결합한 정상 디스플레이 생략값(D. PDP(N))을 기초로 한 계조 디스플레이와, 고휘도 레벨(계조 레벨 3)과 정상 휘도 레벨(계조 레벨 2)로 교체되는 역 디스플레이 생략값(D. PDP(R))을 기초로 한 계조 디스플레이중 하나는 그래픽 디스플레이, 텍스트 디스플레이 및 이와 유사한 디스플레이의 내용에 따라 PDP 팔레트 데이타로서 임의로 선택될 수도 있다. 따라서, CRT(19)상에서 정상 휘도로 표시된 데이타는 PDP(21)상에서 최고 디스플레이 휘도로 디스플레이될 수 있으며, 이것의 휘도는 CRT(19)의 휘도보다 낮다. 이 결과, 텍스트 문자와 이와 유사한 것은 PDP(21)에서 명백히 표시될 수 있다.
이 실시예는 CRT(19)와 PDP(21)가 공통 팔레트를 사용하여 선택적으로 구동되는 것을 예시하고 있다. 그러나, 본 발명은 상기 실시예로 한정되는 것은 아니다. 예컨대, 컬러 디스플레이 팔레트와 플라즈마 디스플레이 팔레트가 독립적으로 배열될 때, 컬러-계조 일치를 이용한 디스플레이 제어가 이 실시예에서 실행 가능하다. 이 경우에 있어서, 전술한 배열 및 동작이 상기 실시예로부터 쉽게 이해될 수 있으므로, 이에 대한 상세한 설명은 생략하겠다.
이 실시예에 있어서, PDP(21)는 4-계조 디스플레이식으로 구동되고, 고 휘도 레벨과 정상 휘도 레벨은 선택적으로 서로 교체된다. 그러나, 다수의 PDP 디스플레이 계조와 교체될 휘도 레벨들이 상기 실시예에서 서로 다르게 되면, 본 발명은 쉽게 이루어질 수 있다.

Claims (19)

  1. CRT 디스플레이 장치(19)와 플라즈마 디스플레이 장치(21)를 선택적으로 구동시키기 위한 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러에 있어서, CRT 디스플레이 장치(19)의 디스플레이 컬러 변환 팔레트 데이타 또는 상기 플라즈마 디스플레이 장치(21)용 계조 디스플레이 팔레트 데이타를 세트시키는 팔레트 수단(13,12,14)과, 상기 CRT 디스플레이 장치(19)와 플라즈마 디스플레이 장치(19,21)중 하나를 디스플레이 장치로서 선택하기 위한 디스플레이 장치 선택수단(1,16,17)과, 선택된 디스플레이 장치로 하여금 상기 팔레트 수단(13)에 세트된 팔레트 데이타를 표시하게 하는 CRT 콘트롤러 수단(25)과, 상기 팔레트 데이타를 상기 팔레트 수단에 세팅하기 위한 팔레트 데이타 세팅 수단(1,3,17)을 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  2. 제1항에 있어서, 상기 팔레트 수단(13,12,14)은 단일의 팔레트(13)을 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  3. 제1항에 있어서, 팔레트 데이타가 디스플레이 타이밍 파라미터와 일치하는 디스플레이 타이밍에서 상기 팔레트 수단(13)에 세트되게끔, 상기 디스플레이 선택 수단에 의해 선택된 디스플레이 장치의 디스플레이 타이밍 파라미터는 CRT 콘트롤러 수단(25)에서 세트되고, 상기 팔레트 데이타 세팅수단(1,3,17)은 상기 디스플레이 장치 선택수단에 의해 선택된 디스플레이 장치에 대응하는 디스플레이 타이밍 파라미터를 상기 CRT 콘트롤러 수단(25)에 세트하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  4. 제1항에 있어서, 계조 변경에 명령하는 신호를 출력시키기 위한 계조 변경 명령 수단(1,16,17)을 아울러 구비하고, 상기 팔레트 데이타 세팅수단(1,3,7)은 상기 계조 변경 명령 수단(1,16,17)으로부터의 신호에 응답해서 상기 팔레트 수단(13)에 세트될 팔레트 데이타를 변경하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  5. 제1항에 있어서, 상기 팔레트 수단(13)은 CRT 디스플레이 장치(19)에 디스플레이될 컬러-디스플레이 성분을 갖는 데이타를 수신하고, 이 데이타를 다수의 계조 데이타로 변경하고, 상기 플라즈마 디스플레이장치(21)에 상기 계조 데이타를 출력하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  6. 제1항에 있어서, 상기 컬러 CRT 디스플레이 장치(19)에 대해 고유한 멀티컬러 디스플레이 팔레트 데이타를 저장하는 제1팔레트 데이타 메모리 수단(5)과, 상기 플라즈마 디스플레이 장치(21)에 대해 고유한 계조 디스플레이 팔레트 데이타를 저장하는 제2팔레트 데이타 메모리 수단(7)과, 상기 제1 및 제2팔레트 데이타 메모리 수단(5,7)에 팔레트 데이타를 세팅하고, 상기 디스플레이 장치 선택 수단(1,6,17)에 의해 선택된 디스플레이 장치와 대응하는 팔레트 데이타 메모리 수단(5,7)으로부터 팔레트 데이타를 판독해 내고, 상기 팔레트 수단(13)에 상기 판독된 데이타를 세팅하기 위한 수단(1,3,5,7,17)을 아울러 구비한 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  7. 제1항에 있어서, 상기 팔레트 수단(13,12,14)은 컬러 변환을 실행하기 위한 컬러 CRT 디스플레이 장치(19)에 대해 고유한 팔레트 데이타를 세트시키는 제1팔레트 수단(12)과, 컬러-계조 변환을 실행하기 위해 상기 플라즈마 디스플레이 장치(21)에 대해 고유한 팔레트 데이타를 세트시키는 제2팔레트 수단(14)을 구비하는데, 상기 CRT 콘트롤러 수단(25)은 CRT 및 플라즈마 디스플레이 장치로 하여금 디스플레이 요청에 응답해서 제1 및 제2팔레트 수단(12,14)에 팔레트 데이타 세트를 표시하며, 상기 팔레트 데이타 변경 요청에 응답해서 상기 제1 및 제2팔레트 수단(12,14)에서 상기 팔레트 데이타 세트를 변경시키는 수단(1,13,17)을 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  8. 제1항에 있어서, 상기 CRT 콘트롤러 수단(25)은 CRT 디스플레이 장치(19)로 하여금 상기 제1팔레트 수단(12)내의 팔레트 데이타를 표시하게 하며, 플라즈마 디스플레이 장치(21)로 하여금 상기 제2팔레트 수단(14)내의 팔레트 데이타 세트를 표시하게 하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  9. 제1항에 있어서, 상기 CRT 콘트롤러 수단(25)은 선택된 디스플레이 장치(19 또는 21)로 하여금 상기 디스플레이 장치 선택 수단(1,16,17)에 의해 선택된 디스플레이 장치와 대응하는 팔레트 수단(12 또는 14)의 팔레트 데이타 세트를 표시하게 하는 것을 특징으로 하는 CRT/ 플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  10. 제7항에 있어서, 개별 I/O장치의 어드레스는 상기 제1 및 제2 팔레트 수단에 각기 할당되는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  11. 제7항에 있어서, 상기 제1 및 제2팔레트 수단에 공통 어드레스를 선택적으로 공급하기 위한 수단(1,3)을 아울러 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  12. 제7항 또는 제11항에 있어서, 제1 및 제2팔레트 수단(12,14)내의 팔레트 데이타에 대한 기입 액세스를 선택적으로 실행하기 위한 수단(55,57)을 아울러 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  13. 제7항에 있어서, 상기 제2팔레트 수단(14)은 상기 제1팔레트 수단(12)과 직렬로 접속되고, 상기 제1팔레트 수단(12)에 의해 컬러 변환된 디스플레이 데이타를 수신하고, 디스플레이 데이타의 컬러-계조변환을 실행하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  14. 제13항에 있어서, 상기 팔레트 데이타의 변경 요청에 응답해서 상기 제1 및 제2팔레트 수단내의 팔레트 데이타 세트를 변경시키기 위한 수단(1,3,16,17)을 아울러 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  15. 제13항에 있어서, 상기 제2팔레트 수단(14)은 상기 CRT 디스플레이 장치의 휘도-계조 특성과 실제로 동일한 상기 플라즈마 디스플레이 장치의 휘도-계조 특성을 보정하여 표시하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  16. 제1항에 있어서, 상기 컬러 CRT 디스플레이 장치에 표시된 디스플레이 픽셀 데이타가 고휘도 레벨 및 저휘도 레벨을 가질 때 즉, 상기 플라즈마 디스플레이 장치에 표시된 디스플레이 픽셀 데이타의 휘도 레벨들이 각기 고휘도 레벨들이 각기 고휘도 레벨 및 저휘도 레벨로 세트되는 동안의 제1모드와, 상기 컬러 CRT 디스플레이 장치에 표시된 디스플레이 픽셀 데이타가 고휘도 레벨 및 저휘도 레벨을 가질 때 즉, 상기 플라즈마 디스플레이 장치에 표시된 디스플레이 픽셀 데이타의 휘도 레벨들이 저휘도 레벨 및 고휘도 레벨로 반전되는 동안의 제2모드로 갖는 휘도 레벨 변환 수단(1,3,16,DPDP(R), DPDP(N))을 아울러 구비하고; 상기 콘트롤러 수단(25)은 상기 CRT 디스플레이 장치로 하여금 멀티컬러 디스플레이를 실행하고, 상기 플라즈마 디스플레이 장치로 하여금 상기 휘도 레벨 변환 수단에 의해 변환된 휘도 레벨에 따라 멀티-계조 디스플레이를 실행하게 하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  17. 제16항에 있어서, 상기 휘도 레벨 변환 수단은 상기 CRT 디스플레이 장치용 디스플레이 변환 팔레트 데이타 또는 상기 플라즈마 디스플레이 장치의 계조 디스플레이 팔레트 데이타를 세트시키는 단일의 팔레트 수단(13)을 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  18. 제16항에 있어서, 상기 휘도 레벨 변환 장치는 컬러 변환을 실행하기 위해, 상기 컬러 CRT 디스플레이 장치(19)에 대해 고유한 팔레트 데이타를 세트하는 제1팔레트 수단(12)과, 컬러-계조 변환을 실행하기 위해, 상기 플라즈마 디스플레이 장치(21)에 대해 고유한 팔레트 데이타를 세트하는 제2팔레트 수단(14)을 구비하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
  19. 제16항에 있어서, 상기 휘도 레벨 변환 수단은 상기 플라즈마 디스플레이 장치에 디스플레이된 디스플레이 픽셀의 휘도 레벨을 유저 요청에 따라 지정된 휘도 레벨로 변경하는 것을 특징으로 하는 CRT/플라즈마 디스플레이 장치용 디스플레이 콘트롤러.
KR1019880007432A 1987-06-19 1988-06-18 Crt/플라즈마 디스플레이 장치용 디스플레이 콘트롤러 KR910005367B1 (ko)

Applications Claiming Priority (12)

Application Number Priority Date Filing Date Title
JP62-152702 1987-06-19
JP15270287 1987-06-19
JP62276054A JPH0616227B2 (ja) 1987-06-19 1987-10-31 表示制御装置
JP62276070A JPH01105293A (ja) 1987-06-19 1987-10-31 表示制御装置
JP62-276054 1987-10-31
JP27607287 1987-10-31
JP62-276072 1987-10-31
JP62276055A JPH0616228B2 (ja) 1987-06-19 1987-10-31 表示制御装置
JP62276056A JP2656267B2 (ja) 1987-06-19 1987-10-31 表示制御装置
JP62-276055 1987-10-31
JP62-276056 1987-10-31
JP62-276070 1987-10-31

Publications (2)

Publication Number Publication Date
KR890001012A KR890001012A (ko) 1989-03-17
KR910005367B1 true KR910005367B1 (ko) 1991-07-29

Family

ID=27553111

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880007432A KR910005367B1 (ko) 1987-06-19 1988-06-18 Crt/플라즈마 디스플레이 장치용 디스플레이 콘트롤러

Country Status (4)

Country Link
US (1) US4980678A (ko)
EP (1) EP0295689B1 (ko)
KR (1) KR910005367B1 (ko)
DE (1) DE3853447T2 (ko)

Families Citing this family (47)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3852149T2 (de) * 1987-06-19 1995-04-06 Toshiba Kawasaki Kk Kathodenstrahlröhre-/Plasmaanzeigesteuergerät.
KR930001681B1 (ko) * 1987-08-31 1993-03-08 세이꼬 엡슨 가부시끼가이샤 영상신호 처리장치
JPH01191191A (ja) * 1988-01-27 1989-08-01 Toshiba Corp 表示制御装置
JPH01277891A (ja) * 1988-04-30 1989-11-08 Toshiba Corp 表示制御装置
US5293485A (en) * 1988-09-13 1994-03-08 Kabushiki Kaisha Toshiba Display control apparatus for converting color/monochromatic CRT gradation into flat panel display gradation
JPH0652470B2 (ja) * 1988-09-14 1994-07-06 インターナショナル・ビジネス・マシーンズ・コーポレーション カラー変換のための方法及び装置
US5285192A (en) * 1988-09-16 1994-02-08 Chips And Technologies, Inc. Compensation method and circuitry for flat panel display
JP2790215B2 (ja) * 1988-10-31 1998-08-27 株式会社日立製作所 半導体集積回路装置
JPH02250087A (ja) * 1989-02-22 1990-10-05 Sharp Corp 表示制御装置
US5193069A (en) * 1989-04-28 1993-03-09 Kabushiki Kaisha Toshiba Portable computer to which different types of flat display panels can be attached
JP3126360B2 (ja) * 1989-09-01 2001-01-22 キヤノン株式会社 表示システム及びその表示制御方法
KR910006834A (ko) * 1989-09-29 1991-04-30 아오이 죠이치 전원회로의 제조건에 의해 휘도를 변경시킬수 있는 디스플레이 제어장치
JPH0352790U (ko) * 1989-09-29 1991-05-22
EP0462333B1 (en) * 1990-06-11 1994-08-31 International Business Machines Corporation Display system
GB9013300D0 (en) * 1990-06-14 1990-08-08 British Aerospace Video interface circuit
JP2578251B2 (ja) * 1990-11-09 1997-02-05 シャープ株式会社 画像表示装置
JPH04191797A (ja) * 1990-11-27 1992-07-10 Toshiba Corp ディスプレイシステム
EP0520454B1 (en) * 1991-06-26 1998-10-14 Kabushiki Kaisha Toshiba Display control system for determining connection of optional display unit by using palette
JPH0519747A (ja) * 1991-07-09 1993-01-29 Toshiba Corp 表示制御装置
JPH06318060A (ja) * 1991-07-31 1994-11-15 Toshiba Corp 表示制御装置
JPH0588846A (ja) * 1991-09-30 1993-04-09 Toshiba Corp フラツトパネル表示制御システム
JPH0651727A (ja) * 1992-06-04 1994-02-25 Toshiba Corp 表示制御方法及び表示制御装置
US6105871A (en) * 1992-07-16 2000-08-22 Telxon Corporation Portable bar code scanner apparatus
US5262759A (en) * 1992-07-27 1993-11-16 Cordata Incorporated Removable computer display interface
US5502458A (en) * 1992-11-10 1996-03-26 International Business Machines Corporation Method and apparatus for creating and displaying faithfull color images on a computer display
JP3334211B2 (ja) 1993-02-10 2002-10-15 株式会社日立製作所 ディスプレイ
US5442375A (en) * 1993-03-25 1995-08-15 Toshiba America Information Systems, Inc. Method and apparatus for identifying color usage on a monochrome display
US5537664A (en) * 1993-06-30 1996-07-16 Intel Corporation Methods and apparatus for generating I/O recovery delays in a computer system
US6215459B1 (en) 1993-10-01 2001-04-10 Cirrus Logic, Inc. Dual display video controller
US5374957A (en) * 1993-11-24 1994-12-20 Xerox Corporation Decompression method and apparatus for split level image buffer
EP1091287A3 (en) * 1994-02-04 2001-05-30 Sun Microsystems, Inc. A standard interface system between different lcd panels and a common frame buffer output
US5682529A (en) * 1994-03-14 1997-10-28 Apple Computer, Inc. System for dynamically accommodating changes in display configuration by notifying changes to currently running application programs to generate information by application programs to conform to changed configuration
US5459825A (en) * 1994-03-14 1995-10-17 Apple Computer, Inc. System for updating the locations of objects in computer displays upon reconfiguration
US5638094A (en) * 1994-11-01 1997-06-10 United Microelectronics Corp. Method and apparatus for displaying motion video images
US5570462A (en) * 1995-05-05 1996-10-29 Apple Computer, Inc. System and method for object placement and sizing in a dynamic display environment
US5694141A (en) * 1995-06-07 1997-12-02 Seiko Epson Corporation Computer system with double simultaneous displays showing differing display images
US5877741A (en) * 1995-06-07 1999-03-02 Seiko Epson Corporation System and method for implementing an overlay pathway
JP3322809B2 (ja) 1995-10-24 2002-09-09 富士通株式会社 ディスプレイ駆動方法及び装置
US5977933A (en) * 1996-01-11 1999-11-02 S3, Incorporated Dual image computer display controller
US6127991A (en) * 1996-11-12 2000-10-03 Sanyo Electric Co., Ltd. Method of driving flat panel display apparatus for multi-gradation display
US6081276A (en) * 1996-11-14 2000-06-27 International Business Machines Corporation Method and apparatus for creating a color name dictionary and for querying an image by color name
US7554510B1 (en) * 1998-03-02 2009-06-30 Ati Technologies Ulc Method and apparatus for configuring multiple displays associated with a computing system
US6295048B1 (en) * 1998-09-18 2001-09-25 Compaq Computer Corporation Low bandwidth display mode centering for flat panel display controller
US6823525B1 (en) * 2000-01-21 2004-11-23 Ati Technologies Inc. Method for displaying single monitor applications on multiple monitors driven by a personal computer
US20030011534A1 (en) * 2001-07-13 2003-01-16 International Business Machines Corporation Display privacy for enhanced presentations with real-time updates
CN100383730C (zh) * 2002-11-19 2008-04-23 神基科技股份有限公司 音响播放器面板置换的方法
US20110166968A1 (en) * 2010-01-06 2011-07-07 Richard Yin-Ching Houng System and method for activating display device feature

Family Cites Families (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3928845A (en) * 1974-12-11 1975-12-23 Rca Corp Character generator system selectively providing different dot-matrix size symbols
US4121283A (en) * 1977-01-17 1978-10-17 Cromemco Inc. Interface device for encoding a digital image for a CRT display
JPS56122132U (ko) * 1980-02-18 1981-09-17
US4454593A (en) * 1981-05-19 1984-06-12 Bell Telephone Laboratories, Incorporated Pictorial information processing technique
US4422163A (en) * 1981-09-03 1983-12-20 Vend-A-Copy, Inc. Power down circuit for data protection in a microprocessor-based system
US4536856A (en) * 1982-06-07 1985-08-20 Sord Computer Systems, Inc. Method of and apparatus for controlling the display of video signal information
US4574279A (en) * 1982-11-03 1986-03-04 Compaq Computer Corporation Video display system having multiple selectable screen formats
US4566005A (en) * 1983-03-07 1986-01-21 International Business Machines Corporation Data management for plasma display
JPS6085678A (ja) * 1983-10-17 1985-05-15 Canon Inc 画像表示装置
US4611203A (en) * 1984-03-19 1986-09-09 International Business Machines Corporation Video mode plasma display
DE3586927T2 (de) * 1984-04-20 1993-06-03 Hitachi Ltd Flaches bildschirmanzeigesystem mit integriertem eingabegeraet.
JPS60254321A (ja) * 1984-05-31 1985-12-16 Seiko Instr & Electronics Ltd ラスタ走査型表示装置
JPS60254190A (ja) * 1984-05-31 1985-12-14 株式会社 アスキ− デイスプレイコントロ−ラ
US4628534A (en) * 1984-07-06 1986-12-09 Honeywell Information Systems Inc. Method for changing the resolution of compressed image data
WO1986003610A1 (en) * 1984-12-06 1986-06-19 Dainippon Screen Mfg. Co., Ltd. Method and apparatus for compressing image data
JPS61213896A (ja) * 1985-03-19 1986-09-22 株式会社 アスキ− デイスプレイコントロ−ラ
JPH0736104B2 (ja) * 1985-03-27 1995-04-19 株式会社アスキ− デイスプレイコントロ−ラ
US4763279A (en) * 1985-12-26 1988-08-09 International Business Machines Corporation Method and apparatus for converting dot matrix display data of one resolution to a format for displaying on a display device having a different resolution
GB2202661A (en) * 1987-02-12 1988-09-28 Compaq Computer Corp Gas plasma display

Also Published As

Publication number Publication date
DE3853447D1 (de) 1995-05-04
EP0295689A3 (en) 1991-03-27
EP0295689A2 (en) 1988-12-21
DE3853447T2 (de) 1995-08-31
EP0295689B1 (en) 1995-03-29
US4980678A (en) 1990-12-25
KR890001012A (ko) 1989-03-17

Similar Documents

Publication Publication Date Title
KR910005367B1 (ko) Crt/플라즈마 디스플레이 장치용 디스플레이 콘트롤러
US5917496A (en) Special purpose memory for graphics and display apparatus using the same
JP2632845B2 (ja) カラー・パレツト・システム
US5699076A (en) Display control method and apparatus for performing high-quality display free from noise lines
JP2572373B2 (ja) カラ−デイスプレイ装置
US4933878A (en) Graphics data processing apparatus having non-linear saturating operations on multibit color data
JPH0690613B2 (ja) 表示制御装置
KR950003981B1 (ko) 플랫 디스플레이용 표시 제어 장치
JPH06230760A (ja) 表示装置
JPH0359595A (ja) マトリックス表示装置
JP2845384B2 (ja) 画像処理装置
US5555460A (en) Method and apparatus for providing a reformatted video image to a display
KR930000410B1 (ko) 컬러/모노크로 crt 계조를 pdp 계조로 변환하는 표시 제어장치
KR19990042901A (ko) 디지탈 티브이의 룩업 테이블 처리장치 및 그 방법
US20020167530A1 (en) Anti-alias font generator
GB2214766A (en) Data processing system including display function
US5825371A (en) Graphics controller including a sub-memory
JP3468667B2 (ja) 表示制御装置および表示装置
JP2004191700A (ja) サブフィールド方式を用いた表示装置用のフレームメモリに対する表示データ書込回路
JP2619952B2 (ja) 階調変換方式
JP4561665B2 (ja) 検証シミュレータ及び検証シミュレーション方法
JPH0561447A (ja) 表示体制御システム
JPH03287296A (ja) 画像表示装置
JPH04294388A (ja) ドットマトリクス表示装置及びドットマトリクス表示装置における多重化表示ramへの書き込み方式
JPH01105289A (ja) 表示制御装置

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20070629

Year of fee payment: 17

EXPY Expiration of term