JPH0359595A - マトリックス表示装置 - Google Patents

マトリックス表示装置

Info

Publication number
JPH0359595A
JPH0359595A JP19416989A JP19416989A JPH0359595A JP H0359595 A JPH0359595 A JP H0359595A JP 19416989 A JP19416989 A JP 19416989A JP 19416989 A JP19416989 A JP 19416989A JP H0359595 A JPH0359595 A JP H0359595A
Authority
JP
Japan
Prior art keywords
voltage
data
display device
gradation
matrix display
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19416989A
Other languages
English (en)
Inventor
Hiroyuki Mano
眞野 宏之
Yasuo Hocchi
発知 恭生
Tsutomu Furuhashi
勉 古橋
Kiyokazu Nishioka
清和 西岡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Micro Software Systems Inc
Original Assignee
Hitachi Ltd
Hitachi Micro Software Systems Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd, Hitachi Micro Software Systems Inc filed Critical Hitachi Ltd
Priority to JP19416989A priority Critical patent/JPH0359595A/ja
Publication of JPH0359595A publication Critical patent/JPH0359595A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は液晶表示装置等のマトリックス表示装置におけ
る多階調切り替えに関する。
〔従来の技術〕
従来液晶表示装置は、特開昭62−195628号公報
に記載のように、入力表示データをit I N又はパ
0”で示すデジタル値に従い、液晶セルをON、0FF
L、白黒表示又は8色カラー表示を行っており、多階調
、多色表示のアナログ入力に関しては配慮されていなか
った。
以下第2図、第3図を用いて従来技術の問題点の説明を
行う。
第2図は従来の液晶表示装置のブロック図で、1はX信
号線、Y信号線によって選択されるマトリックス状液晶
パネル2を備えた液晶表示装置、3は表示データで表示
ON(白)を“工″、表示OFF (黒)をtt O′
yで表す。
4は表示データ3に同期したクロックであるラッチクロ
ック、5は、表示工水子分の表示データ量送出期間を示
す水平クロック、6は先頭ライン信号である。7は電圧
発生手段、8は表示ON電圧。
9は表示OFF電圧、10は選択電圧、11は非選択電
圧で、各電圧は電圧発生手段7で生成される。
13はX信号線を駆動するX駆動手段で、水平クロック
4の立ち下がりエツジでリセットし、ラッチクロック4
により表示データ3を1水平分取り込み、その取り込ん
だデータをデータが14111に対しては表示ON電圧
8、データがit O”に対しては表示OFF電圧9に
変換して次の水平クロック4の立ち上がりで出力する。
x1〜x640は、パネルデータでX駆動手段13の出
力電圧である。
14はY信号線を駆動するYII!動手段、Yl−Y2
O2は走査信号で、Y[助手段14は、先頭ライン信号
6を水平クロック5の立下りエツジで取り込み、走査信
号Ylを選択電圧10とし、それ以後の水平クロック5
にの立下りエツジで順次選択電圧10を走査信号Y2.
Y3〜Y2O0とシフトしていく6尚、各走査信号は、
選択電圧10となっているもの以外は非選択電圧11と
なっている。2は液晶パネルで、XIIK動手段13の
出力するX信号線駆動電圧であるパネルデータX1−X
640に従い選択電圧10のレベルをとなっている走査
信号Yi上のラインにデータを表示する。
第3図は、液晶表示装置1の動作を説明するタイミング
図である。
第2図において、X駆動手段13はラッチクロック4に
同期して表示データ3を■ライン分j@次取り込み、次
の水平クロック5により、その各データの′1″又は′
0″により選択された表示ON電圧80.表示OFF電
圧9をパネルデータX工〜X640として出力する。
したがって、第3図に示すように、X駆動手段13は、
1ライン目のデータを取り込んでいる時は、1ライン目
のデータによって選択された電圧を出力し、2ライン目
のデータを取り込んでいる時は、1ライン目のデータに
よって選択された電圧を出力する。すなわち、取り込み
と出力がlラインずつずれて動作する。
又この時Y開動手段14は、X[助手段13が出力する
ラインの走査信号を選択電圧10とするように、先頭ラ
イン信号6を水平クロック5のタイミングで取り込み走
査信号Y1を選択電圧10レベルとし、その後水平クロ
ック5にした選択電圧lOをシフトしていく。液晶パネ
ル2は、選択電圧10となっている走査信号のライン上
にパネルデータX−X640の電圧に従い1表示ON電
圧8の時は白”1表示OFF電圧9時には″黒″′表示
を行なう。
又カラー表示時には、ライン方向又はドツト方向に、赤
、緑、青色の色フィルタを配し、3ドツトで可視情報l
ドツトとし各表示ON、又は表示OFFによる加色混合
により8色1表示を行っている。
〔発明が解決しようとする課題〕
最近カラー表示や多階調表示の要求が高まっているが、
現在パソコン側の階調表現数やカラー表示色数は、液晶
パネルの階調表現数やカラー表示色数に比較して同等あ
るいは上まわっているが、高性能のラスクスキャン型ア
ナログCRTの様に、将来パソコン側の階調表現数やカ
ラー表示色数を上まわる。パソコン側の階調表示能力に
拘束されるという問題が生じてくる。
たとえば、液晶パネルが256階調表現256階調表現
中の16階調をパソコン側の16階調と対応させればよ
い。
しかし上記従来技術は、表示ON、又は表示OFFによ
る表示であり、モノクロ多階調、カラー多色表示を行う
場合について配慮されていなかった。
本発明の目的は、表示データの表現階調に拘束されない
カラー表示液晶表示装置を提供することにある。
〔課題を解決するための手段〕
上記目的を達成するため本発明においては、X方向信号
線とY方向信号線によって選択されるマトリックス表示
パネルと、前記マトリックス表示パネルのX方向信号線
に表示データを供給するX開動手段と、前記マトリック
ス表示パネルのY方向信号線に水平クロック信号に同期
して順次選択電圧を印加するYI!動手段を備えたマト
リックス表示装置において。
複数の電圧レベルを有する階調電圧信号を発生する電圧
発生手段と、前期階調電圧信号の電圧レベルを可変にす
る手段と、表示データに応じて。
前記複数の電圧レベルを有する階調電圧信号から工つの
階調電圧信号を選択して前記X方向信号線に供給するセ
レクタ手段を備えた構成とする。
〔作用〕
上記の構成において、複数の階調用電圧レベルが、電圧
発生回路から表示データに応じて選択され液晶パネルに
印加される。これにより、階調表現が可能になる。
更に個々の階調用電圧レベル自体を表示データ以外の物
(パレットレジスタの出力等)で切換えることによって
、階調表現を表示データの階調表現数より増やすことが
可能となる。
〔実施例〕
以下、本発明の一実施例を第1図、第4図を用いて説明
する。本実施例は、モノ9016階調中4階調同時表示
を例に説明する。
第1図は、本発明の一実施例のブロック図で、50はデ
ジタル表示データで、4階調を実現する為2ビット/画
素となっている。
2は液晶パネルで、液晶セルに加わる電圧が■off時
に黒表示、Von時に白表示となりその間の電圧をくわ
えることによって階調表示する。
51はパレットレジスタで、階調電圧のレベルを可変と
するため多電圧レベル出力臼N52を制御する。
52は多電圧レベル出力発生回路で、階調に応じた複数
のレベルの電圧を発生せる。
多電圧レベル出力発生回路52は、液晶パネルをモノク
ロ16階調表現すると電圧階調15(白)。
階調14.階調13.〜2階調12階調O(黒)に対応
してVon電圧としてV15.V14.V13、〜.V
l、Vo f f電圧としてVOの電圧を生成する。
例えば、本実施例では4階調表示であるので、4種のレ
ベルの電圧を発生する。
多電圧レベル出力発生回路52に対して、信号線53に
は階調種Oに対応する電圧レベルを指定する制御信号が
出力され、信号線54,55.56にはそれぞれ階調種
12階調種22階調種3に対応する電圧レベルを指定す
る制御信号が出力される。多電圧レベル出力発生回路5
2からは、信号線57には階調種Oに対応する電圧レベ
ルの信号が出力され、信号線58,59.60にはそれ
ぞれWl調種12階調種2.#!l!3に対応する電圧
レベルの信号が出力される。
15はx駆動手段で、2ビツトのデジタル表示データ5
0をラッチクロック4で1ライン分順次取り込み、各ド
ツトのデータのデコード値により信号線57.58,5
9.60に出力される4種の階調種電圧の1つを選択し
、パネルデータXi〜X640として出力する。
第4図は、XIIK動手段のl実施例のブロック図で、
100はラッチセレクタ、81〜5640はセレクト信
号で、ラッチセレクタ100は、水平クロック5でクリ
アされ、その後のラッチクロック4で、順次セレクト信
号Sl、S2と順に゛′ハイ″にしてい<、101はラ
ッチ回路で、セレクト信号が″ハイ″になっているブロ
ックでデジタル表示データ50をラッチする。102〜
105はラッチ回路106の各ブロックの出力で2ビツ
トのラッチデータ1〜640である。
107は、水平ラッチ回路で、ラッチデータ1−640
を各水平ラッチ1−640で水平クロック4に同期して
ラッチする。
108〜111は水平ラッチ回路107の各ブロックの
出力で2ビツトの水平データl〜640である。
112はデコーダで、各水平データ1〜640を各ブロ
ックのデコーダでデコードする。
113〜116は、各ブロックのデコード値l〜640
である。117は電圧セレクタで、デコード値l〜64
0の値に従い、各階調電圧のうち1つを選択する。
第1図においてX駆動手段13は、入力されるデジタル
表示データ50をラッチクロック4に同期してその時、
′ハイ″となっているセレクト信号が入力されているラ
ッチ回路106のlブロックに取り込む。
ラッチセレクタ100は、ラッチクロック4が入力され
る毎にセレクト信号の″ハイ″状態をシフトするため、
ラッチ回路IQ6では、順次送られてくるデジタル表示
データ50をラッチエアラッチ2へと順次取り込む事が
できる。このようにして、ラッチ回N106がデジタル
表示データ50をlライン分、すなわちラッチ640ま
で取り込むと、水平クロックが与えられ、ラッチセレク
タ100をクリアし、次のラインデータの取り込みに備
えると共にラッチ回路106へ取り込んだデータを水平
ラッチ回I4107へ転送しラッチする。
水平ラッチ回路107の出力である水平データl−64
0はデコーダ112へ入力され、各デコーダ112のブ
ロックのデコーダ1−640でデコードされ、デコード
値1−640としてデコーダ112より出力される。電
圧セレクタ117では、デコーダ112の出力である デコード値1−640の多値により、各ブロックの電圧
セレクタ1−640でデコード値が110”の時は階調
2電圧信号線57、# I IIの時は階調1tN調号
線58、′″2″の時は階調2電圧信号線59、u 3
 nの時は、階調2電圧信号線60を選択し、各ブロッ
クから出力し、パネルデータX1−X640として液晶
パネル2へ供給される。したがって、第1の液晶表示シ
ステム1では、Yl[!動手段14の出力である走査信
号の選択電圧10の電圧レベルとなっているエラインの
液晶パネル上にXl!<動手段13の出力する4値の電
圧が加わることとなり4階調表示が実現する6以上パレ
ットレジスタ5tの値をtr 1 u 、  rt 5
 +ju 7 u   it 15 #、と設定する事
で、4値の電圧はそれぞれ電圧Vl、電圧V5.電圧V
7.電圧V15であり、対応する階調は階調1tN調5
゜階!117.FIj調15となる。
したがってパレットレジスタ51に、値を設定すること
により階調レベルを設定できる。
第5図は、16値電圧レベルから4種類を選択する多電
圧発生回路52の1実施例のブロック図である0選択電
圧10は電圧レベル線で電圧レベルV yonが出力さ
れ、11は電圧レベル線で電圧レベルV yoffが出
力される。
150〜153は電圧レベル線で、16段階の電圧レベ
ルを持つ。154〜157は電圧セレクタで、それぞれ
の中で階調電圧レベル指定制御信号53〜56により、
16段階の電圧レベル線154〜157の中から階MA
電圧レベル信号57−60を選択する。
例えば電圧レベル線150は液晶パネル2を最高輝度(
N調)で表示させる電圧レベルV15を持ち、電圧レベ
ル線153は液晶パネル2を最低輝度(階調)で表示さ
せる電圧レベルvOを持つ。
電圧セレクタ154は、電圧レベルfi150〜工53
の工6本の中から階調O電圧レベル指定制御信号53に
より選択した土水の電圧レベルを階調0電圧信号57に
出力する。
電圧セレクタ155〜157は、それぞれ電圧レベル線
150〜153の16本の中から階調電圧レベル指定制
御信号54〜56により選択した電圧レベルをNi1l
電圧信号582階調2電圧信号59、階調3電圧信号6
0に出力する。
したがって、16値の階調レベルの中から4種類の階調
レベルを選択する機能となる。
これを基に一般的に、N値の階調レベルの中からM種類
の階調レベルを選択する他電圧レベル発生回路52の実
施例を説明する。
電圧レベル線150〜153は16階調であったため1
6に分圧したが、液晶セルをN値の階調レベルを表示す
るためにはN値の電圧レベルを生成する必要がある。こ
のために、白表示電圧Vonと黒表示電圧Voffとの
間をNに分圧してN本の電圧レベル線に出力する。電圧
セレクタ155〜157は、この電圧線の中からM種類
の電圧を選択する電圧セレクタとなる。その他は、第5
図と同じである。
以下、CPUでデータを書換えを行うパレットレジスタ
52の実施例を第6図及び第7図によって説明する。第
6図は、パレットレジスタ51の1実施例のブロック図
である。
200は4ビツトのデータラッチで、データバスDo−
D7を入力としアドレスレジスタ201゜データレジス
タ202〜205に供給する内部データバス206を出
力する。
207はライト制御回路で、CPUのライト制御信号と
してライトイネーブル信号(CP Uのステータス信号
でライト動作時に“ロウ”となる。以下、WEと略す)
、チップセレクト信号(工○デバイスの選択信号で、選
択時に″ロウ″′となる。
以下、C8と鵬す)、レジスタセレクト信号(レジスタ
選択信号で“ロウ”の時アドレスレジスタ選択、″ハイ
″の時データレジスタを選択する。
以下、R5と略す)を入力とし、データラッチストロー
ブ(以下、DLSと鴫す)208やアドレスレジスタス
トローブ(以下、AR8と略す)209、データレジス
タストローブ(以下、DR8と略す)2工Oを生成する
201は2ビツトのラッチで、データレジスタ202〜
205の中から1つを指定するアドレスレジスタである
202〜205は4ビツトのラッチで、階調電圧レベル
指定制御信号53〜56出力するデータレジスタである
211はデコーダで、アドレスレジスタ201のビット
出力をデコードする。212はアンド素子で、それぞれ
4本のデコード信号とDR8210を入力して各データ
レジスタ202〜205の書き込み信号を生成する。
第7図は、第6図におけるパレットレジスタ51のCP
U書込み動作を説明するタイミング図である。
CPUがパレットレジスタ51のアドレスレジスタ20
1を書込む手順として、C8及びR8,WEを“ロウ”
としデータバスDo−D7をWEの立上りに対してセッ
トアツプホールド時間を満たして出力する。
データバスDo−D7に対してデータラッチ200は、
DLS208の立上りでデータ取り込み立下りで保持し
内部データバス206を出力する。
アドレスレジスタ201は、AR8209の立上りで内
部データバス206を取り込み立下りで保持することに
より書込みを行う。
次にCPUがパレットレジスタ5工のデータレジスタ2
02〜205を書込む手順として、C8及びWEを″ロ
ウ″としR5を“ハイ″とし、データバスDo−D7を
WEの立上りに対してセットアツプホールド時間を満た
して出力する。
データバスDO〜D7に対してデータラッチ200は、
DL3208の立上りでデータ取り込み立下りで保持し
内部データバス206を出力する。
ここでアドレスレジスタに書込まれていたデータは、デ
コーダ211によってデコードされてデータレジスタを
選択する。
データレジスタ202〜205の中から選択されたレジ
スタは、DR3210の立上りで内部データバス206
を取り込み立下りで保持することにより書込みを行う。
以下、水平走査周期単位にデータの書換えパレットレジ
スタ52の実施例を第8図及び第9図によって説明する
。第8図は、パレットレジスタ51のl実施例のブロッ
ク図である。
250は4ビツト構成のRAMで、液晶パネル2のl水
平走査単位の階調を記憶して、転送アドレス251を入
力とし、4ビツトのメモリデータを出力する。
253はデータ転送タイミング生成回路で、転送りロッ
ク254.水平クロック5とデータラッチ255〜25
8のクロックを生成する。202〜205はそれぞれ4
ビツトのラッチで、階調電圧レベル指定制御信号53〜
56出力するデータレジスタである。
254〜257はそれぞれ4ビツトのラッチで、RAM
からの転送データを202〜205の書換え時までデー
タをホールドする。
第9図は、第8図におけるパレットレジスタ5工のデー
タ転送動作を説明するタイミング図である。
データラッチ254〜257はラッチ転送りロックの立
下りで、RAM転送データのホールドを行う。ホールド
されたデータは、水平クロックの立下りでパレットレジ
スタを書き換える。パレットレジスタの出力である 階調電圧レベル指定制御信号は、液晶パネル2のX信号
線に出力するX1〜X640と同期してX駆動手段に出
力する。
例えば水平走査単位に16階調中4階調同時表示するの
で、水平走査ごとに変えて設定すれば液晶パネル2全体
では4階調以上同時に表示する。
以下、初期化時にデータの書換えを行うパレットレジス
タ52の実施例を第10図及び第11図によって説明す
る。第1O図は、パレットレジスタ51のl実施例のブ
ロック図である。
300は4ビツト構成の不揮発性RAMで、液晶パネル
2の初期階調電圧レベルを記憶して、転送アドレスを入
力とし4ビツトのメモリデータを出力する。
301は同期化回路で、初期化信号(以下、RESET
と期す)、システムクロック(以下、CLKと略す)を
入力し、同期化RESET信号302を出力する。
303はデータ転送タイミング生成回路で、同期化RE
SET302とCLKを入力し、転送アドレス251と
レジスタ書込み信号304〜307とメモリデータラッ
チ信号308を出力する。
309はデータラッチで、メモリデータラッチ信号30
8とメモリデータ252を入力とし、転送データ310
を出力する。
第11図は、第10図におけるパレットレジスタ5工の
データ転送動作を説明するタイミング図である。
同期化回路301は、RESETをCLKで同期化する
ことによって生成する。
データ転送タイミング生成回路は、同期化RESET信
号をCLKでシフトすることによって、転送アドレスと
パレットレジスタ書込み信号を生成する。
不揮発性RAM300は、転送アドレスに対応するパレ
ットレジスタ202,203,204,205に書込む
データを順に出力する。
レジスタ202書込み信号は、立下りエツジで転送デー
タをパレットレジスタ202に書込む。
次にレジスタ203書込み信号は、立下りエツジで転送
データをパレットレジスタ203に書込む。
同様にパレットレジスタ203.204に順に書込む・ パレットレジスタの出力である階調電圧レベル指定制御
信号は、液晶パネル2にX信号線に出力するX1〜X6
40と同期してX駆動手段に出力する。
以下、本発明によるカラー液晶表示装置の実施例を第1
2図を用いて説明する。第12図は、実施例のブロック
図で、340はカラー液晶表示装置、341はカラー液
晶パネルである。
350は、カラー液晶パネルの赤色(以後、Rと略す。
)セルにかかる階調種電圧を制御するパレットレジスタ
である。
カラー液晶パネルの緑色(以後、Gと略す。)セルにか
かる階調種電圧を制御するパレットレジスタである。
352は、カラー液晶パネルの青色(以後、Bと略す、
)セルにかかる階調種電圧を制御するパレットレジスタ
である。
パレットレジスタ350〜352の機能や構成は前項で
述べた通りである。
353〜355は、パレットレジスタ350〜352の
それぞれのビット出力であって、多電圧レベル出力回路
52を制御する。
356〜358は電圧レベル線であり、356はR階調
を制御し、357はG階調を制御し、358はBN調を
制御する。
359はX1lK動手段で、デジタル表示データ50を
ラッチクロック4でlライン分順次取り込み、各ドツト
のデータをRGBの3系統に分はデコード値により信号
線356〜358のそれぞれの中から階調種電圧の1つ
ずつを選択し、パネルに出力する。
第13図は、第12図のX岨動手段359のブロック図
で、360はデコーダで水平データl〜640を各ブロ
ックのデコーダでデコードする。
361〜363はデコーダ360のデコード値で、RO
B系統別にデコードされ電圧セレクタlエフに出力する
。電圧セレクタ117では、デコード信号で各ROB系
統に分かれた階調種型圧信号356〜358のそれぞれ
の中から各1種類を選択して出力する。出力信号XIR
,XIB、XIG。
〜、X640R,X640G、X640B、は。
液晶パネル341のRGB液晶セルの各入力となる。他
は、第4図と同様の構成となっている。
したがって、各色の階調はパレットレジスタ350〜3
52に設定した階調となる。
〔発明の効果〕
本発明によれば液晶表示装置の表現階調は、表示データ
の表現階調に拘束されない。
又表示データの表現階調数より多い階調電圧レベルを指
定するパレットレジスタを設けることによって、液晶パ
ネルの表現階調数を増やすことが出来る。
又水平走査単位に前記パレットレジスタの値を切換える
機構を設けることによって、液晶パネル全体での同時表
示階調数を増やすことが出来る。
又システム初期化時に前記パレットレジスタの値をロー
ドする機構を設けることによって、システム初期化ルー
チンにパレットレジスタ初期化プログラムを追加する必
要がない。
【図面の簡単な説明】
第1図は本発明の1施例の液晶表示装置を示す図、第2
図は従来の液晶表示装置を示す図、第3図は第1図のタ
イミングチャート、第4図は第1図のXIIU動手段全
手段図、第5図は第1図の多電圧レベル発生回路を示す
図、第6図はCPUが書き込みを行うパレットレジスタ
を示す図、第7図は第6図のタイミングチャート、第8
図は水平走査単位に書き込みを行うパレットレジスタを
示す図、第9図は第8図のタイミングチャート、第10
図は初化時に書き込みを行うパレットレジスタを示す図
、第11図は第10図のタイミングチャート、第12図
はカラー液晶表示装置の1実施例を示す図、第13図は
第12図Xl[i動手段を示す図である。 〔符号の説明〕 1・・・液晶表示装置、2・・・液晶バネツル、13・
・・X岨動手段、14・・・YlK動手投手段0・・・
デジタル表示データ、51・・・パレットレジスタ、5
2・・・多電圧レベル発生回路、54〜56・・・階調
電圧レベル指定制御信号、57〜60・・・階調電圧信
号。 レジス3出刃 菓 γ 図 7に手クロ\・/り 転送り口・・Iり 勇 ′1 図 八fUl   ハJAf■ X1〜メロ40 zOOう/1′:/     1ライン円も 10 図 軌道デ゛ 夕 比か 弔 1 図 〔昧m菖〕 −f−++2 図 ?jL/)

Claims (1)

  1. 【特許請求の範囲】 1、X方向信号線とY方向信号線によって選択されるマ
    トリックス表示パネルと、前記マトリックス表示パネル
    のX方向信号線に表示データを供給するX駆動手段と、
    前記マトリッス表示パネルのY方向信号線に水平クロッ
    ク信号に同期して順次選択電圧を印加するY駆動手段を
    備えたマトリックス表示装置において、 複数の電圧レベルを有する階調電圧信号を発生する電圧
    発生手段と、前記階調電圧信号の電圧レベルを可変にす
    る手段と、表示データに応じて、前記複数電圧レベルを
    有する階調電圧信号から1つの階調電圧信号を選択して
    前記X方向信号線に供給するセレクタ手段を備えた事を
    特徴とするマトリックス表示装置。 2、階調電圧レベルを可変にする手段として、前記電圧
    レベルを記憶する記憶部1を設け、記憶部1の出力によ
    って前記電圧発生手段で生成される複数の電圧レベルの
    中から複数の階調電圧信号を選択する事を特徴とする請
    求項1に記載のマトリックス表示装置。 3、前記記憶部の電圧レベル表現数が前記表示データの
    階調表現数以上である事を特徴とする請求項2記載のマ
    トリックス表示装置。 4、前記記憶部1にCPUからデータを書き込む手段を
    持ち、書き込み可能な記憶部であることを特徴とする請
    求項1記載のマトリックス表示装置。 5、前記記憶部1を不揮発性の記憶部で構成することを
    特徴とする請求項1記載のマトリックス表示装置。 6、新たにマトリックス表示装置の1走査単位に階調電
    圧レベルを記憶する記憶部2を設け、水平終了後に前記
    電圧レベルを記憶した記憶部2から前記記憶部1へ転送
    する手段を設けることを特徴とする請求項1記載のマト
    リックス表示装置。 7、新たに不揮発性にできる記憶部2を設け、電源立ち
    上げ時もしくはマトリックス表示装置初期化時に、記憶
    部2から前記記憶部1にデータを転送する手段を設ける
    ことを特徴とする請求項1記載のマトリックス表示装置
JP19416989A 1989-07-28 1989-07-28 マトリックス表示装置 Pending JPH0359595A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19416989A JPH0359595A (ja) 1989-07-28 1989-07-28 マトリックス表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19416989A JPH0359595A (ja) 1989-07-28 1989-07-28 マトリックス表示装置

Publications (1)

Publication Number Publication Date
JPH0359595A true JPH0359595A (ja) 1991-03-14

Family

ID=16320078

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19416989A Pending JPH0359595A (ja) 1989-07-28 1989-07-28 マトリックス表示装置

Country Status (1)

Country Link
JP (1) JPH0359595A (ja)

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10333648A (ja) * 1997-06-03 1998-12-18 Mitsubishi Electric Corp 液晶表示装置
JP2002258816A (ja) * 2001-03-06 2002-09-11 Nec Yamagata Ltd 液晶駆動装置
JP2005049418A (ja) * 2003-07-30 2005-02-24 Hitachi Displays Ltd 液晶表示装置及びその最適階調電圧設定装置
JP2005284037A (ja) * 2004-03-30 2005-10-13 Sony Corp フラットディスプレイ装置の駆動回路及びフラットディスプレイ装置
JP2006227272A (ja) * 2005-02-17 2006-08-31 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006227271A (ja) * 2005-02-17 2006-08-31 Seiko Epson Corp 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006243231A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006243233A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006243232A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2007171997A (ja) * 2007-03-19 2007-07-05 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2007183670A (ja) * 2007-03-19 2007-07-19 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2008304896A (ja) * 2007-06-08 2008-12-18 Samsung Electronics Co Ltd 表示装置及びその駆動方法
JP4994454B2 (ja) * 2007-07-18 2012-08-08 シャープ株式会社 表示装置およびその駆動方法

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10333648A (ja) * 1997-06-03 1998-12-18 Mitsubishi Electric Corp 液晶表示装置
JP2002258816A (ja) * 2001-03-06 2002-09-11 Nec Yamagata Ltd 液晶駆動装置
JP2005049418A (ja) * 2003-07-30 2005-02-24 Hitachi Displays Ltd 液晶表示装置及びその最適階調電圧設定装置
JP2005284037A (ja) * 2004-03-30 2005-10-13 Sony Corp フラットディスプレイ装置の駆動回路及びフラットディスプレイ装置
JP2006227272A (ja) * 2005-02-17 2006-08-31 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006227271A (ja) * 2005-02-17 2006-08-31 Seiko Epson Corp 基準電圧選択回路、基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006243231A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006243233A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2006243232A (ja) * 2005-03-02 2006-09-14 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
US7663586B2 (en) 2005-03-02 2010-02-16 Seiko Epson Corporation Reference voltage generation circuit, display driver, electro-optical device, and electronic instrument
JP2007171997A (ja) * 2007-03-19 2007-07-05 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2007183670A (ja) * 2007-03-19 2007-07-19 Seiko Epson Corp 基準電圧発生回路、表示ドライバ、電気光学装置及び電子機器
JP2008304896A (ja) * 2007-06-08 2008-12-18 Samsung Electronics Co Ltd 表示装置及びその駆動方法
JP4994454B2 (ja) * 2007-07-18 2012-08-08 シャープ株式会社 表示装置およびその駆動方法
US8358294B2 (en) 2007-07-18 2013-01-22 Sharp Kabushiki Kaisha Display device and method for driving same

Similar Documents

Publication Publication Date Title
US5699076A (en) Display control method and apparatus for performing high-quality display free from noise lines
EP0295689B1 (en) Display controller for CRT/plasma display apparatus
US5712651A (en) Apparatus for performing a full-color emulation on the TFT display device
US6801178B2 (en) Liquid crystal driving device for controlling a liquid crystal panel and liquid crystal display apparatus
KR960003962B1 (ko) 스캐닝 프레임 또는 복수의 도트 각각의 그레이 스케일 디스플레이 제어용 칼라 패널 디스플레이 제어 장치
US7724269B2 (en) Device for driving a display apparatus
US6084561A (en) Liquid crystal controller and liquid crystal display unit
US20010028346A1 (en) Liquid crystal display control apparatus and liquid crystal display apparatus
US10762827B2 (en) Signal supply circuit and display device
US7110009B2 (en) Display control circuit and display driving circuit
US6191765B1 (en) Multi-tone display device
US5903253A (en) Image data control apparatus and display system
JPH0359595A (ja) マトリックス表示装置
US7233324B2 (en) Display device, drive circuit, testing device, and recording medium
JP3429866B2 (ja) マトリックスパネル表示装置
US8350832B2 (en) Semiconductor integrated circuit device for display controller
US5555460A (en) Method and apparatus for providing a reformatted video image to a display
JP3018329B2 (ja) 表示システムおよび液晶表示装置
US5596583A (en) Test circuitry, systems and methods
US7262755B2 (en) Multi-tone display device
JP3126681B2 (ja) 表示装置、表示制御装置及び表示制御方法
KR20040038411A (ko) 액정표시장치 및 그 구동방법
JPH08194451A (ja) 液晶表示装置
JP3468667B2 (ja) 表示制御装置および表示装置
JPS604988A (ja) 画像表示装置