KR890002767A - 동작전압 변화에 무관한 파워 온 리세트 회로 - Google Patents
동작전압 변화에 무관한 파워 온 리세트 회로 Download PDFInfo
- Publication number
- KR890002767A KR890002767A KR1019870007892A KR870007892A KR890002767A KR 890002767 A KR890002767 A KR 890002767A KR 1019870007892 A KR1019870007892 A KR 1019870007892A KR 870007892 A KR870007892 A KR 870007892A KR 890002767 A KR890002767 A KR 890002767A
- Authority
- KR
- South Korea
- Prior art keywords
- power
- operating voltage
- reset circuit
- voltage change
- signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/24—Resetting means
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Electronic Switches (AREA)
Abstract
내용없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제 1도는 본 발명의 블럭도. 제 2도는 래채회로를 노아게이트로 구성한 본 발명의 제 1실시예. 제 3도는 래치회로를 낸드게이트로 구성한 본 발명의 제 2실시예.
Claims (1)
- 풀 다운 트랜지스터(Q1)의 게이트와 드레인 각각 저항(R1)과 콘덴서(C1)를 통하여 전원을 인가하고 상기한 트랜지스터(Q1)의 드레인 신호를 버퍼(I1, I2)를 통하여 래치(NO1, NO2)의 노아게이트(NO1)입력단자로 인가하고, 시스템 인에이블 신호 (SE)를 버퍼(I3, I4)를 통하여 콘덴서(C2,C3) 및 인버터(I5)에 의하여 래치(NO1, NO2)의 노아게스트(NO2)입력단자로 연결하여, 래치(NO1, NO2)의 노아게이트(NO2)출력단자 신호를 버퍼(I6, I7)를 통하여 출력하도록 한 신호를 파워 온 리세트 신호(POR)로 사용 하도록 연결한 것을 특징으로 하는 동작전압 변화에 무관한 파워 온 리세트 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870007892A KR900002788B1 (ko) | 1987-07-21 | 1987-07-21 | 동작전압 변화에 무관한 파워 온 리세트회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870007892A KR900002788B1 (ko) | 1987-07-21 | 1987-07-21 | 동작전압 변화에 무관한 파워 온 리세트회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890002767A true KR890002767A (ko) | 1989-04-11 |
KR900002788B1 KR900002788B1 (ko) | 1990-04-30 |
Family
ID=19263152
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870007892A KR900002788B1 (ko) | 1987-07-21 | 1987-07-21 | 동작전압 변화에 무관한 파워 온 리세트회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900002788B1 (ko) |
-
1987
- 1987-07-21 KR KR1019870007892A patent/KR900002788B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR900002788B1 (ko) | 1990-04-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900002328A (ko) | 감지회로 | |
KR870011616A (ko) | 센스 앰프 | |
KR910003940A (ko) | 반도체집적회로 | |
KR830009695A (ko) | 중재회로 | |
KR900002558A (ko) | 출력회로 | |
KR900002457A (ko) | 출력버퍼회로 | |
KR890011209A (ko) | 듀일 슬로프 파형 발생회로 | |
KR910008863A (ko) | 반도체 집적회로 | |
KR870004446A (ko) | 래치회로 | |
KR940006344A (ko) | 출력 버퍼 회로 및 입력 버퍼 회로를 구비한 시스템 | |
KR890002767A (ko) | 동작전압 변화에 무관한 파워 온 리세트 회로 | |
KR930006875A (ko) | 집적회로 | |
KR870007511A (ko) | 데이타 판독회로 | |
KR920010907A (ko) | 자유 전하 회로 | |
KR880004484A (ko) | 메모리 셀회로 | |
KR920001841A (ko) | 파워 온 리셋트 회로 | |
KR890007286A (ko) | 제어신호 출력회로 | |
KR900017300A (ko) | 디바이스 동작 보호회로 | |
KR900003725A (ko) | 테스트 모우드 기능 수행 입력 회로 | |
KR930014570A (ko) | 출력버퍼회로 | |
KR900002162A (ko) | 양방향 입출력 버퍼회로 | |
KR970072697A (ko) | 트리 스테이트 출력 드라이버 | |
KR910021029A (ko) | 역상검출회로 | |
KR880008067A (ko) | 액정표시 구동회로 | |
KR940010511A (ko) | 반도체 장치의 출력 포트회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20010308 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |