KR880005603A - 디지탈 뮤팅 회로 - Google Patents

디지탈 뮤팅 회로 Download PDF

Info

Publication number
KR880005603A
KR880005603A KR870011862A KR870011862A KR880005603A KR 880005603 A KR880005603 A KR 880005603A KR 870011862 A KR870011862 A KR 870011862A KR 870011862 A KR870011862 A KR 870011862A KR 880005603 A KR880005603 A KR 880005603A
Authority
KR
South Korea
Prior art keywords
audio data
digital audio
level
digital
register
Prior art date
Application number
KR870011862A
Other languages
English (en)
Other versions
KR910006154B1 (ko
Inventor
가즈야 야마다
가즈노리 니시까와
고오지 다나까
Original Assignee
이노우에 도시야
니뽕 빅터 가부시기 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이노우에 도시야, 니뽕 빅터 가부시기 가이샤 filed Critical 이노우에 도시야
Publication of KR880005603A publication Critical patent/KR880005603A/ko
Application granted granted Critical
Publication of KR910006154B1 publication Critical patent/KR910006154B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/02Analogue recording or reproducing
    • G11B20/08Pulse-modulation recording or reproducing
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/002Control of digital or coded signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Analogue/Digital Conversion (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)

Abstract

내용 없음

Description

디지탈 뮤팅 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 한 실시 예를 도시한 회로도.
제2A, 2B, 2C 2D, 2E, 2F, 2G, 2H도 및 제3A, 3B, 3C도는 각각 제1도에 도시된 회로의 동작 설명용 타이밍 챠트.

Claims (1)

  1. 오프뮤트시는 N비트(단, N은 2 이상의 정수)의 제1의 디지탈 음성 데이타를 그대로 통과하고, 온뮤트 상태로부터 오프뮤트상태로 전환된 시점직후부터 일정기간은 상기 제1의 디지탈 음성 데이타의 비트 시프트 및 극성반전을 행하여 1샘플 클럭마다 서서히 레벨을 접지 전위 레벨로부터 상기 제1의 디지탈 음성 데이타가 나타내는 레벨까지 변화시키고, 온뮤트 제어신호 입력기간 중은 접지전위 레벨의 제2의 디지탈 음성 데이타를 출력하는 레벨 제어수단과, N비트의 음성 데이타를 유지한 후 상기 샘플 클럭에 동기하여 출력하는 레지스터와, 상기 레지스터의 출력 디지탈 음성 데이타의 상위 비트를 극성 반전하여 1샘플 크럭마다 하위 비트 방향으로 시프트하는 시프트 동작을 행하는 시프트회로와, 상기 시프트 회로의 출력디지탈 음성 데이타가 공급됨과 동시에, 상기 레벨 제어수단으로부터의 디지탈 음성 데이타 또는 입력 단자로부터의 N비트의 디지탈 음성 데이타가 입력 신호로 공급되어, 온뮤트제어 신호 입력 시점으로부터 일정기간만 상기 시프트 회로의 출력디지탈 음성 신호를 상기 레지스터로 선택 출력하고, 그 이외의 시간은 상기 레벨 제어수단 또는 상기 입력 단자로부터의 디지탈 음성 데이타를 선택 출력하여 상기 레지스터로 공급하는 선택수단으로 이루어지고, 상기 레지스터로부터 또는 상기 레지스터의 출력 디지탈 음성 데이타가 공급되는 상기 레벨 제어수단으로부터 디지탈 음성 데이타를 출력하는 것을 특징으로 하는 디지탈 뮤팅 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019870011862A 1986-10-27 1987-10-26 디지탈 뮤팅 회로 KR910006154B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP61253678A JPS63108566A (ja) 1986-10-27 1986-10-27 デイジタルミユ−テイング回路
JP61-253678 1986-10-27
JP253678 1986-10-27

Publications (2)

Publication Number Publication Date
KR880005603A true KR880005603A (ko) 1988-06-29
KR910006154B1 KR910006154B1 (ko) 1991-08-16

Family

ID=17254641

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019870011862A KR910006154B1 (ko) 1986-10-27 1987-10-26 디지탈 뮤팅 회로

Country Status (5)

Country Link
US (1) US4811370A (ko)
EP (1) EP0266159B1 (ko)
JP (1) JPS63108566A (ko)
KR (1) KR910006154B1 (ko)
DE (1) DE3784212T2 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR910006360B1 (ko) * 1988-08-23 1991-08-21 삼성전자 주식회사 디지탈 오디오기기의 뮤트회로
GB2255693A (en) * 1991-05-02 1992-11-11 Texas Instruments Ltd A digital data decoder
JPH08321132A (ja) * 1995-05-26 1996-12-03 Canon Inc 記録再生装置
US5920833A (en) * 1996-01-30 1999-07-06 Lsi Logic Corporation Audio decoder employing method and apparatus for soft-muting a compressed audio signal
US5918205A (en) * 1996-01-30 1999-06-29 Lsi Logic Corporation Audio decoder employing error concealment technique
US6405092B1 (en) * 1997-09-29 2002-06-11 William Vincent Oxford Method and apparatus for amplifying and attenuating digital audio
KR100499481B1 (ko) * 2002-11-09 2005-07-07 엘지전자 주식회사 디지털 오디오의 음량 자동 조절 장치 및 방법
US7337026B2 (en) * 2004-03-19 2008-02-26 Via Technologies Inc. Digital audio volume control

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5542384A (en) * 1978-09-21 1980-03-25 Mitsubishi Electric Corp Pcm sound reproducer
US4291405A (en) * 1979-09-07 1981-09-22 Bell Telephone Laboratories, Incorporated Error reduction speech communication system
DE3034756C2 (de) * 1979-09-18 1986-09-04 Victor Company Of Japan, Ltd., Yokohama, Kanagawa Audiosignalverarbeitungseinrichtung
US4430742A (en) * 1981-11-20 1984-02-07 Motorola, Inc. Data muting method and apparatus for radio communications systems
JPH0619904B2 (ja) * 1983-05-20 1994-03-16 日本ビクター株式会社 デジタル信号の波形処理方式
JPH0770177B2 (ja) * 1984-01-25 1995-07-31 株式会社日立製作所 ディジタル信号再生装置
JPH0777331B2 (ja) * 1986-08-12 1995-08-16 ソニー株式会社 デジタルオ−デイオ信号の減衰装置

Also Published As

Publication number Publication date
JPS63108566A (ja) 1988-05-13
EP0266159A3 (en) 1989-11-08
DE3784212T2 (de) 1993-08-05
US4811370A (en) 1989-03-07
EP0266159B1 (en) 1993-02-17
KR910006154B1 (ko) 1991-08-16
EP0266159A2 (en) 1988-05-04
DE3784212D1 (de) 1993-03-25
JPH0578104B2 (ko) 1993-10-28

Similar Documents

Publication Publication Date Title
KR870011759A (ko) 서브랭깅 아나로그/디지탈 변환기
KR880014475A (ko) 반도체 집적회로장치
KR870005279A (ko) 제어장치
JPH07191624A (ja) マトリックス表示装置のデータドライバ
KR950022153A (ko) 동기회로
KR900011161A (ko) 연속비교형태 아날로그-디지탈 변환기
KR880009381A (ko) 반도체 집적회로장치
KR960042088A (ko) 스캔 테스트 회로 및 이를 구비한 반도체 집적 회로 장치
GB2341501A (en) A high speed test waveform generator using delay elements, and a self-testing semiconductor device incorporating the generator
KR880005603A (ko) 디지탈 뮤팅 회로
KR910003666A (ko) 반도체기억장치의 데이터출력제어회로
KR880014560A (ko) 메모리 회로
KR880009382A (ko) 반도체 집적회로장치
KR920702094A (ko) D/a 변환기
KR910014949A (ko) 시프트 레지스터
KR850002717A (ko) D/a변 환
KR930019045A (ko) 신호 전이 개선 회로
KR930000957A (ko) 응답 신호 컴팩트 방법 및 장치
KR880011802A (ko) 반도체장치
KR920009091A (ko) A/d 변환기
KR900002638A (ko) 샘플홀드회로
KR880014737A (ko) 다중입력 디지탈 필터
KR960032930A (ko) 데이터 전송 회로
US4032720A (en) Integrated demultiplexing circuit with continuously variable outputs
KR900015474A (ko) 디지탈 데이타 팽창 방법 및 데이타 팽창 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19950602

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee