KR20080007116A - 표시구동장치 및 표시장치 - Google Patents

표시구동장치 및 표시장치 Download PDF

Info

Publication number
KR20080007116A
KR20080007116A KR1020070069435A KR20070069435A KR20080007116A KR 20080007116 A KR20080007116 A KR 20080007116A KR 1020070069435 A KR1020070069435 A KR 1020070069435A KR 20070069435 A KR20070069435 A KR 20070069435A KR 20080007116 A KR20080007116 A KR 20080007116A
Authority
KR
South Korea
Prior art keywords
data
display
gradation
grayscale
bits
Prior art date
Application number
KR1020070069435A
Other languages
English (en)
Other versions
KR100903920B1 (ko
Inventor
다카히로 하라다
Original Assignee
가시오게산키 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가시오게산키 가부시키가이샤 filed Critical 가시오게산키 가부시키가이샤
Publication of KR20080007116A publication Critical patent/KR20080007116A/ko
Application granted granted Critical
Publication of KR100903920B1 publication Critical patent/KR100903920B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2025Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

복수의 표시화소가 배열된 표시패널을 구동하는 표시구동장치에 있어서, 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되고, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터와, 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하는 제 1 계조신호생성회로와, 상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하는 제 2 계조신호생성회로와, 상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 프레임기간마다 선택적으로 상기 표시패널의 상기 각 표시화소에 출력하며, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시키는 출력회로를 구비하여 표시데이터에 따른 계조표시를 실행한다.
표시구동장치, 표시장치, 표시화소, 계조데이터, 계조신호생성회로, 계조표시

Description

표시구동장치 및 표시장치{DISPLAY DRIVE APPARATUS AND DISPLAY APPARATUS}
본 발명은 프레임 레이트 제어(FRC) 방식에 의한 계조표시가 가능한 표시구동장치 및 그것을 구비하는 표시장치에 관한 것이다.
종래, 액정표시장치 등의 표시장치에서 계조표시를 실행하기 위한 방식의 하나로서 프레임 레이트 제어(FRC) 방식이 알려져 있다. FRC방식은 소정의 계조표시가 가능한 표시구동장치를 이용해서 그것보다도 다계조의 표시를 실행하기 위한 수법이다. 이 FRC방식은 수(數) 프레임을 1주기로 하고, 이 1주기 내에서 각 표시화소의 계조를 시간적으로 변화시킴으로써 중간계조를 얻는 방식이다.
여기에서, FRC구동에 있어서는 중간계조의 표시를 실행할 때에 플리커(깜박거림)가 발생하기 쉽다. 이로 인해, FRC구동에 있어서는 프레임과 표시위치의 데이터의 교체에 의해서 다계조 표시 가능하게 하는 동시에, 가능한 한 플리커를 억제하는 것이 이상적이다. 그러나 어떤 수단으로 구동해도 플리커가 발생하기 쉬운 화상이 존재하여 버려, 모든 화상에 있어서 플리커를 억제하는 것은 곤란하다고 되어 있다.
이와 같은 플리커를 억제하는 수법으로서는, 다수의 룩업 테이블을 설치하여 두고, 룩업 테이블을 무작위로 선택해서 표시구동하는 수법이나, 입력계조데이터에 대해서 플리커가 발생하기 어려운 듯한 FRC패턴을 프레임 주파수 변환의 전후에서 생성하여, 이들 FRC패턴에 따라서 표시구동하는 수법 등이 제안되어 있다.
여기에서, 룩업 테이블을 설치하여 두는 수법이나 플리커가 발생하기 어려운 FRC패턴을 생성하는 수법에서는 플리커의 발생을 억제하는 효과는 높은데, 그 반면, 룩업 테이블을 기억하여 두기 위한 전용의 기억부가 필요하거나, 프레임 주파수 변환의 전후에서 FRC패턴을 생성할 필요가 있거나 하여 회로구성이나 구동방법이 복잡하게 되기 쉽다.
본 발명은 프레임 레이트 제어 방식에 의한 계조표시가 가능한 표시구동장치 및 그것을 구비하는 표시장치에 있어서, 회로구성이나 구동방법을 간이하게 한 구성으로 플리커의 발생을 억제하여 양호한 계조표시를 실행하는 것이 가능한 표시구동장치 및 그것을 구비하는 표시장치를 제공할 수 있는 이점을 갖는다.
상기 이점을 얻기 위한 본 발명에 있어서의 표시구동장치는, 복수의 표시화소가 배열된 표시패널을 구동하는 표시구동장치에 있어서, 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되고, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터와, 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하는 제 1 계조신호생성회로와, 상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하는 제 2 계조신호생성회로와, 상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 프레임기간마다 선택적으로 상기 표시패널의 상기 각 표시화소에 출력하며, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시키는 출력회로를 구비한다.
상기 이점을 얻기 위한 본 발명에 있어서의 표시장치는, 표시데이터에 의거하는 화상정보를 표시하는 표시장치에 있어서, 복수의 표시화소가 종횡으로 배열된 표시패널을 갖고, 상기 각 표시화소를 공급된 계조데이터에 따른 계조로 설정하여 표시를 실행하는 표시수단과, 상기 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되며, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터와, 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하는 제 1 계조신호생성회로와, 상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하는 제 2 계조신호생성회로와, 상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 프레임기간마다 선택적으로 상기 계조데이터로서 상기 표시수단의 상기 각 표시화소에 출력하고, 해당 각 표시화소를 프레임기간마다 상기 제 2 계조데이터에 따른 계조 및 상기 제 4 계조데이터에 따른 계조의 어느 하나에 설정하여, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시키는 출력회로를 구비한다.
상기 이점을 얻기 위한 본 발명에 있어서의 표시장치의 구동방법은, 표시데이터에 의거하는 화상정보를 표시하는 표시장치의 구동방법에 있어서, 상기 표시장치는 복수의 표시화소가 종횡으로 배열된 표시패널을 갖고, 상기 표시장치에 상기 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되며, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터를 생성하고, 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하며, 상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하고, 소정의 복수의 프레임기간에 있어서의 각 프레임기간마다 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 상기 제 3 계조데이터에 의거하여 선택해서 상기 표시패널의 상기 각 표시화소에 인가하며, 해당 각 표시화소를 프레임기간마다 상기 제 2 계조데이터에 따른 계조 및 상기 제 4 계조데이터에 따른 계조의 어느 하나로 설정하고, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시킨다.
본 실시형태에 따르면, 플리커가 특히 발생하기 쉽다고 여겨지는 입력 계조데이터의 하위 2비트가 1과 3인 경우의 계조표시를 2화소×2화소를 1개의 소 표시영역으로 한 체크무늬 형상으로 하고, 이 소 표시영역을 체크무늬 형상에 배치하는 것으로, 00h(0)와 02h(0.5) 또는 02h(0.5)와 04h(1)와 같이 표시할 수 있다. 따라서, 각 표시화소의 1주aaaa기의 계조레벨의 시간평균을 입력 계조데이터의 값으로 하면서, 화면 내의 종횡방향의 플리커를 억제할 수 있다.
또한, 이상 설명한 FRC구동의 생각은, 입력데이터 D[7…0]가 4n, 4n+1, 4n+2, 4n+3인 경우에도 똑같이 적용할 수 있는 것은 말할 필요도 없다.
또, 1주기를 8프레임으로 한 것으로, 액정에 장시간의 직류전압이 인가되는 일이 없고, 1화소마다 8비트의 계조표시가 가능하다.
또, 본 실시형태에서는 체크무늬의 계조표시를 실현하기 위한 회로를 가산 회로, 카운터, 실렉터, 논리회로를 이용하여 클록신호, 수직동기신호, 수평동기신호 및 프레임수를 카운트해서 그것에 따른 선택신호를 생성하여 출력하는 것만의 간이한 회로로 할 수 있다.
이하, 본 발명에 관련되는 표시구동장치 및 그것을 구비한 표시장치에 대해 도면에 나타내는 실시형태에 의거하여 상세하게 설명한다.
도 1은 본 실시형태의 FRC방식을 실행하기 위한 주요한 구성에 대해 나타내는 도면이다.
또한, 본 실시형태에서는 8비트의 입력데이터에 의거하여 6비트의 표시패널로 계조표시를 실행하는 예에 대해 설명한다.
도 1에 나타내는 바와 같이, 본 실시형태의 표시장치는 데이터변환부(10)와 표시패널모듈(20)로 주로 구성되어 있다.
데이터변환부(10)는 후술하는 제 1 계조신호생성회로, 제 2 계조신호생성회로, 출력회로 및 타이밍설정회로를 구비하고, 8비트(제 1 비트수)의 입력데이터(제 1 계조데이터) D[7…0]을 표시패널모듈(20)에서 표시 가능한 6비트(제 2 비트수)의 FRC데이터(제 2 및 제 4 계조데이터) DOUT[5…0]로 변환하고, 이 FRC데이터 DOUT[5…0]를 수직동기신호(VSYNC), 수평동기신호(HSYNC), 및 클록신호 (CLK)의 입력상태에 따른 소정의 타이밍으로 표시패널모듈(20)에 출력한다.
또한, 수직동기신호(VSYNC)는 표시패널모듈(20)에 있어서의 1프레임 분의 표시구동개시의 타이밍을 통지하기 위한 동기신호이며, 수평동기신호(HSYNC)는 표시패널모듈(20)에 있어서 1라인 분의 표시구동개시의 타이밍을 통지하기 위한 동기신호이고, 클록신호(CLK)는 표시패널모듈(20)에 있어서 1표시화소 분의 표시구동개시의 타이밍을 통지하기 위한 동기신호이다.
도 1에 있어서의 표시패널모듈(20)은 표시패널부와 주사라인구동회로와 신호라인구동회로(도시생략)로 구성되어 있고, 본 발명에 있어서의 표시수단을 이룬다.
표시패널부는, 예를 들면 액티브 매트릭스 방식이면, 행방향에 배치 설치된 복수의 주사라인과, 열방향에 배치 설치된 복수의 신호라인을 구비하고, 주사라인과 신호라인의 각 교점근방에 표시화소가 설치되어 구성되어 있다. 주사라인구동회로는 수직동기신호(VSYNC) 및 수평동기신호(HSYNC)에 동기한 타이밍으로 표시패널부의 주사라인을 구동하기 위한 주사신호를 차례차례 출력해서 표시화소를 차례차례 선택상태로 설정한다.
신호라인구동회로는 6비트의 FRC데이터 DOUT[5…0]가 취할 수 있는 모든 계조레벨(0∼63의 64계조)에 대응한 계조전압을 생성 가능하게 이루어져 있다.
그리고 클록신호(CLK)에 동기한 타이밍으로 데이터변환부(10)로부터의 FRC데이터 DOUT[5…0]를 받아들이고, 해당 받아들인 FRC데이터 DOUT[5…0]에 대응하는 계조전압을 선택해서 표시패널부의 각 표시화소에 출력한다.
액정표시장치의 경우, 각 표시화소는 계조전압이 인가되는 화소전극과, 화소전극에 대향하도록 배치되어 공통전압이 인가되는 대향전극의 사이에 액정이 충전 되어 구성되어 있다. 이와 같은 구성에 있어서 화소전극에 계조전압을 인가함으로써 액정에는 계조전압과 공통전압의 차이에 따른 전압이 인가된다. 이에 따라, 화상표시가 실행된다.
이하, 본 실시형태의 FRC구동에 대해 설명한다.
도 2는 입력데이터와 FRC데이터와 표시패널모듈의 각 표시화소의 1주기에 있어서의 계조레벨의 시간평균(계조시간평균)과의 관계에 대해 나타내는 도면이다.
도 2에 나타내는 바와 같은 관계가 되도록 FRC구동을 실행함으로써 8비트의 입력데이터에 대응한 253계조를 6비트의 표시패널모듈(20)로 표시하는 것이 가능하다. 또한, 도 2에서는 8비트의 입력데이터 D[7…0] 중, 계조레벨 253, 254, 255에 대해서는 표시 불능이다. 이것은 표시패널모듈(20)이 6비트 표시 가능하기 때문이다.
따라서, 계조레벨 253, 254, 255를 표시 가능하게 하기 위해서는 표시패널모듈(20)을 계조레벨 64에 대응한 표시를 실행할 수 있도록 구성하고, 또한 FRC데이터를 7비트로 하면 8비트의 입력데이터가 나타내는 모든 계조를 표시하는 것이 가능하게 된다.
도 2에 나타내는 바와 같이, 본 실시형태에서는 입력데이터 D[7…0]가 4n, 4n+1, 4n+2, 4n+3(“n”은 0에서 63까지의 정수)의 경우로 각각 다른 FRC구동을 실행한다.
우선, 입력데이터 D[7…0]가 4n(0, 4, 8, …, 248, 252)의 경우에는 표시패널모듈(20)의 신호라인구동회로에 FRC데이터 DOUT[5…0]=n만을 입력하고, 각 표시 화소의 계조시간평균이 계조레벨 n으로 구동되도록 FRC구동을 실행한다.
입력데이터 D[7…0]가 4n+1(1, 5, 9, …, 249)의 경우에는 표시패널모듈(20)의 신호라인구동회로에 FRC데이터 DOUT[5…0]=n과 FRC데이터 DOUT[5…0]=n+1을 선택적으로 입력하고, 각 표시화소의 계조시간평균이 계조레벨 n+0.25로 구동되도록 FRC구동을 실행한다. 즉, 계조레벨 n과 n+1의 중간계조에 대해서는 단순하게 표시를 실행하는 것은 할 수 없으므로, 1개의 표시화소를 계조레벨 n과 n+1로 구동하고, 시간평균으로서 중간계조의 표시가 이루어지도록 한다.
입력데이터 D[7…0]가 4n+2(2, 6, 10, …, 250)의 경우에는 표시패널모듈(20)의 신호라인구동회로에 FRC데이터 DOUT[5…0]=n과 FRC데이터 DOUT[5…0]=n+1을 선택적으로 입력하고, 각 표시화소의 계조시간평균이 계조레벨 n+0.5로 구동되도록 FRC구동을 실행한다.
입력데이터 D[7…0]가 4n+3(3, 7, 11, …, 251)의 경우에는 표시패널모듈(20)의 신호라인구동회로에 FRC데이터 DOUT[5…0]=n과 FRC데이터 DOUT[5…0]=n+1을 선택적으로 입력하고, 각 표시화소의 계조시간평균이 계조레벨 n+0.75로 구동되도록 FRC구동을 실행한다.
도 3은 입력데이터 D[7…0]가 0∼4의 경우의 각각에 대응하는 FRC구동의 개념에 대해 나타내는 도면이다.
도 3에 나타내는 바와 같이, 본 실시형태에 있어서의 FRC구동은 8프레임을 1주기로 해서 표시를 실행한다. 도 3과 같은 FRC구동을 실행함으로써 적은 비트수의 신호라인구동회로로 다계조 표시가 가능한 동시에, 화면 내의 특히 세로방향과 가로방향의 플리커(깜박거림)를 억제하는 것이 가능하다.
본 실시형태에 있어서는 2화소×2화소를 1개의 소 표시영역으로서 가정하고, 이 표시화소를 세로방향 및 가로방향으로 2개씩 배열하여 4화소×4화소로 이루어지는 단위를 구성한다. 그리고 이 4화소×4화소의 단위 내에서 각 표시화소의 계조레벨을 프레임마다 변화시켜서 표시를 실행한다. 또한, 도 3에 있어서는 4화소×4화소를 1개만 도시하고 있는데, 실제로는 도 3에 나타내는 4화소×4화소의 단위가 세로방향 및 가로방향으로 복수 배열되어 표시패널모듈(20)의 1화면이 구성되어 있다.
우선, 입력데이터 D[7…0]=00h(도 2의“0”에 대응하고 있다)의 경우에 대해 설명한다. 도 2에 나타내는 바와 같이, 입력데이터 D[7…0]=00h의 경우에는 각 표시화소의 계조시간평균이 계조레벨 0이 되도록 FRC구동을 실행한다. 이 경우에는 단순하게 도 3에 나타내는 바와 같이 4화소×4화소의 모든 표시화소의 계조레벨을 1프레임째부터 8프레임째의 모든 프레임에 있어서 계조레벨 0으로 한다. 이와 같이 하여 표시구동함으로써 8프레임의 사이에서의 계조시간평균은 계조레벨 0이 되고, 8프레임의 사이에서 각 표시화소가 평균으로서 8비트 계조로 계조레벨 0의 표시가 실행되고 있는 상태가 된다. 또, 이 경우에는 모든 프레임에서 동일한 표시를 실행하고 있으므로 플리커는 발생하지 않는다.
다음으로, 입력데이터 D[7…0]=04h의 경우에는 입력데이터 D[7…0]=00h의 경우와 똑같은 개념으로, 각 표시화소의 계조시간평균이 계조레벨 1이 되도록 FRC구동을 실행한다. 이 경우에는 도 3에 나타내는 바와 같이 4화소×4화소의 모든 표 시화소의 계조레벨을 1프레임째부터 8프레임째의 모든 프레임에 있어서 계조레벨 1로 한다. 이와 같이 하여 표시구동함으로써 8프레임의 사이에서의 계조시간평균은 계조레벨 1이 되고, 8프레임의 사이에서 각 표시화소가 평균으로서 8비트 계조로 계조레벨 1의 표시가 실행되고 있는 상태가 된다. 또, 이 경우도 모든 프레임에서 동일한 표시를 실행하고 있으므로 플리커는 발생하지 않는다.
여기에서, 도 3에 있어서, 입력데이터 D[7…0]가 00h 및 04h의 경우에는 1프레임째∼8프레임째에서는 같은 표시가 이루어지는데, 실제로는 표시화소에 인가되는 전압의 극성을 1프레임마다 반전시키고 있다. 이와 같은 반전 구동을 실행함으로써 액정에 장시간의 직류 전압이 인가되는 일이 없고, 액정 열화가 발생하지 않는다. 또한, 표시화소에 인가되는 전압의 극성은, 예를 들면 표시화소에 인가되는 계조전압의 극성(레벨)을 1프레임마다 반전함으로써 실행할 수 있다. 또, 표시화소에 인가되는 전압은 계조전압과 공통전압의 차이이므로 공통전압의 극성(레벨)을 1프레임마다 반전하도록 해도 좋다. 이와 같은 프레임마다의 표시화소의 인가전압의 극성반전은 이하에 설명하는 입력데이터 D[7…0]=01h, 02h, 03h의 경우에도 똑같이 실행되는 것이다.
다음으로, 입력데이터 D[7…0]=02h의 경우에 대해 설명한다.
입력데이터 D[7…0]=02h의 경우에는 각 표시화소의 계조시간평균이 계조레벨 0.5가 되도록 FRC구동을 실행한다. 즉, 이 경우에는 도 3에 나타내는 바와 같이 각각의 표시화소에 있어서, 8프레임 중의 4프레임만 계조레벨 1, 나머지의 4프레임은 계조레벨 0이 표시되도록 FRC구동을 실행한다.
단, 이 경우에는 모든 표시화소를 일정한 표시패턴으로 구동하여 버리면 플리커가 발생하여 버리므로, 본 실시형태에서는 소 표시영역 내에서 계조레벨 0의 표시와 계조레벨 1의 표시가 인접하는 표시화소의 계조레벨이 서로 다르도록 된, 체크무늬 형상이 되도록 하고, 또한 이 체크무늬 내의 계조레벨 0의 표시위치와 계조레벨 1의 표시위치를 도 3에 나타내는 바와 같이 하여 1프레임째부터 8프레임째로 차례차례 물리도록 하여 표시구동을 실행한다.
즉 도 3의 경우, 어느 1개의 표시화소에 주목하면, 그 표시화소의 계조레벨은 1→1→0→0 또는 0→0→1→1의 어느 하나의 반복이 된다. 이로 인해, 8프레임의 사이에서의 계조시간평균은 0.5가 된다. 또, 각 프레임에서는 계조레벨 0과 계조레벨 1이 종횡방향으로 항상 인접해서 표시되므로, 세로방향 및 가로방향에 인접하는 2화소의 평균의 계조레벨은 항상 0.5가 된다. 이에 따라 사용자에게 플리커를 느끼게 하는 일이 없다.
다음으로, 입력데이터 D[7…0]=01h(도 2의 1) 및 03h(도 2의 3)의 경우에 대해 설명한다.
우선, 입력데이터 D[7…0]=01h(=1)의 경우에는, 각 표시화소의 계조시간평균이 계조레벨 0.25가 되도록 FRC구동을 실행한다. 즉, 이 경우에는 도 3에 나타내는 바와 같이, 1개의 표시화소에 대해 8프레임 중의 2프레임만 계조레벨 1(나머지의 6프레임은 계조레벨 0)이 표시되도록 FRC구동을 실행한다. 단, 모든 표시화소를 일정한 표시패턴으로 구동해 버리면 플리커가 발생하여 버리므로, 본 실시형태에서는 이하에 설명하는 바와 같이 하여 표시구동을 실행해서 사용자에게 플리커를 느끼게 하지 않도록 한다.
도 4a, 도 4b, 도 4c는 입력데이터 D[7…0]=01h의 경우의 계조레벨 0과 계조레벨 1의 표시의 개념에 대해 나타낸 도면이다.
도 4a는 입력데이터 D[7…0]=02h의 경우의 4화소×4화소의 단위 내의 계조표시에 대해 나타낸 도면이다. 입력데이터 D[7…0]=02h의 경우에는 도 4a에 나타내는 바와 같이 하여 소 표시영역 내에 계조레벨 1과 계조레벨 0이 체크무늬 형상으로 표시된다. 여기에서, 예를 들면 오른쪽 위의 소 표시영역에 주목하면, 이 소 표시영역 내에서는 계조레벨 0과 계조레벨 1이 체크무늬 형상으로 2개씩 표시되므로 오른쪽 위의 소 표시영역의 평균의 계조레벨은 0.5가 된다. 이것은 오른쪽 아래, 왼쪽 아래, 왼쪽 위의 소 표시영역에서도 똑같다. 따라서, 입력데이터 D[7…0]=02h의 경우는 도 4b에 나타내는 바와 같이 평균의 계조레벨이 0.5인 소 표시영역(2화소×2화소)이 4개 배열되고 있는 것과 실질적으로 같다고 생각할 수 있다. 이와 같이 하여 소 표시영역마다 FRC구동을 생각하면, 입력데이터 D[7…0]=01h의 경우에는 도 4c에 나타내는 바와 같이 계조레벨이 0.5인 소 표시영역과 계조레벨이 0인 소 표시영역을 체크무늬 형상으로 배열하는 것으로, 4화소×4화소의 단위 내의 평균의 계조레벨을 0.25로 하는 것이 가능하다는 것을 알 수 있다. 다음은, 소 표시영역의 계조레벨 0의 표시와 계조레벨 0.5의 표시를 1프레임마다 차례차례 물리면 계조레벨 0.25의 표시를 실행하는 것이 가능하다.
이와 같은 표시구동을 실행함으로써 각 표시화소의 계조시간평균을 0.25로 하면서, 또 2화소×2화소로 이루어지는 소 표시영역 내에서는 프레임마다 계조레벨 0과 계조레벨 1이 체크무늬 형상으로 표시되던지 또는 계조레벨 0만이 표시되므로, FRC구동시에 사용자에게 플리커를 느끼게 하는 일이 없다.
또한, 입력데이터 D[7…0]=03h의 경우에는 도 4c에 있어서 계조레벨이 0인 부분을 계조레벨 1로서 생각하면 좋을 뿐이다. 이에 따라, 각 표시화소의 계조시간평균을 0.75로 하면서, 또 2화소×2화소로 이루어지는 소 표시영역 내에서는 프레임마다 계조레벨 0과 계조레벨 1이 체크무늬 형상으로 표시되던지 또는 계조레벨 1만이 표시되므로, FRC구동시에 사용자에게 플리커를 느끼게 하는 일이 없다.
다음으로, 도 3에서 설명한 바와 같은 FRC구동을 실현하기 위한 수법에 대해 설명한다.
도 5a, 도 5b, 도 5c는, 도 3에서 설명한 바와 같은 FRC구동을 실현하는데 필요한 타이밍신호에 대해 나타내는 도면이다.
상기한 도 1에서도 설명한 바와 같이, 액정표시장치 등의 표시장치에서는 일반적으로 수직동기신호(VSYNC), 수평동기신호(HSYNC) 및 클록신호(CLK)에 따라서 표시구동을 실행하고 있다. 본 실시형태는 이들 타이밍신호를 카운터에 의해 카운트하는 것으로 FRC구동에 필요한 선택신호를 생성한다.
도 5a는 수직동기신호와 수직동기신호의 카운트결과로서 출력되는 프레임카운트신호의 관계에 대해 나타내는 타이밍차트이다.
도 5a에 나타내는 바와 같이, 프레임 카운트신호 FCOUNT0는 수직동기신호(VSYNC)가 1개(1프레임 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이다. 똑같이 프레임 카운트신호 FCOUNT1은 수직동기신호(VSYNC)가 2개(2프레임 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이며, 프레임 카운트신호 FCOUNT2는 수직동기신호(VSYNC)가 4개(4프레임 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이다.
도 5b는 수평동기신호와 수평동기신호의 카운트결과로서 출력되는 수직동기신호, 수직동기신호 카운트신호 V의 관계에 대해 나타내는 타이밍차트이다.
도 5b에 나타내는 바와 같이, 수직동기신호 카운트신호 VCOUNT0는 수평동기신호(HSYNC)가 1개(1라인 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이다. 또, 수직동기신호 카운트신호 VCOUNT1은 수평동기신호(HSYNC)가 2개(2라인 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이다.
도 5c는 클록신호와 클록신호의 카운트결과로서 출력되는 수평동기신호, 수평동기신호 카운트신호의 관계에 대해 나타내는 타이밍차트이다.
도 5c에 나타내는 바와 같이, 수평동기신호 카운트신호 HCOUNT0는 클록신호(CLK)가 1개(1화소 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이다. 또, 수평동기신호 카운트신호 HCOUNT1은 클록신호(CLK)가 2개(2화소 분) 카운트 될 때마다 논리레벨 0과 1이 반전하는 신호이다.
도 6은 도 1의 데이터변환부의 내부의 상세한 구성에 대해 나타내는 도면이다.
데이터변환부(10)에 8비트의 입력데이터 D[7…0](제 1 계조데이터)이 입력되면, 입력데이터 D[7…0]가 상위 6비트의 데이터 D[7…2](제 2 계조데이터)와 하위 2비트의 데이터 D[1…0](제 3 계조데이터)로 나누어진다. 그리고 D[7…2]는 실렉 터(selector)부(24) 및 가산회로(21)에 출력되고, D[1…0]은 실렉터부(24)에 출력된다. 가산회로(21)는 D[7…2]에 1을 가산한 D[7…2]+1(제 4 계조데이터)을 생성해서 실렉터부(24)에 출력한다.
예를 들면, 입력데이터 D[7…0]=00h의 경우에는 상위 6비트의 데이터 D[7…2]=000000이 실렉터부(24) 및 가산회로(21)에 입력되고, 하위 2비트의 데이터 D[2…0]=00이 실렉터부(24)에 출력된다. 입력데이터 D[7…0]=01h의 경우에는 상위 6비트의 데이터 D[7…2]=000000이 실렉터부(24) 및 가산회로(21)에 입력되고, 하위 2비트의 데이터 D[2…0]=01이 실렉터부(24)에 출력된다.
또, 입력데이터 D[7…0]=02h의 경우에는 상위 6비트의 데이터 D[7…2]=000000이 실렉터부(24) 및 가산회로(21)에 입력되고 하위 2비트의 데이터 D[2…0]=10이 실렉터부(24)에 출력된다.
또, 입력데이터 D[7…0]=03h의 경우에는 상위 6비트의 데이터 D[7…2]=000000이 실렉터부(24) 및 가산회로(21)에 입력되고, 하위 2비트의 데이터 D[2…0]=11이 실렉터부(24)에 출력된다.
또, 입력데이터 D[7…0]=04h의 경우에는 상위 6비트의 데이터 D[7…2]=000001이 실렉터부(24) 및 가산회로(21)에 입력되고, 하위 2비트의 데이터 D[2…0]=00이 실렉터부(24)에 출력된다.
이 예에 나타내는 바와 같이, 입력데이터 D[7…0]=00h, 01h, 02h, 03h는 상위 6비트가 같고 하위 2비트만이 다른 데이터로 되어 있다. 그래서 본 실시형태에서는 상위 6비트의 데이터 D[7…2]와 D[7…2]+1을 도 2에서 나타낸 FRC데이터(각각 도 2의 n과 n+1에 대응한다)로서 이용하고, 하위 2비트를 도 3에 나타낸 어느 쪽의 FRC구동을 실행하는지를 식별하기 위한 데이터로서 이용한다.
또, 카운터(22)는 도 5a∼도 5c에서 나타낸 바와 같이 하여 클록신호(CLK), 수평동기신호(HSYNC), 수직동기신호(VSYNC)를 카운트해서 각각의 카운트결과를 프레임 카운트신호 FCOUNT0, FCOUNT1, FCOUNT2, 수직동기신호 카운트신호 VCOUNT0, VCOUNT1, 수평동기신호 카운트신호 HCOUNT0, HCOUNT1로서 논리회로부(23)에 출력한다.
여기에서, 일반의 액정표시장치에서는 여러 가지의 제어신호를 생성하기 위해, 예를 들면 클록신호(CLK)나 수평동기신호(HSYNC), 수직동기신호(VSYNC) 등을 카운트하는 카운터를 구비하고 있는 일이 있다. 그 경우, 종래부터 액정표시장치에 구비되어 있는 카운터의 기능을 본 실시형태에 있어서의 카운터(22)로서 이용하도록 해도 좋다.
논리회로부(23)는 이들 카운트신호로부터 소정의 논리에 따라서 선택신호를 생성하여 실렉터부(24)에 출력한다.
실렉터부(24)는 논리회로부(23)로부터의 선택신호를 받아, D[1…0]의 값에 따라서 데이터 D[7…2]과 D[7…2]+1의 어느 하나를 선택하고, 그것을 FRC데이터 DOUT[5…0]로서 표시패널모듈(20)에 출력한다.
여기에서, 입력데이터 D[7…0]로부터 상위 6비트의 데이터 D[7…2]와 하위 2비트의 데이터 D[1…0]을 생성하여 각각을 실렉터부(24)에 출력하는 구성은 본 발명의 제 1 계조신호생성회로에 대응한다.
또, D[7…2]가 가산회로(21)에 출력되고, 가산회로(21)에 의해서 D[7…2]에 1을 가산하여 생성한 데이터 D[7…2]+1을 실렉터부(24)에 출력하는 구성은 본 발명의 제 2 계조신호생성회로에 대응한다.
또, 실렉터부(24)에 의해서 데이터 D[7…2]과 D[7…2]+1의 어느 하나가 선택되어 출력되는 구성은 본 발명의 출력회로에 대응한다.
카운터(22) 및 논리회로부(23)는 본 발명의 타이밍설정회로에 대응한다.
도 7은 논리회로부 및 실렉터의 구체적인 구성의 한 예를 나타내는 도면이다.  
논리회로부(23)는, 예를 들면 02h용의 선택신호 02hSEL을 생성하기 위한 회로블록과, 01h 또는 03h용의 선택신호 01h03hSEL을 생성하기 위한 회로블록으로 구성되어 있다.
선택신호 02hSEL을 생성하기 위한 회로블록은 XNOR회로(231)와 XNOR회로 (232)로 구성되어 있다. 그리고 XNOR회로(231)에는 VCOUNT0과 HCOUNT0가 입력된다. 또, XNOR회로(232)에는 XNOR회로(231)의 출력과 FCOUNT1이 입력된다.
한편, 선택신호 01h03h를 생성하기 위한 회로블록은 XNOR회로(233)와, XNOR회로(234)와, XNOR회로(235)로 구성되어 있다. 그리고 XNOR회로(233)에는 VCOUNT1과 HCOUNT1이 입력된다. 또, XNOR회로(234)에는 FCOUNT0과 FCOUNT2가 입력된다. 또한, XNOR회로(235)에는 XNOR회로(233)의 출력과 XNOR회로(234)의 출력이 입력된다.
또, 실렉터부(24)는 실렉터 241, 242, 243 및 244로 구성되어 있다. 실렉터 241은 선택신호 02hSEL이 0인 경우에 D[7…2]를 선택하고, 선택신호 02hSEL이 1인 경우에 D[7…2]+1을 선택한다. 또, 실렉터 242는 선택신호 03hSEL이 0인 경우에 D[7…2]를 선택하고, 선택신호 01h03hSEL이 1인 경우에 실렉터 241의 출력을 선택한다. 또, 실렉터 243은 선택신호 03hSEL이 0인 경우에 실렉터 241의 출력을 선택하고, 선택신호 01h03hSEL이 1인 경우에 D[7…2]+1을 선택한다. 또, 실렉터 244는 D[1…0]가 0인 경우에 D[7…2]를 선택하고, D[1…0]가 1인 경우에 실렉터 242의 출력을 선택하며, D[1…0]가 2인 경우에 실렉터 241의 출력을 선택하고, D[1…0]가 3인 경우에 실렉터 243의 출력을 선택한다. 
이하, 도 7의 실렉터부(24)의 동작에 대해 설명한다.  
우선, 입력데이터 D[7…0]=00h의 경우에는 D[7…2]가 0(=000000), D[7…2]+1이 1(=000001), D[1…0]가 0(=00)이 된다. 이 경우, 선택신호의 상태에 따르지 않고, 실렉터 244에 있어서 D[7…2]=0이 선택된다. 결과로서, 표시패널모듈(20)의 모든 표시화소가 계조레벨 0으로 표시구동된다.
또, 입력데이터 D[7…0]=02h의 경우에는 D[7…2]가 0(=000000), D[7…2]+1이 1(=000001), D[1…0]가 0(=02)이 된다. 이 경우에는 실렉터 244에 있어서 실렉터 241의 출력이 선택된다. 이 실렉터 241의 출력은 선택신호 02hSEL의 상태에 의해서 결정된다.
예를 들면 1프레임째의 4화소×4화소에 대해 생각하면, 1라인째에 있어서는 VCOUNT0으로서 0이 입력되고, HCOUNT0으로서 0과 1이 1화소마다 교대로 XNOR회로 (231)에 입력된다. 이로 인해, XNOR회로(231)의 출력은 1→0→1→0이 된다. 또한 FCOUNT1은 0이므로 결과로서 XNOR회로(232)의 출력(선택신호 02hSEL)은 0→1→0→1이 된다. 이 선택신호 02hSEL에 의거하여 실렉터 241에 있어서의 선택이 실행된다. 따라서, DOUT[5…0]은 0→1→0→1의 순서로 출력된다.
또 2라인째에서는 HCOUNT0은 1라인째와 똑같이 0과 1이 1화소마다 교대로 XNOR회로(231)에 입력되는데, 한편, VCOUNT0으로서 1이 XNOR회로(231)에 입력된다. 이로 인해, XNOR회로(231)의 출력은 0→1→0→1이 된다. 또한 FCOUNT1은 0이므로 결과로서 XNOR회로(232)의 출력(선택신호 02hSEL)은 1→0→1→0이 된다.
계속해서, 3라인째는 1라인째와 똑같고, 4라인째는 2라인째와 똑같다.
이상과 같이 하여 1프레임째의 4화소×4화소는 도 3의 02h로 나타내는 것이 된다. 계속되는 2프레임째도 똑같다. 단, 표시화소의 인가전압은 1프레임째와는 반대극성이 되도록 한다.
그 후에 계속되는 3프레임째 및 4프레임째에서는 FCOUNT1이 1이 되기 때문에 XNOR회로(231)의 출력(선택신호 02hSEL)은 1프레임째 및 2프레임째의 출력을 반전한 것이 된다. 따라서, DOUT[5…0]은 1→0→1→0의 순서로 출력된다. 또, 계속되는 5프레임째∼8프레임째는 도 3에서 설명한 바와 같이 1프레임째부터 4프레임째의 반복이 된다.
또, 입력데이터 D[7…0]=01h 또는 03h의 경우에는 D[7…2]가 0(=000000), D[7…2]+1이 1(=000001)이며, D[1…0]가 1(=01) 또는 3(=11)이 된다. D[1…0]가 1인 경우에는 실렉터 244에 있어서 실렉터 242의 출력이 선택되고, D[1…0]가 3인 경우에는 실렉터 244에 있어서 실렉터 243의 출력이 선택된다. 이들 실렉터 241의 출력은 선택신호 01h03hSEL의 상태에 의해서 결정된다.
예를 들면 1프레임째의 4화소×4화소에 대해 생각하면, 1 라인째에 있어서는 VCOUNT1로서 0이 입력되고, HCOUNT1로서 0과 1이 2화소마다 교대로 XNOR회로(231)에 입력된다. 이로 인해, XNOR회로(233)의 출력은 1→1→0→0이 된다. 또, FCOUNT0이 0이고 FCOUNT2도 0이므로, 결과로서 XNOR회로(235)의 출력(선택신호 01h03hSEL)은 1→1→0→0이 된다. 이 선택신호 01h03hSEL에 의거하여 실렉터 242 또는 243에 있어서의 선택이 실행된다. 예를 들면, D[7…0]=01h의 경우에는 실렉터 244로부터 DOUT[5…0]가 0→1→0→0의 순서로 출력된다. 똑같이 D[7…0]=03h의 경우에는 실렉터 244로부터 DOUT[5…0]가 1→1→0→1의 순서로 출력된다.
또 2라인째에서는 HCOUNT1 및 VCOUNT1은 1라인째와 똑같다. 그러나 2라인째에서는 실렉터 241의 출력은 1→0→1→0이다. 따라서, D[7…0]=01h의 경우에는 실렉터 244로부터 DOUT[5…0]가 1→0→0→0의 순서로 출력된다. 똑같이 D[7…0]=03h의 경우에는 실렉터 244로부터 DOUT[5…0]가 1→1→1→0의 순서로 출력된다.
계속해서, 3라인째는 VCOUNT1의 값이 반전하기 때문에 XNOR회로(233)의 출력은 0→0→1→1이 된다. 또, FCOUNT0이 0이고 FCOUNT2도 0이므로, 결과로서 XNOR회로(235)의 출력(선택신호 01h03hSEL)은 0→0→1→1이 된다. 또, 3라인째에서는 실렉터 241의 출력은 0→1→0→1이다. 따라서, D[7…0]=01h의 경우에는 실렉터 244로부터 DOUT[5…0]가 0→0→0→1의 순서로 출력된다. 똑같이 D[7…0]=03h의 경우에는 실렉터 244로부터 DOUT[5…0]가 0→1→1→1의 순서로 출력된다.
4라인째는 실렉터 241의 출력이 1→0→1→0이 되는 이외는 3라인째와 똑같이 생각할 수 있다. 따라서, D[7…0]=01h의 경우에는 실렉터 244로부터 DOUT[5…0]가 0→0→1→0의 순서로 출력된다. 똑같이 D[7…0]=03h의 경우에는 실렉터 244로부터 DOUT[5…0]가 1→0→1→1의 순서로 출력된다.
이상과 같이 하여, 1프레임째의 4화소×4화소는 도 3의 01h 및 03h로 나타내는 것이 된다.
계속되는 2프레임째에서는 FCOUNT0이 1이 되기 때문에 XNOR회로(234)의 출력이 1이 된다.
또한, 3프레임째에서는 FCOUNT0가 0이고 FCOUNT2가 0이 된다.
또, 4프레임째에서는 FCOUNT1이 0이고 FCOUNT2가 0이 된다.
5프레임째에서는 FCOUNT0이 0이고 FCOUNT2가 1이 된다.
이후도, FCOUNT0은 1프레임마다 값이 반전하고, FCOUNT2는 4프레임마다 값이 반전하므로, 이것에 동반하여 XNOR회로(234)의 출력이 변화해서 실렉터 244의 출력이 변화한다. 이에 따라, 도 3에서 나타내는 관계로 프레임마다 체크무늬를 변화시키는 것이 가능하다.
이하에, 도 13의 흐름도를 참조하여 본 실시형태의 표시패널을 구비한 표시장치의 구동방법에 대해 설명한다. 우선, 표시장치에 대해서 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터를 공급한다(스텝S1). 다음으로, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터를 생성한다(스텝S2). 계속해서 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성한다(스텝S3). 다음으로, 상기 제 2 계조데 이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성한다(스텝S4). 계속해서 소정의 복수의 프레임기간에 있어서의 각 프레임기간마다 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 상기 제 3 계조데이터에 의거하여 선택해서 표시패널의 각 표시화소에 인가한다(스텝S5). 다음으로, 해당 각 표시화소를 프레임기간마다 상기 제 2 계조데이터에 따른 계조 및 상기 제 4 계조데이터에 따른 계조의 어느 하나에 설정하여, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시킨다(스텝S6).
이상 설명한 바와 같이, 본 실시형태에 따르면, 플리커가 특히 발생하기 쉽다고 여겨지는 입력계조데이터의 하위 2비트가 1과 3인 경우의 계조표시를 2화소×2화소를 1개의 소 표시영역으로 한 체크무늬 형상으로 하고, 이 소 표시영역을 체크무늬 형상으로 배치하는 것으로, 00h(0)와 02h(0.5) 또는 02h(0.5)와 04h(1)와 같이 표시할 수 있다. 따라서, 각 표시화소의 1주기의 계조레벨의 시간평균을 입력 계조데이터의 값으로 하면서, 화면 내의 종횡방향의 플리커를 억제할 수 있다.
또한, 이상 설명한 FRC구동의 개념은 입력데이터 D[7…0]가 4n, 4n+1, 4n+2, 4n+3인 경우에도 똑같이 적용할 수 있는 것은 말할 필요도 없다.
또, 1주기를 8프레임으로 한 것으로, 액정에 장시간의 직류전압이 인가되는 일이 없고, 1화소마다 8비트의 계조표시가 가능하다.
또, 본 실시형태에서는 체크무늬의 계조표시를 실현하기 위한 회로를 가산 회로, 카운터, 실렉터, 논리회로를 이용하여 클록신호, 수직동기신호, 수평동기신호 및 프레임수를 카운트해서 그것에 따른 선택신호를 생성하여 출력하는 것만의 간이한 회로로 할 수 있다.
이상 실시형태에 의거하여 본 발명을 설명했는데, 본 발명은 상기한 실시형태에 한정되는 것은 아니고, 본 발명의 요지의 범위 내에서 여러 가지의 변형이나 응용이 가능한 것은 물론이다. 예를 들면 상기한 실시형태에서는 소 표시영역을 2화소×2화소로 하고 있는데, 도 8에 나타내는 바와 같은 3화소×2화소로 해도 좋다. 이와 같은 3화소×2화소를 소 표시영역으로 함으로써, 예를 들면 3화소에 R, G, B를 각각 할당해서 FRC구동을 실행하는 것도 가능하다.
또, 본 실시형태에서는 8비트 계조를 6비트의 표시패널로 표시하는 예에 대해 설명하고 있는데, 6비트 계조를 4비트의 표시패널로 표시하는 등의 다른 비트수의 입력데이터에 대응시키는 것도 가능하다.
또, FRC데이터의 선택을 실행하기 위한 선택신호를 생성하는 논리회로부(23)의 구성도 변경 가능하다.
예를 들면 도 9는 논리회로부의 제 1 변형예의 구성에 대해 나타내는 도면이며, 도 10은 이 경우의 계조표시의 상태를 나타내는 도면이다.
제 1 변형예는 도 7의 논리회로부(23)의 구성에 대해서 FCOUNT1과 FCOUNT2를 바꿔 넣은 예이다.
이 경우의 계조표시는 도 10에서 나타내는 바와 같이 하여 실행된다.
또, 도 11은 논리회로부의 제 2 변형예의 구성에 대해 나타내는 도면이며, 도 12는 이 경우의 계조표시의 상태를 나타내는 도면이다.
논리회로부(23)를 도 11에 나타내는 바와 같이 구성해도 좋고, 이 경우의 계 조표시는 도 12에서 나타내는 바와 같이 하여 실행된다.
또한, 상기한 실시형태에는 여러 가지의 단계의 발명이 포함되어 있고, 개시되는 복수의 구성요건의 적당한 조합에 의해 여러 가지의 발명이 추출될 수 있다. 예를 들면, 실시형태에 나타내어지는 전체 구성요건으로부터 몇 개의 구성요건이 삭제되어도, 상기한 바와 같은 과제를 해결할 수 있으며, 상기한 바와 같은 효과가 얻어지는 경우에는 이 구성요건이 삭제된 구성도 발명으로서 추출될 수 있다.
도 1은 본 실시형태의 FRC방식을 실행하기 위한 주요한 구성에 대해 나타내는 도면.
도 2는 입력데이터와 FRC데이터와 표시패널모듈의 각 표시화소의 1주기에 있어서의 계조레벨의 시간평균(계조시간평균)과의 관계에 대해 나타내는 도면.
도 3은 입력데이터 D[7…0]가 0∼4인 경우의 각각 대응하는 FRC구동의 개념에 대해 나타내는 도면.
도 4a, 도 4b, 도 4c는, 입력데이터 D[7…0]=01h인 경우의 계조레벨 0과 계조레벨 1의 표시의 생각에 대해 나타내는 도면.
도 5a, 도 5b, 도 5c는, 도 3의 FRC구동을 실현하는데 필요한 타이밍신호에 대해 나타내는 도면.
도 6은 도 1의 데이터변환부의 내부의 상세한 구성에 대해 나타내는 도면.
도 7은 논리회로부 및 실렉터의 구체적인 구성의 한 예를 나타내는 도면.  
도 8은 소 표시영역을 3화소×2화소로 했을 때의 FRC구동의 개념을 나타낸 도면.
도 9는 논리회로부의 제 1 변형예의 구성에 대해 나타내는 도면.
도 10은, 논리회로부를 제 1 변형예로 했을 때의 계조표시 상태를 나타내는 도면.
도 11은 논리회로부의 제 2 변형예의 구성에 대해 나타내는 도면.
도 12는 논리회로부를 제 2변형예로 했을 때의 계조표시의 상태를 나타내는 도면.
도 13은 본 실시형태의 표시장치의 구동방법에 대해 설명하는 흐름도.
※도면의 주요부분에 대한 부호의 설명
10: 데이터변환부
20: 표시패널모듈
21: 가산회로
22: 카운터
23: 논리회로부
24: 실렉터부
231, 232, 233, 234, 235: XNOR회로
241, 242, 243, 244: 실렉터

Claims (36)

  1. 복수의 표시화소가 배열된 표시패널을 구동하는 표시구동장치에 있어서,
    표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되고, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터와, 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하는 제 1 계조신호생성회로와,
    상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하는 제 2 계조신호생성회로와,
    상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 프레임기간마다 선택적으로 상기 표시패널의 상기 각 표시화소에 출력하며, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시키는 출력회로를 구비하는 것을 특징으로 하는 표시구동장치.
  2. 제 1 항에 있어서,
    상기 제 1 계조신호생성회로에 의해 생성되는 상기 제 2 계조데이터는 상기 제 1 계조데이터의 최상위 비트로부터 상기 제 2 비트수 분을 꺼낸 것인 것을 특징으로 하는 표시구동장치.
  3. 제 1 항에 있어서,
    상기 제 2 계조데이터의 상기 제 2 비트수는 상기 제 1 계조데이터의 상기 제 1 비트수보다 2비트 적은 비트수를 갖는 것을 특징으로 하는 표시구동장치,
  4. 제 1 항에 있어서,
    상기 제 1 계조신호생성회로에 의해 생성되는 상기 제 3 계조데이터는 상기 제 1 계조데이터의 최하위 비트로부터 상기 제 1 비트수와 상기 제 2 비트수의 차분의 비트수 분을 꺼낸 것인 것을 특징으로 하는 표시구동장치.
  5. 제 1 항에 있어서,
    상기 제 2 계조신호생성회로에 의해 생성되는 상기 제 4 계조데이터는 상기 제 2 계조데이터에 1을 가산한 값을 갖는 것을 특징으로 하는 표시구동장치.
  6. 제 1 항에 있어서,
    상기 출력회로는 상기 제 3 계조데이터에 의거하여 소정의 복수의 프레임기간에 있어서의 상기 제 2 계조데이터와 상기 제 4 계조데이터의 출력회수를 설정하는 타이밍설정회로를 구비하는 것을 특징으로 하는 표시구동장치.
  7. 제 6 항에 있어서,
    상기 타이밍설정회로는,
    수평동기신호와 수직동기신호와 프레임수를 각각 카운트하는 카운트회로와,
    상기 카운트회로에 의해서 카운트된 카운트수에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터의 어느 하나를 선택하기 위한 선택신호를 생성해서 출력하는 선택신호생성회로와,
    상기 선택신호가 입력되고, 해당 선택신호에 따라서 상기 제 3 계조데이터에 의거하여 프레임기간마다 상기 제 2 계조데이터와 상기 제 4 계조데이터의 어느 하나를 선택해서 출력하는 선택회로를 갖는 것을 특징으로 하는 표시구동장치.
  8. 제 6 항에 있어서,
    상기 표시패널에 있어서의 상기 복수의 표시화소는 인접하는 소정수의 상기 표시화소로 이루어지는 복수의 소 표시영역으로 나누어지고,
    상기 타이밍설정회로는 추가로 상기 표시패널의 상기 각 표시화소에 대한 상기 제 2 계조데이터와 상기 제 4 계조데이터의 출력의 타이밍을 제어하며,
    상기 표시데이터에 의거하는 표시위치에 대응하는 상기 표시패널의 적어도 1개의 상기 소 표시영역에 있어서, 상기 소정수의 표시화소에 있어서의 인접하는 상기 표시화소의 한쪽을 상기 제 2 계조데이터에 따른 계조로 설정하고, 다른쪽을 상기 제 4 계조데이터에 따른 계조로 설정하는 것을 특징으로 하는 표시구동장치.
  9. 제 8 항에 있어서,
    상기 출력회로에 의한 상기 제 2 계조데이터 및 상기 제 4 계조데이터의 출력은 상기 소정의 복수 프레임기간을 1주기로 해서 실행되고,
    해당 1주기 동안의 상기 소 표시영역에 있어서의 상기 각 표시화소의 계조의 시간평균은 대응하는 상기 제 1 계조데이터의 계조에 대응하는 값을 갖는 것을 특징으로 하는 표시구동장치.
  10. 제 8 항에 있어서,
    상기 소 표시영역은 2열×2행의 상기 표시화소로 이루어지는 것을 특징으로 하는 표시구동장치.
  11. 제 8 항에 있어서,
    상기 소 표시영역은 3열×2행의 상기 표시화소로 이루어지는 것을 특징으로 하는 표시구동장치.
  12. 제 8 항에 있어서,
    상기 타이밍설정회로는,
    상기 표시위치에 대응하는 한쌍의 제 1 소 표시영역의 상기 소정수의 표시화소를 모두 상기 제 2 계조데이터 또는 상기 제 4 계조데이터의 어느 한쪽에 따른 계조로 설정하고,
    상기 표시위치에 대응하는 다른 한쌍의 제 2 소 표시영역의 상기 소정수의 표시화소에 있어서의 인접하는 상기 표시화소의 한쪽을 상기 제 2 계조데이터에 따른 계조로 설정하며, 다른쪽을 상기 제 4 계조데이터에 따른 계조로 설정하고,
    상기 한쌍의 제 1 소 표시영역과 상기 한쌍의 제 2 소 표시영역이 대각선 방향으로 인접해서 배치되도록 설정하는 것을 특징으로 하는 표시구동장치.
  13. 제 12 항에 있어서,
    상기 타이밍설정회로는 상기 제 2 계조데이터와 상기 제 4 계조데이터의 출력의 타이밍을 설정하고, 대각선 방향으로 인접해서 배치되는 한쌍의 상기 제 1 소 표시영역 및 상기 제 2 소 표시영역의 상호의 배치위치가 전환되도록 설정하는 것을 특징으로 하는 표시구동장치.
  14. 표시데이터에 의거하는 화상정보를 표시하는 표시장치에 있어서,
    복수의 표시화소가 종횡으로 배열된 표시패널을 갖고, 상기 각 표시화소를 공급된 계조데이터에 따른 계조로 설정하여 표시를 실행하는 표시수단과,
    상기 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되며, 해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터와, 상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하는 제 1 계조신호생성회로와,
    상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하는 제 2 계조신호생성회로와,
    상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 프레임기간마다 선택적으로 상기 계조데이터로서 상기 표시수단의 상기 각 표시화소에 출력하고, 해당 각 표시화소를 프레임기간마다 상기 제 2 계조데이터에 따른 계조 및 상기 제 4 계조데이터에 따른 계조의 어느 하나로 설정하여, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시키는 출력회로를 구비하는 것을 특징으로 하는 표시장치.
  15. 제 14 항에 있어서,
    상기 제 1 계조신호생성회로에 의해 생성되는 상기 제 2 계조데이터는 상기 제 1 계조데이터의 최상위 비트로부터 상기 제 2 비트수 분을 꺼낸 것인 것을 특징으로 하는 표시장치.
  16. 제 14 항에 있어서,
    상기 제 2 계조데이터의 상기 제 2 비트수는 상기 제 1 계조데이터의 상기 제 1 비트수보다 2비트 적은 비트수를 갖는 것을 특징으로 하는 표시장치.
  17. 제 14 항에 있어서,
    상기 제 1 계조신호생성회로에 의해 생성되는 상기 제 3 계조데이터는 상기 제 1 계조데이터의 최하위 비트로부터 상기 제 1 비트수와 상기 제 2 비트수의 차분의 비트수 분을 꺼낸 것인 것을 특징으로 하는 표시장치.
  18. 제 14 항에 있어서,
    상기 제 2 계조신호생성회로에 의해 생성되는 상기 제 4 계조데이터는 상기 제 2 계조데이터에 1을 가산한 값을 갖는 것을 특징으로 하는 표시장치.
  19. 제 14 항에 있어서,
    상기 표시수단은 상기 출력회로로부터 공급된 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 받아들이고, 대응하는 계조전압을 상기 표시패널의 상기 각 표시화소에 인가하는 구동회로를 구비하며, 해당 구동회로는 상기 제 2 비트수에 따른 구성을 갖고 있는 것을 특징으로 하는 표시장치.
  20. 제 14 항에 있어서,
    상기 출력회로는 상기 제 3 계조데이터에 의거하여 소정의 복수의 프레임기간에 있어서의 상기 제 2 계조데이터와 상기 제 4 계조데이터의 출력회수를 설정하는 타이밍설정회로를 구비하는 것을 특징으로 하는 표시장치.
  21. 제 20 항에 있어서,
    상기 타이밍설정회로는,
    수평동기신호와 수직동기신호와 프레임수를 각각 카운트하는 카운트회로와,
    상기 카운트회로에 의해서 카운트된 카운트수에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터의 어느 하나를 선택하기 위한 선택신호를 생성해서 출력하는 선택신호생성회로와,
    상기 선택신호가 입력되고, 해당 선택신호에 따라서 상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터와 상기 제 4 계조데이터의 어느 하나를 선택해서 상기 표시수단에 출력하는 선택회로를 갖는 것을 특징으로 하는 표시장치.
  22. 제 20 항에 있어서,
    상기 표시패널에 있어서의 상기 복수의 표시화소는 인접하는 소정수의 상기 표시화소로 이루어지는 복수의 소 표시영역으로 나누어지고,
    상기 타이밍설정회로는 추가로 상기 표시패널의 상기 각 표시화소에 대한 상기 제 2 계조데이터와 상기 제 4 계조데이터의 출력의 타이밍을 제어하며,
    상기 표시데이터에 의거하는 표시위치에 대응하는 상기 표시패널의 적어도 1개의 상기 소 표시영역에 있어서, 상기 소정수의 표시화소에 있어서의 인접하는 상기 표시화소의 한쪽을 상기 제 2 계조데이터에 따른 계조로 설정하고, 다른쪽을 상기 제 4 계조데이터에 따른 계조로 설정하는 것을 특징으로 하는 표시장치.
  23. 제 22 항에 있어서,
    상기 출력회로에 의한 상기 제 2 계조데이터 및 상기 제 4 계조데이터의 출력은 상기 소정의 복수의 프레임기간을 1주기로 해서 실행되고,
    해당 1주기 동안의 상기 소 표시영역에 의한 상기 각 표시화소의 계조의 시간평균은 대응하는 상기 제 1 계조데이터의 계조에 대응하는 값을 갖는 것을 특징으로 하는 표시장치.
  24. 제 22 항에 있어서,
    상기 소 표시영역은 2열×2행의 상기 표시화소로 이루어지는 것을 특징으로 하는 표시장치.
  25. 제 22 항에 있어서,
    상기 소 표시영역은 3열×2행의 상기 표시화소로 이루어지는 것을 특징으로 하는 표시장치.
  26. 제 22 항에 있어서,
    상기 타이밍설정회로는,
    상기 표시위치에 대응하는 한쌍의 제 1 소 표시영역의 상기 소정수의 표시화소를 모두 상기 제 2 계조데이터 또는 상기 제 4 계조데이터의 어느 한쪽에 따른 계조로 설정하고,
    상기 표시위치에 대응하는 다른 한쌍의 제 2 소 표시영역의 상기 소정수의 표시화소에 있어서의 인접하는 상기 표시화소의 한쪽을 상기 제 2 계조데이터에 따른 계조로 설정하며, 다른쪽을 상기 제 4 계조데이터에 따른 계조로 설정하고,
    상기 한쌍의 제 1 소 표시영역과 상기 한쌍의 제 2 소 표시영역이 대각선 방향으로 인접해서 배치되도록 설정하는 것을 특징으로 하는 표시장치.
  27. 제 26 항에 있어서,
    상기 타이밍설정회로는 상기 제 2 계조데이터와 상기 제 4 계조데이터의 출력의 타이밍을 설정하여, 대각선 방향으로 인접해서 배치되는 한쌍의 상기 제 1 소 표시영역 및 상기 제 2 소 표시영역의 상호의 배치위치가 전환되도록 설정하는 것을 특징으로 하는 표시장치.
  28. 표시데이터에 의거하는 화상정보를 표시하는 표시장치의 구동방법에 있어서,
    상기 표시장치는 복수의 표시화소가 종횡으로 배열된 표시패널을 갖고,
    상기 표시장치에 상기 표시데이터에 따른 제 1 비트수를 갖는 제 1 계조데이터가 공급되며,
    해당 제 1 계조데이터로부터 상기 제 1 비트수보다도 적은 제 2 비트수를 갖는 제 2 계조데이터를 생성하고,
    상기 제 1 계조데이터로부터 상기 제 2 계조데이터를 제외한 제 3 계조데이터를 생성하며,
    상기 제 2 계조데이터로부터 상기 제 2 계조데이터와는 다른 계조에 대응하는 제 4 계조데이터를 생성하고,
    소정의 복수의 프레임기간에 있어서의 각 프레임기간마다 상기 제 2 계조데이터 및 상기 제 4 계조데이터를 상기 제 3 계조데이터에 의거하여 선택해서 상기 표시패널의 상기 각 표시화소에 인가하며,
    해당 각 표시화소를 프레임기간마다 상기 제 2 계조데이터에 따른 계조 및 상기 제 4 계조데이터에 따른 계조의 어느 하나로 설정하고, 상기 표시패널에 상기 제 2 계조데이터와 상기 제 4 계조데이터 사이의 계조를 표시시키는 것을 포함하는 것을 특징으로 하는 표시장치의 구동방법.
  29. 제 28 항에 있어서,
    상기 제 2 계조데이터의 생성은 상기 제 1 계조데이터의 최상위 비트로부터 상기 제 2 비트수 분을 꺼냄으로써 실행하고,
    상기 제 3 계조데이터의 생성은 상기 제 1 계조데이터의 최하위 비트로부터 상기 제 1 비트수와 상기 제 2 비트수의 차분의 비트수 분을 꺼냄으로써 실행하는 것을 특징으로 하는 표시장치의 구동방법.
  30. 제 28 항에 있어서,
    상기 제 2 비트수는 상기 제 1 비트수보다 2비트 적은 비트수를 갖는 것을 특징으로 하는 표시장치의 구동방법.
  31. 제 28 항에 있어서,
    상기 제 4 계조데이터의 생성은 상기 제 2 계조데이터에 1을 가산함으로써 실행하는 것을 특징으로 하는 표시장치의 구동방법.
  32. 제 28 항에 있어서,
    상기 제 2 계조데이터 및 상기 제 4 계조데이터의 상기 표시패널로의 출력동작은,
    수평동기신호와 수직동기신호와 프레임수를 각각 카운트하고,
    카운트된 카운트수와 상기 제 3 계조데이터에 의거하여 상기 제 2 계조데이터 및 상기 제 4 계조데이터의 어느 하나를 선택하고, 상기 표시패널에 출력하는 동작을 포함하는 것을 특징으로 하는 표시장치의 구동방법.
  33. 제 28 항에 있어서,
    상기 표시패널에 있어서의 상기 복수의 표시화소는 인접하는 소정수의 상기 표시화소로 이루어지는 복수의 소 표시영역으로 나누어지고,
    상기 제 2 계조데이터 및 상기 제 4 계조데이터의 상기 표시패널로의 출력동작은 상기 표시데이터에 의거하는 표시위치에 대응하는 상기 표시패널의 적어도 1개의 상기 소 표시영역의 상기 소정수의 표시화소에 있어서의 인접하는 상기 표시화소의 한쪽을 상기 제 2 계조데이터에 따른 계조로 설정하고, 다른쪽을 상기 제 4 계조데이터에 따른 계조로 설정하는 동작을 추가로 포함하는 것을 특징으로 하는 표시장치의 구동방법.
  34. 제 33 항에 있어서,
    상기 제 2 계조데이터 및 상기 제 4 계조데이터의 상기 표시패널로의 출력 동작은,
    상기 소정의 복수의 프레임기간을 1주기로 해서 실행하고,
    해당 1주기 동안의 상기 소 표시영역에 있어서의 상기 각 표시화소의 계조의 시간평균을, 대응하는 상기 제 1 계조데이터의 계조에 대응하는 값으로 설정하는 것을 특징으로 하는 표시장치의 구동방법.
  35. 제 33 항에 있어서,
    상기 제 2 계조데이터 및 상기 제 4 계조데이터의 상기 표시패널로의 출력 동작은,
    상기 표시위치에 대응하는 한쌍의 제 1 소 표시영역의 상기 소정수의 표시화소를 모두 상기 제 2 계조데이터 또는 상기 제 4 계조데이터의 어느 한쪽에 따른 계조로 설정하고,
    상기 표시위치에 대응하는 다른 한쌍의 제 2 소 표시영역의 상기 소정수의 표시화소에 있어서의 인접하는 상기 표시화소의 한쪽을 상기 제 2 계조데이터에 따른 계조로 설정하며, 다른쪽을 상기 제 4 계조데이터에 따른 계조로 설정하고,
    상기 한쌍의 제 1 소 표시영역과 상기 한쌍의 제 2 소 표시영역을 대각선 방향으로 인접해서 배치하는 것을 특징으로 하는 표시장치의 구동방법.
  36. 제 35 항에 있어서,
    상기 제 2 계조데이터 및 상기 제 4 계조데이터의 상기 표시패널로의 출력 동작은,
    대각선 방향으로 인접해서 배치되는 한쌍의 상기 제 1 소 표시영역과 상기 제 2 소 표시영역의 상호의 배치위치를 전환하는 것을 특징으로 하는 표시장치의 구동방법.
KR1020070069435A 2006-07-13 2007-07-11 표시구동장치 및 표시장치 KR100903920B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2006-00193041 2006-07-13
JP2006193041A JP4466621B2 (ja) 2006-07-13 2006-07-13 表示駆動装置、表示装置及び表示駆動方法

Publications (2)

Publication Number Publication Date
KR20080007116A true KR20080007116A (ko) 2008-01-17
KR100903920B1 KR100903920B1 (ko) 2009-06-19

Family

ID=38985730

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070069435A KR100903920B1 (ko) 2006-07-13 2007-07-11 표시구동장치 및 표시장치

Country Status (5)

Country Link
US (1) US8531490B2 (ko)
JP (1) JP4466621B2 (ko)
KR (1) KR100903920B1 (ko)
CN (1) CN101105931B (ko)
TW (1) TWI376673B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220065507A (ko) * 2020-11-13 2022-05-20 코츠테크놀로지주식회사 자동 영상 고장 인식 및 전환 장치

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1732707B1 (en) 2004-03-19 2015-04-22 Commonwealth Scientific and Industrial Research Organisation Activation method
JP5563195B2 (ja) * 2005-01-21 2014-07-30 コモンウェルス サイエンティフィック アンドインダストリアル リサーチ オーガナイゼーション 改質物質を用いる活性化方法
KR101520624B1 (ko) * 2008-12-31 2015-05-15 삼성전자주식회사 비트 맵 방식의 영상 인코딩/디코딩 방법 및 장치
JP5548064B2 (ja) * 2010-08-17 2014-07-16 ルネサスエレクトロニクス株式会社 表示システム及び表示デバイスドライバ
CN103119640A (zh) * 2010-09-27 2013-05-22 Jvc建伍株式会社 液晶显示装置、液晶显示元件的驱动装置以及驱动方法
KR101104917B1 (ko) 2010-10-07 2012-01-12 삼익전자공업 주식회사 펄스폭 변조(pwm)분산 스캐닝에 의한 구동ic에 계조비트를 늘리는 전광판
CN102915705B (zh) * 2012-11-17 2014-12-10 华北水利水电学院 一种提高带灰度led显示屏清晰度的时序发生电路

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04125588A (ja) 1990-09-17 1992-04-27 Sharp Corp 表示装置の駆動方法
US5292805A (en) 1992-05-29 1994-03-08 Amoco Corporation Filled polyphthalamide blends having improved processability and composite and filled articles therefrom
US5777590A (en) 1995-08-25 1998-07-07 S3, Incorporated Grayscale shading for liquid crystal display panels
JP3361705B2 (ja) 1996-11-15 2003-01-07 株式会社日立製作所 液晶コントローラおよび液晶表示装置
JP4017425B2 (ja) 2002-03-25 2007-12-05 川崎マイクロエレクトロニクス株式会社 単純マトリクス液晶の駆動方法及び液晶駆動装置
US7382383B2 (en) 2003-04-02 2008-06-03 Sharp Kabushiki Kaisha Driving device of image display device, program and storage medium thereof, image display device, and television receiver
JP4390483B2 (ja) * 2003-06-19 2009-12-24 シャープ株式会社 液晶中間調表示方法及びその方法を用いた液晶表示装置
KR100956343B1 (ko) * 2003-07-29 2010-05-06 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
TW200532613A (en) 2004-03-30 2005-10-01 Seiko Epson Corp Controller for color liquid crystal display and method
KR20060020803A (ko) * 2004-09-01 2006-03-07 삼성전자주식회사 표시 장치의 프레임 레이트 제어 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20220065507A (ko) * 2020-11-13 2022-05-20 코츠테크놀로지주식회사 자동 영상 고장 인식 및 전환 장치

Also Published As

Publication number Publication date
US20080024527A1 (en) 2008-01-31
JP4466621B2 (ja) 2010-05-26
JP2008020731A (ja) 2008-01-31
KR100903920B1 (ko) 2009-06-19
CN101105931A (zh) 2008-01-16
US8531490B2 (en) 2013-09-10
TWI376673B (en) 2012-11-11
TW200809760A (en) 2008-02-16
CN101105931B (zh) 2011-01-26

Similar Documents

Publication Publication Date Title
KR100246150B1 (ko) 액정 디스플레이 장치 및 그 구동 방법
KR100903920B1 (ko) 표시구동장치 및 표시장치
US7391398B2 (en) Method and apparatus for displaying halftone in a liquid crystal display
JP5123277B2 (ja) 液晶表示装置
US7133035B2 (en) Method and apparatus for driving liquid crystal display device
JP3618024B2 (ja) 自発光表示器の駆動装置
KR101197055B1 (ko) 표시 장치의 구동 장치
US8253677B2 (en) Display device and method of driving the same
KR20080054190A (ko) 표시장치 및 이의 구동방법
KR19980042327A (ko) 액정컨트롤러 및 액정표시장치
JPH08184807A (ja) 液晶表示パネルの階調駆動装置
JP2013068793A (ja) 表示装置、駆動回路、駆動方法、および電子機器
KR101263533B1 (ko) 표시 장치
KR20130109815A (ko) 표시 장치
JPH06138846A (ja) 液晶中間調表示方式
JP2001125529A (ja) 階調表示方法及び表示装置
US8830255B2 (en) Display device and method for driving display device
KR101443390B1 (ko) 데이터 변조 방법, 이를 구비한 액정표시장치 및 그 구동방법
JP2003005695A (ja) 表示装置および多階調表示方法
JPH10116055A (ja) 表示装置
JP2006163088A (ja) 表示装置および表示方法
JP5063644B2 (ja) 液晶中間調表示方法及びその方法を用いた液晶表示装置
KR100363169B1 (ko) 영상 처리 시스템에 있어서 의사윤곽 보상장치 및 방법
JPH07334117A (ja) 多階調表示装置および多階調表示方法
JP2003015589A (ja) 表示装置及び階調表示方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130524

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140522

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150605

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee