CN101105931B - 显示驱动装置及显示装置 - Google Patents

显示驱动装置及显示装置 Download PDF

Info

Publication number
CN101105931B
CN101105931B CN2007101291466A CN200710129146A CN101105931B CN 101105931 B CN101105931 B CN 101105931B CN 2007101291466 A CN2007101291466 A CN 2007101291466A CN 200710129146 A CN200710129146 A CN 200710129146A CN 101105931 B CN101105931 B CN 101105931B
Authority
CN
China
Prior art keywords
mentioned
gradation data
display
data
gray scale
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CN2007101291466A
Other languages
English (en)
Other versions
CN101105931A (zh
Inventor
原田贵浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Publication of CN101105931A publication Critical patent/CN101105931A/zh
Application granted granted Critical
Publication of CN101105931B publication Critical patent/CN101105931B/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2025Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

本发明的显示驱动装置,驱动排列有多个显示像素的显示面板,具备:第1灰度信号生成电路,被供给具有对应于显示数据的第1位数的第1灰度数据,根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据、和从上述第1灰度数据去掉上述第2灰度数据后的第3灰度数据;第2灰度信号生成电路,根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;输出电路,基于上述第3灰度数据,将上述第2灰度数据及上述第4灰度数据按每帧期间有选择地输出给上述显示面板的上述各显示像素,在上述显示面板上显示上述第2灰度数据与上述第4灰度数据之间的灰度。

Description

显示驱动装置及显示装置 
技术领域
本发明涉及能够进行帧速率控制(FRC)方式的灰度显示的显示驱动装置及具备它的显示装置。 
背景技术
以往,作为用来在液晶显示装置等的显示装置中进行灰度显示的方式之一,已知有帧速率控制(FRC)方式。FRC方式是利用能够进行规定的灰度显示的显示驱动装置进行比其多灰度的显示的方法。该FRC方式是以几帧为1周期、通过在该1周期内使各显示像素的灰度随时间变化而得到中间灰度的方式。 
这里,在FRC驱动中,在进行中间灰度的显示时容易发生闪烁(闪变)。因此,在FRC驱动中,通过帧与显示位置的数据的变换而能够进行多灰度显示、并且尽可能地抑制闪烁是理想的。但是,通过任何机构驱动都存在容易发生闪烁的图像,在所有的图像中抑制闪烁是困难的。 
作为这样的抑制闪烁的方法,提出了设置多个查找表、随机地选择查找表来显示驱动的方法、以及对输入灰度数据在帧频率变换前后生成不易发生闪烁的FRC模式、按照这些FRC模式显示驱动的方法等。 
这里,在设置查找表的方法或生成不易发生闪烁的FRC模式的方法中,虽然抑制闪烁的发生的效果较高,但相反,需要用来存储查找表的专用的存储部、或需要在帧频率变换前后生成FRC模式,电路结构或驱动方法会变得复杂。 
发明内容
本发明在能够进行帧速率控制方式的灰度显示的显示驱动装置及具备它的显示装置中,具有能够提供能够以使电路结构及驱动方法较简单的结构并抑制闪烁的发生而进行良好的灰度显示的显示驱动装置及具备它的显示装置的优点。 
用来得到上述优点的本发明的显示驱动装置,驱动排列有多个显示像素的显示面板,其特征在于,具备:第1灰度信号生成电路,被供给具有对应于显示数据的第1位数的第1灰度数据,根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据、和从上述第1灰度数据去掉上述第2灰度数据后的第3灰度数据;第2灰度信号生成 电路,根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;以及输出电路,基于上述第3灰度数据,将上述第2灰度数据及上述第4灰度数据按每帧期间有选择地输出给上述显示面板的上述各显示像素,在上述显示面板上显示上述第2灰度数据与上述第4灰度数据之间的灰度,上述输出电路具有定时设定电路,该定时设定电路基于上述第3灰度数据,设定规定的多个帧期间中的上述第2灰度数据和上述第4灰度数据的输出次数,上述显示面板的上述多个显示像素被分为由相邻的规定数量的上述显示像素构成的多个小显示区域;上述定时设定电路还控制上述第2灰度数据和上述第4灰度数据向上述显示面板的上述各显示像素输出的定时,在与基于上述显示数据的显示位置对应的上述显示面板的至少1个上述小显示区域中,将上述规定数量的显示像素中的相邻的两个上述显示像素中的一个设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度。 
用来得到上述优点的本发明的显示装置,显示基于显示数据的图像信息,其特征在于,具备:显示单元,具有纵横地排列有多个显示像素的显示面板,将上述各显示像素设定为与被供给的灰度数据对应的灰度来进行显示;第1灰度信号生成电路,被供给具有与上述显示数据对应的第1位数的第1灰度数据,根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据、和从上述第1灰度数据去掉上述第2灰度数据的第3灰度数据;第2灰度信号生成电路,根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;以及输出电路,基于上述第3灰度数据,将上述第2灰度数据及上述第4灰度数据作为上述灰度数据按每帧期间有选择地输出给上述显示单元的上述各显示像素,并将该各显示像素按每个帧期间设定为与上述第2灰度数据对应的灰度及与上述第4灰度数据对应的灰度中的某一个,使上述显示面板显示上述第2灰度数据和上述第4灰度数据之间的灰度,上述输出电路具有定时设定电路,该定时设定电路基于上述第3灰度数据,设定规定的多个帧期间中的上述第2灰度数据和上述第4灰度数据的输出次数,上述显示面板的上述多个显示像素被分为由相邻的规定数量的上述显示像素构成的多个小显示区域;上述定时设定电路还控制上述第2灰度数据和上述第4灰度数据向上述显示面板的上述各显示像素输出的定时,在与基于上述显示数据的显示位置对应的上述显示面板的至少1个上述小显示区域中,将上述规定数量的显示像素中的相邻的两个上述显示像素中的一个设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度。 
用来得到上述优点的本发明的显示装置的驱动方法,该显示装置显示基于显示数据的图像信息,其特征在于,上述显示装置具有纵横地排列有多个显示像素的显示面板;对上述显示装置供给具有与上述显示数据对应的第1位数的第1灰度数据;根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据;生成从上述第1灰度数据去掉上述第2灰度数据的第3灰度数据;根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;在规定的多个帧期间的每个帧期间中,基于上述第3灰度数据选择上述第2灰度数据及上述第4灰度数据,施加给上述显示面板的上述各显示像素;将该各显示像素按每帧期间设定为与上述第2灰度数据对应的灰度及与上述第4灰度数据对应的灰度中的某一个,使上述显示面板显示上述第2灰度数据与上述第4灰度数据之间的灰度,上述显示面板的上述多个显示像素分为由相邻的规定数量的上述显示像素构成的多个小显示区域;上述第2灰度数据及上述第4灰度数据的向上述显示面板的输出动作还包括:将与基于上述显示数据的显示位置对应的上述显示面板的至少1个上述小显示区域的、上述规定数量的显示像素中相邻的两个上述显示像素中的一个,设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度的动作。 
附图说明
图1是表示用来进行本实施方式的FRC方式的主要的结构的图。 
图2是表示输入数据、FRC数据、和显示面板模组的各显示像素的一周期中的灰度级的时间平均(灰度时间平均)的关系的图。 
图3是表示分别与输入数据D[7……0]为0~4时对应的FRC驱动的概念的图。 
图4A、图4B、图4C是表示输入数据D[7……0]=01h时的灰度级0与灰度级1的显示的思考方式的图。 
图5A、图5B、图5C是表示实现FRC驱动所需的定时信号的图。 
图6是表示图1的数据变换部的内部的详细结构的图。 
图7是表示逻辑电路部及选择器的具体的结构的一例的图。 
图8是表示设小显示区域为3像素×2像素时的、FRC驱动的概念的图。 
图9是表示逻辑电路部的第1变形例的结构的图。 
图10是表示使逻辑电路部为第1变形例时的灰度显示的状态的图。 
图11是表示逻辑电路部的第2变形例的结构的图。 
图12是表示使逻辑电路部为第2变形例时的灰度显示的状态的图。 
图13是说明本实施方式的显示装置的驱动方法的流程图。 
具体实施方式
以下,基于图示的实施方式详细地说明有关本发明的显示驱动装置及具备该显示驱动装置的显示装置。 
图1是表示用来进行本实施方式的FRC方式的主要结构的图。 
另外,在本实施方式中,说明基于8位的输入数据通过6位的显示面板进行灰度显示的例子。 
如图1所示,本实施方式的显示装置主要由数据变换部10和显示面板模组20构成。 
数据变换部10具备后述的第1灰度信号生成电路、第2灰度信号生成电路、输出电路及定时设定电路,将8位(第1位数)的输入数据(第1灰度数据)D[7……0]变换为通过显示面板模组20能够显示的6位(第2位数)的FRC数据(第2及第4灰度数据)DOUT[5……0],将该FRC数据DOUT[5……0]以与垂直同步信号VSYNC、水平同步信号HSYNC、以及时钟信号CLK的输入状态对应的、规定的定时输出到显示面板模组20中。 
另外,垂直同步信号VSYNC是用来通知显示面板模组20的1个帧的显示驱动开始的定时的同步信号,水平同步信号HSYNC是在显示面板模组20中用来通知1行的显示驱动开始的定时的同步信号,时钟信号CLK是在显示面板模组20中用来通知1个显示像素的显示驱动开始的定时的同步信号。 
图1中的显示面板模组20由显示面板部、扫描线驱动电路、信号线驱动电路(图示省略)构成,构成本发明的显示单元。 
如果例如是有源矩阵方式,则显示面板部具备沿行方向配设的多个扫描线、和沿列方向配设的多个信号线,并在扫描线与信号线的各交点附近设置显示像素。扫描线驱动电路以与垂直同步信号VSYNC及水平 同步信号HSYNC同步的定时依次输出用来驱动显示面板部的扫描行的扫描信号,将显示像素依次设定为选择状态。 
信号线驱动电路能够生成与6位的FRC数据DOUT[5……0]能够取的所有的灰度级(0~63的64灰度)对应的灰度电压。 
并且,以与时钟信号CLK同步的定时取入来自数据变换部10的FRC数据DOUT[5……0],选择与该取入的FRC数据DOUT[5……0]对应的灰度电压,输出给显示面板部的各显示像素。 
在液晶显示装置的情况下,各显示像素是将液晶填充到被施加灰度电压的像素电极、和对置于像素电极而配置并被施加共通电压的对置电极之间而构成的。在这样的结构中,通过对像素电极施加灰度电压,对液晶施加对应于灰度电压与共通电压之差的电压。由此进行图像显示。 
以下,对本实施方式的FRC驱动进行说明。 
图2是表示输入数据、FRC数据、和显示面板模组的各显示像素的一周期中的灰度级的时间平均(灰度时间平均)的关系的图。 
通过进行FRC驱动以成为图2所示那样的关系,由此能够通过6位的显示面板模组20显示与8位的输入数据对应的253灰度。另外,在图2中,对于8位的输入数据D[7……0]中的灰度级253、254、255是不能显示的。这是因为显示面板模组20能够进行6位显示。 
因而,为了能够显示灰度级253、254、255,将显示面板模组20构成为能够进行对应于灰度级64的显示,并且如果使FRC数据为7位,则能够显示8位的输入数据表示的所有的灰度。 
如图2所示,在本实施方式中,在输入数据D[7……0]为4n、4n+1、4n+2、4n+3(n是从0到63的整数)的情况下,进行分别不同的FRC驱动。 
首先,在输入数据D[7……0]为4n(0,4,8,……,248,252)的情况下,仅将FRC数据DOUT[5……0]=n输入到显示面板模组20的信号线驱动电路中,进行FRC驱动,以使各显示像素的灰度时间平均在灰度级n下被驱动。 
在输入数据D[7……0]为4n+1(1,5,9,……,249,253)的情况下,将FRC数据DOUT[5……0]=n和FRC数据DOUT[5……0]=n+1有选择地输入到显示面板模组20的信号线驱动电路中,进行FRC驱动,以使各显示像素的灰度时间平均在灰度级n+0.25下被驱动。即,对于灰度级n和n+1的中间灰度,不能简单地进行显示,所以能够以灰度级n和n+1驱动一个显示像素,并以时间平均进行中间灰度的显示。 
在输入数据D[7……0]为4n+2(2,6,10,……,250)的情况下,将FRC数据DOUT[5……0]=n与FRC数据DOUT[5……0]=n+1有选择地输入到显示面板模组20的信号线驱动电路中,并进行FRC驱动,以使各显示像素的灰度时间平均在灰度级n+0.5下被驱动。 
在输入数据D[7……0]为4n+3(3,7,11,……,251)的情况下,将FRC数据DOUT[5……0]=n与FRC数据DOUT[5……0]=n+1有选择地输入到显示面板模组20的信号线驱动电路中,并进行FRC驱动,以使各显示像素的灰度时间平均在灰度级n+0.75下被驱动。 
图3是表示分别与输入数据D[7……0]为0~4时对应的FRC驱动的概念的图。 
如图3所示,本实施方式的FRC驱动以8帧为1周期进行显示。通过进行图3那样的FRC驱动,能够通过较少位数的信号线驱动电路进行多灰度显示,并且能够抑制画面内的特别是纵向与横向的闪烁(闪变)。 
在本实施方式中,将2像素×2像素考虑为1个小显示区域,将该显示像素在纵向及横向上各配置两个来构成由4像素×4像素形成的单位。并且,在该4像素×4像素的单位内使各显示像素的灰度级按每帧变化来进行显示。另外,在图3中仅图示了1个4像素×4像素,但实际上将图3所示的4像素×4像素的单位沿纵向及横向排列多个而构成显示面板模组20的1个画面。 
首先,对输入数据D[7……0]=00h(对应于图2的“0”)的情况进行说明。如图2所示,在输入数据D[7……0]=00h的情况下,进行FRC驱动,以使各显示像素的灰度时间平均成为灰度级0。在此情况下,单纯 地如图3所示那样,使4像素×4像素的所有的显示像素的灰度级在从第1帧到第8帧的所有帧中成为灰度级0。通过这样进行显示驱动,8帧之间的灰度时间平均成为灰度级0,在8帧之间,成为各显示象素平均以8位灰度进行灰度级0的显示的状态。此外,在此情况下,由于在所有的帧中进行相同的显示,所以不会发生闪烁。 
接着,在输入数据D[7……0]=04h的情况下,通过与输入数据D[7……0]=00h时同样的考虑方式,进行FRC驱动,以使各显示像素的灰度时间平均成为灰度级1。在此情况下,如图3所示那样使4像素×4像素的所有的显示像素的灰度级在从第1帧到第8帧的所有的帧中成为灰度级1。通过这样进行显示驱动,8帧之间的灰度时间平均成为灰度级1,在8帧之间,成为各显示象素平均以8位灰度进行灰度级1的显示的状态。此外,在此情况下,由于在所有的帧中进行相同的显示,所以也不会发生闪烁。 
这里,在图3中,在输入数据D[7……0]为00h及04h的情况下,在第1帧~第8帧中进行相同的显示,但实际上使施加在显示像素上的电压极性按每1帧反转。通过进行这样的反转驱动,不对液晶施加长时间的直流电压,不会发生液晶劣化。另外,施加在显示像素上的电压的极性可以通过例如使施加在显示像素上的灰度电压的极性(电平)按每1帧反转来进行。此外,由于施加在显示像素上的电压是灰度电压与共通电压之差,所以也可以使共通电压的极性(电平)按每1帧反转。这样的每帧的显示像素的施加电压的极性反转在以下说明的输入数据D[7……0]=01h、02h、03h的情况下也同样地进行。 
接着,对输入数据D[7……0]=02h的情况进行说明。 
在输入数据D[7……0]=02h的情况下,进行FRC驱动,以使各显示像素的灰度时间平均成为灰度级0.5。即,在此情况下,如图3所示,在各个显示像素中,进行FRC驱动,以使8帧中的仅4帧显示灰度级1、其余的4帧显示灰度级0。 
但是,在此情况下,如果通过一定的显示模式驱动所有的显示图像, 则会发生闪烁,所以在本实施方式中,在小显示区域内使灰度级0的显示和灰度级1的显示相邻的显示像素的灰度级相互不同的方格状,并且使该方格内的灰度级0的显示位置与灰度级1的显示位置成为图3所示那样,在从第1帧到第8帧中依次错开来进行显示驱动。 
即,在图3的情况下,如果着眼于某1个显示像素,则该显示像素的灰度级成为1→1→0→0或0→0→1→1的任一种的重复。因此,8帧之间的灰度时间平均成为0.5。此外,在各帧中,由于灰度级0与灰度级1在纵横方向上总是相邻显示,所以在纵向及横向上相邻的两像素的平均灰度级总为0.5。由此不会使用户感到闪烁。 
接着,对输入数据D[7……0]=01h(图2的1)及03h(图2的3)的情况进行说明。 
首先,在输入数据D[7……0]=01h(=1)的情况下,进行FRC驱动,以使各显示像素的灰度时间平均成为灰度级0.25。即,在此情况下,如图3所示,进行FRC驱动,以使得相对于1个显示像素、8帧中的仅两帧显示灰度级1(其余的6帧为灰度级0)。但是,如果通过一定的显示模式驱动所有的显示像素,则会发生闪烁,所以在本实施方式中如以下说明那样进行显示驱动,使用户不会感到闪烁。 
图4A、图4B、图4C是表示输入数据D[7……0]=01h时的灰度级0与灰度级1的显示的思考方式的图。 
图4A是表示输入数据D[7……0]=02h时的4像素×4像素的单位内的灰度显示的图。在输入数据D[7……0]=02h的情况下,如图4A所示那样,在小显示区域内以方格状显示灰度级1和灰度级0。这里,如果着眼于例如右上的小显示区域,则在该小显示区域内,灰度级0与灰度级1以方格状各显示两个,所以右上的小显示区域的平均的灰度级成为0.5。这在右下、左下、左上的小显示区域中也同样。因而,在输入数据D[7……0]=02h的情况下,如图4B所示,可以认为与排列了4个平均灰度级为0.5的小显示区域(2像素×2像素)实质上是相同的。如果考虑这样按每个小显示区域进行FRC驱动,则可知,在输入数据D[7……0]=01h 的情况下,通过如图4C所示那样将灰度级为0.5的小显示区域与灰度级为0的小显示区域以方格状排列,能够使4像素×4像素的单位内的平均的灰度级成为0.25。然后,如果使小显示区域的灰度级0的显示与灰度级0.5的显示按每1帧依次错开,则能够进行灰度级0.25的显示。 
通过进行这样的显示驱动,在使各显示像素的灰度时间平均为0.25、并且由2像素×2像素构成的小显示区域内,使每1帧以方格状显示灰度级0和灰度级1,或者仅显示灰度级0,所以在进行FRC驱动时不会使用户感到闪烁。 
另外,在输入数据D[7……0]=03h的情况下,在图4C中只要将灰度级为0的部分作为灰度级1考虑就可以。由此,在使各显示像素的灰度时间平均为0.75、并且由2像素×2像素构成的小显示区域内以方格状显示灰度级0和灰度级1,或者仅显示灰度级1,所以在进行FRC驱动时不会使用户感到闪烁。 
接着,对用来实现图3中说明那样的FRC驱动的方法进行说明。 
图5A、图5B、图5C是表示实现FRC驱动所需的定时信号的图。 
如在上述的图1中也说明那样,在液晶显示装置等的显示装置中,一般按照垂直同步信号VSYNC、水平同步信号HSYNC及时钟信号CLK进行显示驱动。本实施方式通过由计数器计数这些定时信号,生成FRC驱动所需的选择信号。 
图5A是表示垂直同步信号、和作为垂直同步信号的计数结果输出的帧计数信号的关系的时间图。 
如图5A所示,帧计数信号FCOUNT0是每当计数了1个(1帧)垂直同步信号VSYNC时逻辑电平0和1反转的信号。同样,帧计数信号FCOUNT1是每当计数了2个(2帧)垂直同步信号VSYNC时逻辑电平0和1反转的信号,帧计数信号FCOUNT2是每当计数了4个(4帧)垂直同步信号VSYNC时逻辑电平0和1反转的信号。 
图5B是表示水平同步信号、作为水平同步信号的计数结果输出的垂直同步信号、和垂直同步信号计数信号V的关系的时间图。 
如图5B所示,垂直同步信号计数信号VCOUNT0是每当计数了1个(1帧)水平同步信号HSYNC时逻辑电平0和1反转的信号。此外,垂直同步信号计数信号VCOUNT1是每当计数了2个(2帧)水平同步信号HSYNC时逻辑电平0和1反转的信号。 
图5C是表示时钟信号、作为时钟信号的计数结果输出的水平同步信号、和水平同步信号计数信号的关系的时间图。 
如图5C所示,水平同步信号计数信号HCOUNT0是每当计数了1个(1帧)时钟信号CLK时逻辑电平0和1反转的信号。此外,水平同步信号计数信号HCOUNT1是每当计数了2个(2帧)时钟信号CLK时逻辑电平0和1反转的信号。 
图6是表示图1的数据变换部的内部的详细结构的图。 
如果在数据变换部10中输入8位的输入数据D[7……0](第1灰度数据),则输入数据D[7……0]分为高位6位的数据D[7……2](第2灰度数据)和低位2位的数据D[1……0](第3灰度数据)。并且,D[7……2]输出到选择器部24及加法电路21中,D[1……0]输出到选择器部24中。加法电路21生成对D[7……2]加上1的D[7……2]+1(第4灰度数据),输出到选择器部24中。 
例如,在输入数据D[7……0]=00h的情况下,高位6位的数据D[7……2]=000000输入到选择器部24及加法电路21中,低位2位的数据D[2……0]=00输出到选择器部24中。在输入数据D[7……0]=01h的情况下,高位6位的数据D[7……2]=000000输入到选择器部24及加法电路21,低位2位的数据D[2……0]=01输出到选择器部24。 
此外,在输入数据D[7……0]=02h的情况下,高位6位的数据D[7……2]=000000输入到选择器部24及加法电路21中,低位2位的数据D[2……0]=10输出到选择器部24中。 
此外,在输入数据D[7……0]=03h的情况下,高位6位的数据D[7……2]=000000输入到选择器部24及加法电路21中,低位2位的数据D[2……0]=11输出到选择器部24中。 
此外,在输入数据D[7……0]=04h的情况下,高位6位的数据D[7……2]=000001输入到选择器部24及加法电路21中,低位2位的数据D[2……0]=00输出到选择器部24中。 
如该例所示,输入数据D[7……0]=00h、01h、02h、03h是高位6位相同而仅低位2位不同的数据。所以,在本实施方式中,使用高位6位的数据D[7……2]和D[7……2]+1作为图2所示的FRC数据(分别对应于图2的n和n+1),使用低位2位作为用来识别进行图3所示的哪种FRC驱动的数据。 
此外,计数器22如图5A~图5C所示,对时钟信号CLK、水平同步信号HSYNC、垂直同步信号VSYNC进行计数,将各自的计数结果作为帧计数信号FCOUNT0、FCOUNT1、FCOUNT2、垂直同步信号计数信号VCOUNT0、VCOUNT1、水平同步信号计数信号HCOUNT0、HCOUNT1输出到逻辑电路部23。 
这里,在一般的液晶显示装置中,为了生成各种控制信号,具备例如对时钟信号CLK、水平同步信号HSYNC、垂直同步信号VSYNC等进行计数那样的计数器。在此情况下,也可以将以往装备在液晶显示装置中的计数器的功能用作本实施方式的计数器22。 
逻辑电路部23根据这些计数信号,按照规定的逻辑生成选择信号,输出到选择器部24中。 
选择器部24从逻辑电路部23接受选择信号,按照D[1……0]的值选择数据D[7……2]和D[7……2]+1中的某一个,将其作为FRC数据DOUT[5……0]输出到显示面板模组20。 
这里,由输入数据D[7……0]生成高位6位的数据D[7……2]和低位2位的数据D[1……0]来分别输出到选择器部24的结构,对应于本发明的第1灰度信号生成电路。 
此外,将D[7……2]输出到加法电路21中、并将通过加法电路21对D[7……2]加1而生成的数据D[7……2]+1输出到选择器部24中的结构,对应于本发明的第2灰度信号生成电路。 
此外,通过选择器部24选择数据D[7……2]与D[7……2]+1的某一个来输出的结构,对应于本发明的输出电路。 
计数器22及逻辑电路部23对应于本发明的定时设定电路。 
图7是表示逻辑电路部及选择器的具体结构的一例的图。 
逻辑电路部23例如由用来生成02h用的选择信号02hSEL的电路块、和用来生成01h或03h用的选择信号01h03hSEL的电路块构成。 
用来生成选择信号02hSEL的电路块由XNOR电路231和XNOR电路232构成。并且,在XNOR电路231中输入VCOUNT0和HCOUNT0。此外,在XNOR电路232中输入XNOR电路231的输出和FCOUNT1。 
另一方面,用来生成选择信号01h03h的电路块由XNOR电路233、XNOR电路234和XNOR电路235构成。并且,在XNOR电路233中输入VCOUNT1和HCOUNT1。此外,在XNOR电路234中输入FCOUNT0和FCOUNT2。进而,在XNOR电路235中输入XNOR电路233的输出和XNOR电路234的输出。 
此外,选择器部24由选择器241、242、243及244构成。选择器241在选择信号02hSEL为0的情况下选择D[7……2],在选择信号02hSEL为1的情况下选择D[7……2]+1。此外,选择器242在选择信号03hSEL为0的情况下选择D[7……2],在选择信号01h 03hSEL为1的情况下选择选择器241的输出。此外,选择器243在选择信号03hSEL为0的情况下选择选择器241的输出,在选择信号01h03hSEL为1的情况下选择D[7……2]+1。此外,选择器244在D[1……0]为0的情况下选择D[7……2],在D[1……0]为1的情况下选择选择器242的输出,在D[1……0]为2的情况下选择选择器241的输出,在D[1……0]为3的情况下选择选择器243的输出。 
以下,对图7的选择器部24的动作进行说明。 
首先,在输入数据D[7……0]=00h的情况下,D[7……2]为0(=000000)、D[7……2]+1为1(=000001)、D[1……0]为0(=00)。在此情况下,不论选择信号的状态如何,在选择器244中都选择D[7……2] =0。结果,以灰度级0显示驱动显示面板模组20的所有的显示像素。 
此外,在输入数据D[7……0]=02h的情况下,D[7……2]为0(=000000)、D[7……2]+1为1(=000001)、D[1……0]为0(=02)。在此情况下,在选择器244中选择选择器241的输出。由选择信号02hSEL的状态决定该选择器241的输出。 
例如,如果考虑第1帧的4像素×4像素,则在第1行中,作为VCOUNT0而输入0,作为HCOUNT0而将0和1按每1个像素交替地输入到XNOR电路231。因此,XNOR电路231的输出成为1→0→1→0。进而,由于FCOUNT1为0,所以作为结果,XNOR电路232的输出(选择信号02hSEL)成为0→1→0→1。基于该选择信号02hSEL进行选择器241的选择。因而,DOUT[5……0]按照0→1→0→1的顺序输出。 
此外,在第2行中,HCOUNT0与第1行同样,将0和1按每1个像素交替地输入到XNOR电路231中。另一方面,作为VCOUNT0而将1输入到XNOR电路231中。因此,XNOR电路231的输出成为0→1→0→1。进而,由于FCOUNT1是0,所以作为结果,XNOR电路232的输出(选择信号02hSEL)成为1→0→1→0。 
接着的第3行与第1行同样,第4行与第2行同样。 
以上,第1帧的4像素×4像素成为图3的02h所示那样。接着的第2帧也同样。其中,显示像素的施加电压成为与第1帧相反的极性。 
在接着其后面的第3帧及第4帧中,由于FCOUNT为1,所以XNOR电路231的输出(选择信号02hSEL)成为将第1帧及第2帧的输出反转后的输出。因而,DOUT[5……0]按照0→1→0→1的顺序被输出。此外,接着的第5帧~第8帧如图3中说明那样成为从第1帧到第4帧的重复。 
此外,在输入数据D[7……0]=01h或03h的情况下,D[7……2]为0(=000000),D[7……2]+1为1(000001),D[1……0]为1(=01)或3(=11)。在D[1……0]为1的情况下,在选择器244中选择选择器242的输出,在D[1……0]为3的情况下,在选择器244中选择选择器243的输出。由选择信号01h03hSEL的状态决定这些选择器241的输出。 
例如,如果考虑第1帧的4像素×4像素,则在第1行中,作为VCOUNT1而输入0,作为HCOUNT1而将0和1按每两个像素交替地输入到XNOR电路231中。因此,XNOR电路233的输出成为1→1→0→0。此外,由于FCOUNT0为0、FCOUNT2也为0,所以作为结果,XNOR电路235的输出(选择信号01h03hSEL)成为1→1→0→0。基于该选择信号01h03hSEL进行选择器242或选择器243的选择。例如,在D[7……0]=01h的情况下,从选择器244按照0→1→0→0的顺序输出DOUT[5……0]。同样,在D[7……0]=03h的情况下,从选择器244按照1→1→0→1的顺序输出DOUT[5……0]。 
此外,在第2行中,HCOUNT1及VCOUNT1与第1行同样。但是,在第2行中,选择器241的输出成为1→0→1→0。因而,在D[7……0]=01h的情况下,从选择器244按照1→0→0→0的顺序输出DOUT[5……0]。同样,在D[7……0]=03h的情况下,从选择器244按照1→1→1→0的顺序输出DOUT[5……0]。 
接着的第3行由于VCOUNT1的值反转,所以XNOR电路233的输出成为0→0→1→1。此外,由于FCOUNT0为0,FCOUNT2也为0,所以作为结果,XNOR电路235的输出(选择信号01h03hSEL)成为0→0→1→1。此外,在第3行中,选择器241的输出成为0→1→0→1。因而,在D[7……0]=01h的情况下,从选择器244按照0→0→0→1的顺序输出DOUT[5……0]。同样,在D[7……0]=03h的情况下,从选择器244按照0→1→1→1的顺序输出DOUT[5……0]。 
第4行除了选择器241的输出成为1→0→1→0以外,可以认为与第3行相同。因而,在D[7……0]=01h的情况下,从选择器244按照0→0→1→0的顺序输出DOUT[5……0]。同样,在D[7……0]=03h的情况下,从选择器244按照1→0→1→1的顺序输出DOUT[5……0]。 
以上,第1帧的4像素×4像素成为图3的01h及03h所示那样。 
在接着的第2帧中,由于FCOUNT0为1,所以XNOR电路234的输出为1。 
进而,在第3帧中,FCOUNT0为0,FCOUNT2为0。 
此外,在第4帧中,FCOUNT1为0,FCOUNT2为0。 
在第5帧中,FCOUNT0为0,FCOUNT2为1。 
以后,FCOUNT0按每1帧值反转,FCOUNT2按每4帧值反转,随之XNOR电路234的输出变化,选择器244的输出变化。由此,能够以图3所示的关系按每帧使方格变化。 
以下,参照图13的流程图,对具备本实施方式的显示面板的显示装置的驱动方法进行说明。首先,对显示装置供给具有与显示数据对应的第1位数的第1灰度数据(步骤S1)。接着,由该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据(步骤S2)。接着,生成从上述第1灰度数据去掉上述第2灰度数据后的第3灰度数据(步骤S3)。接着,由上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据(步骤S4)。接着,在规定的多个帧期间的各个期间,根据上述第3灰度数据选择上述第2灰度数据及上述第4灰度数据,施加在显示面板的各显示像素上(步骤S5)。接着,将该各显示像素在每个帧期间设定为对应于上述第2灰度数据的灰度及对应于上述第4灰度数据的灰度中的某一个,使上述显示面板显示上述第2灰度数据和上述第4灰度数据之间的灰度(步骤S6)。 
如以上说明,根据本实施方式,使特别容易发生闪烁的输入灰度数据的低位2位为1和3时的灰度显示成为以2像素×2像素为1个小显示区域的方格状,通过将该小显示区域配置为方格状,能够如00h(0)和02h(0.5)或者02h(0.5)和04h(1)那样显示。因而,能够使各显示像素的1周期的灰度级的时间平均为输入灰度数据的值,并且能够抑制画面内的纵横方向的闪烁。 
另外,以上说明的FRC驱动的考虑方式当然也同样适用于输入数据D[7……0]为4n、4n+1、4n+2、4n+3的情况。 
此外,通过使1周期为8帧,能够不对液晶施加长时间的直流电压而按每1像素进行8位的灰度显示。 
此外,在本实施方式中,可以将用来实现方格的灰度显示的电路做成如下的简单的电路,该电路使用加法电路、计数器、选择器、逻辑电路,对时钟信号、垂直同步信号、水平同步信号及帧数进行计数来生成与其对应的选择信号并输出。 
以上基于实施方式说明了本发明,但本发明并不限于上述的实施方式,当然能够在本发明的主旨的范围内进行各种变形及应用。例如,在上述的实施方式中,使小显示区域为2像素×2像素,但也可以设为图8所示那样的3像素×2像素。通过将这样的3像素×2像素设为小显示区域,也能够例如对3像素分别分配R、G、B来进行FRC驱动。 
此外,在本实施方式中,对通过6位的显示面板显示8位灰度的例子进行了说明,但也能够对应于通过4位的显示面板显示6位灰度等的其他位数的输入数据。 
此外,生成用来进行FRC数据的选择的选择信号的逻辑电路部23的结构也能够变更。 
例如,图9是表示逻辑电路部的第1变形例的结构的图,图10是表示此时的灰度显示的状态的图。 
第1变形例是对图7的逻辑电路部23的结构变换了FCOUNT1和FCOUNT2的例子。 
此时的灰度显示如图10所示那样进行。 
此外,图11是表示逻辑电路部的第2变形例的结构的图,图12是表示此时的灰度显示的状态的图。 
也可以将逻辑电路部23如图11所示那样构成,此时的灰度显示如图12所示那样进行。 
进而,在上述的实施方式中包含有各种阶段的发明,可以通过公开的多个结构要件的适当的组合而得到各种发明。例如,从实施方式所示的所有结构要件中删除某几个结构要件,也能够解决上述那样的课题,在能够得到上述那样的效果的情况下,删除了该结构要件的结构也能够作为发明。 

Claims (31)

1.一种显示驱动装置,驱动排列有多个显示像素的显示面板,其特征在于,具备:
第1灰度信号生成电路,被供给具有对应于显示数据的第1位数的第1灰度数据,根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据、和从上述第1灰度数据去掉上述第2灰度数据后的第3灰度数据;
第2灰度信号生成电路,根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;以及
输出电路,基于上述第3灰度数据,将上述第2灰度数据及上述第4灰度数据按每帧期间有选择地输出给上述显示面板的上述各显示像素,在上述显示面板上显示上述第2灰度数据与上述第4灰度数据之间的灰度,
上述输出电路具有定时设定电路,该定时设定电路基于上述第3灰度数据,设定规定的多个帧期间中的上述第2灰度数据和上述第4灰度数据的输出次数,
上述显示面板的上述多个显示像素被分为由相邻的规定数量的上述显示像素构成的多个小显示区域;
上述定时设定电路还控制上述第2灰度数据和上述第4灰度数据向上述显示面板的上述各显示像素输出的定时,在与基于上述显示数据的显示位置对应的上述显示面板的至少1个上述小显示区域中,将上述规定数量的显示像素中的相邻的两个上述显示像素中的一个设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度。
2.如权利要求1所述的显示驱动装置,其特征在于,
由上述第1灰度信号生成电路生成的上述第2灰度数据,是从上述第1灰度数据的最高位位取出上述第2位数的数据。
3.如权利要求1所述的显示驱动装置,其特征在于,
上述第2灰度数据的上述第2位数具有比上述第1灰度数据的上述第1位数少2位的位数。
4.如权利要求1所述的显示驱动装置,其特征在于,
由上述第1灰度信号生成电路生成的上述第3灰度数据,是从上述第1灰度数据的最低位位取出了上述第1位数与上述第2位数之差的位数的数据。
5.如权利要求1所述的显示驱动装置,其特征在于,
由上述第2灰度信号生成电路生成的上述第4灰度数据具有对上述第2灰度数据加1的值。
6.如权利要求1所述的显示驱动装置,其特征在于,
上述定时设定电路具有:
计数电路,分别对水平同步信号、垂直同步信号以及帧数进行计数;
选择信号生成电路,基于由上述计数电路计数的计数数,生成并输出用来选择上述第2灰度数据及上述第4灰度数据中的某一个的选择信号;以及
选择电路,被输入上述选择信号,根据该选择信号,基于上述第3灰度数据,按每个帧期间选择并输出上述第2灰度数据及上述第4灰度数据中的某一个。
7.如权利要求1所述的显示驱动装置,其特征在于,
上述输出电路的上述第2灰度数据及上述第4灰度数据的输出是以上述规定的多个帧期间为1周期进行的;
该1周期间的上述小显示区域中的上述各显示像素的灰度的时间平均,具有与对应的上述第1灰度数据的灰度对应的值。
8.如权利要求1所述的显示驱动装置,其特征在于,
上述小显示区域由2列×2行的上述显示像素构成。
9.如权利要求1所述的显示驱动装置,其特征在于,
上述小显示区域由3列×2行的上述显示像素构成。
10.如权利要求1所述的显示驱动装置,其特征在于,
上述定时设定电路
将与上述显示位置对应的一对第1小显示区域的上述规定数量的显示像素,都设定为与上述第2灰度数据或上述第4灰度数据中的某一个对应的灰度;
将与上述显示位置对应的另一对第2小显示区域的上述规定数量的显示像素中相邻的两个上述显示像素中的一个,设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度;
将上述一对第1小显示区域和上述一对第2小显示区域设定为在对角线方向上相邻地配置。
11.如权利要求10所述的显示驱动装置,其特征在于,
上述定时设定电路设定上述第2灰度数据和上述第4灰度数据的输出的定时,设定为使在对角线方向上相邻地配置的一对上述第1小显示区域及上述第2小显示区域的相互的配置位置切换。
12.一种显示装置,显示基于显示数据的图像信息,其特征在于,具备:
显示单元,具有纵横地排列有多个显示像素的显示面板,将上述各显示像素设定为与被供给的灰度数据对应的灰度来进行显示;
第1灰度信号生成电路,被供给具有与上述显示数据对应的第1位数的第1灰度数据,根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据、和从上述第1灰度数据去掉上述第2灰度数据的第3灰度数据;
第2灰度信号生成电路,根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;以及
输出电路,基于上述第3灰度数据,将上述第2灰度数据及上述第4灰度数据作为上述灰度数据按每帧期间有选择地输出给上述显示单元的上述各显示像素,并将该各显示像素按每个帧期间设定为与上述第2灰度数据对应的灰度及与上述第4灰度数据对应的灰度中的某一个,使上述显示面板显示上述第2灰度数据和上述第4灰度数据之间的灰度,
上述输出电路具有定时设定电路,该定时设定电路基于上述第3灰度数据,设定规定的多个帧期间中的上述第2灰度数据和上述第4灰度数据的输出次数,
上述显示面板的上述多个显示像素被分为由相邻的规定数量的上述显示像素构成的多个小显示区域;
上述定时设定电路还控制上述第2灰度数据和上述第4灰度数据向上述显示面板的上述各显示像素输出的定时,在与基于上述显示数据的显示位置对应的上述显示面板的至少1个上述小显示区域中,将上述规定数量的显示像素中的相邻的两个上述显示像素中的一个设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度。
13.如权利要求12所述的显示装置,其特征在于,
由上述第1灰度信号生成电路生成的上述第2灰度数据是从上述第1灰度数据的最高位位取出上述第2位数的数据。
14.如权利要求12所述的显示装置,其特征在于,
上述第2灰度数据的上述第2位数具有比上述第1灰度数据的上述第1位数少2位的位数。
15.如权利要求12所述的显示装置,其特征在于,
由上述第1灰度信号生成电路生成的上述第3灰度数据是从上述第1灰度数据的最低位位取出了上述第1位数与上述第2位数之差的位数的数据。
16.如权利要求12所述的显示装置,其特征在于,
由上述第2灰度信号生成电路生成的上述第4灰度数据具有对上述第2灰度数据加1的值。
17.如权利要求12所述的显示装置,其特征在于,
上述显示单元具备驱动电路,该驱动电路取入从上述输出电路供给的上述第2灰度数据及上述第4灰度数据,并对上述显示面板的上述各显示像素施加对应的灰度电压;该驱动电路具有对应于上述第2位数的结构。
18.如权利要求12所述的显示装置,其特征在于,
上述定时设定电路具有:
计数电路,分别对水平同步信号、垂直同步信号和帧数进行计数;
选择信号生成电路,基于由上述计数电路计数的计数数,生成并输出用来选择上述第2灰度数据及上述第4灰度数据中的某一个的选择信号;以及
选择电路,输入上述选择信号,根据该选择信号,基于上述第3灰度数据选择上述第2灰度数据及上述第4灰度数据中的某一个,输出到上述显示单元。
19.如权利要求12所述的显示装置,其特征在于,
上述输出电路的上述第2灰度数据及上述第4灰度数据的输出是以上述规定的多个帧期间为1周期进行的;
该1周期间的上述小显示区域中的上述各显示像素的灰度的时间平均具有与对应的上述第1灰度数据的灰度对应的值。
20.如权利要求12所述的显示装置,其特征在于,
上述小显示区域由2列×2行的上述显示像素构成。
21.如权利要求12所述的显示装置,其特征在于,
上述小显示区域由3列×2行的上述显示像素构成。
22.如权利要求12所述的显示装置,其特征在于,
上述定时设定电路
将与上述显示位置对应的一对第1小显示区域的上述规定数量的显示像素,都设定为与上述第2灰度数据或上述第4灰度数据中的某一个对应的灰度;
将与上述显示位置对应的另一对第2小显示区域的上述规定数量的显示像素中相邻的两个上述显示像素中的一个,设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度;
将上述一对第1小显示区域和上述一对第2小显示区域设定为在对角线方向上相邻地配置。
23.如权利要求22所述的显示装置,其特征在于,
上述定时设定电路设定上述第2灰度数据和上述第4灰度数据的输出的定时,设定为使在对角线方向上相邻地配置的一对上述第1小显示区域及上述第2小显示区域的相互的配置位置切换。
24.一种显示装置的驱动方法,该显示装置显示基于显示数据的图像信息,其特征在于,
上述显示装置具有纵横地排列有多个显示像素的显示面板;
对上述显示装置供给具有与上述显示数据对应的第1位数的第1灰度数据;
根据该第1灰度数据生成具有比上述第1位数少的第2位数的第2灰度数据;
生成从上述第1灰度数据去掉上述第2灰度数据的第3灰度数据;
根据上述第2灰度数据生成与不同于上述第2灰度数据的灰度对应的第4灰度数据;
在规定的多个帧期间的每个帧期间中,基于上述第3灰度数据选择上述第2灰度数据及上述第4灰度数据,施加给上述显示面板的上述各显示像素;
将该各显示像素按每帧期间设定为与上述第2灰度数据对应的灰度及与上述第4灰度数据对应的灰度中的某一个,使上述显示面板显示上述第2灰度数据与上述第4灰度数据之间的灰度,
上述显示面板的上述多个显示像素分为由相邻的规定数量的上述显示像素构成的多个小显示区域;
上述第2灰度数据及上述第4灰度数据的向上述显示面板的输出动作还包括:将与基于上述显示数据的显示位置对应的上述显示面板的至少1个上述小显示区域的、上述规定数量的显示像素中相邻的两个上述显示像素中的一个,设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度的动作。
25.如权利要求24所述的驱动方法,其特征在于,
上述第2灰度数据的生成是通过从上述第1灰度数据的最高位位取出上述第2位数来进行的;
上述第3灰度数据的生成是通过从上述第1灰度数据的最低位位取出上述第1位数与上述第2位数之差的位数来进行的。
26.如权利要求24所述的驱动方法,其特征在于,
上述第2位数具有比上述第1位数少2位的位数。
27.如权利要求24所述的驱动方法,其特征在于,
上述第4灰度数据的生成是通过对上述第2灰度数据加1来进行的。
28.如权利要求24所述的驱动方法,其特征在于,
上述第2灰度数据及上述第4灰度数据的向上述显示面板的输出动作包括:
分别对水平同步信号、垂直同步信号和帧数进行计数,
基于所计数的计数数与上述第3灰度数据,选择上述第2灰度数据及上述第4灰度数据中的某一个,并向上述显示面板输出的动作。
29.如权利要求24所述的驱动方法,其特征在于,
上述第2灰度数据及上述第4灰度数据的向上述显示面板的输出动作是以上述规定的多个帧期间为1周期进行的,并将该1周期间的上述小显示区域中的上述各显示像素的灰度的时间平均,设定为与对应的上述第1灰度数据的灰度对应的值。
30.如权利要求24所述的驱动方法,其特征在于,
上述第2灰度数据及上述第4灰度数据的向上述显示面板的输出动作,将与上述显示位置对应的一对第1小显示区域的上述规定数量的显示像素,都设定为与上述第2灰度数据或上述第4灰度数据中的某一个对应的灰度;
将与上述显示位置对应的另一对第2小显示区域的上述规定数量的显示像素中相邻的两个上述显示像素中的一个,设定为对应于上述第2灰度数据的灰度,将另一个设定为对应于上述第4灰度数据的灰度;
将上述一对第1小显示区域和上述一对第2小显示区域设定为在对角线方向上相邻地配置。
31.如权利要求30所述的驱动方法,其特征在于,
上述第2灰度数据及上述第4灰度数据的向上述显示面板的输出动作,将在对角线方向上相邻地配置的一对上述第1小显示区域和上述第2小显示区域的相互的配置位置切换。
CN2007101291466A 2006-07-13 2007-07-13 显示驱动装置及显示装置 Expired - Fee Related CN101105931B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP193041/2006 2006-07-13
JP2006193041A JP4466621B2 (ja) 2006-07-13 2006-07-13 表示駆動装置、表示装置及び表示駆動方法

Publications (2)

Publication Number Publication Date
CN101105931A CN101105931A (zh) 2008-01-16
CN101105931B true CN101105931B (zh) 2011-01-26

Family

ID=38985730

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2007101291466A Expired - Fee Related CN101105931B (zh) 2006-07-13 2007-07-13 显示驱动装置及显示装置

Country Status (5)

Country Link
US (1) US8531490B2 (zh)
JP (1) JP4466621B2 (zh)
KR (1) KR100903920B1 (zh)
CN (1) CN101105931B (zh)
TW (1) TWI376673B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1732707B1 (en) 2004-03-19 2015-04-22 Commonwealth Scientific and Industrial Research Organisation Activation method
BRPI0606574A2 (pt) * 2005-01-21 2017-06-27 Commw Scient Ind Res Org métodos de ativação de um revestimento orgânico e de preparação de um tratamento de ativação, substrato revestido e tratamento de ativação para um revestimento orgânico
KR101520624B1 (ko) * 2008-12-31 2015-05-15 삼성전자주식회사 비트 맵 방식의 영상 인코딩/디코딩 방법 및 장치
JP5548064B2 (ja) * 2010-08-17 2014-07-16 ルネサスエレクトロニクス株式会社 表示システム及び表示デバイスドライバ
EP2624247A4 (en) * 2010-09-27 2014-05-07 Jvc Kenwood Corp LIQUID CRYSTAL DISPLAY DEVICE AND DEVICE AND METHOD FOR CONTROLLING LIQUID CRYSTAL DISPLAY ELEMENTS
KR101104917B1 (ko) 2010-10-07 2012-01-12 삼익전자공업 주식회사 펄스폭 변조(pwm)분산 스캐닝에 의한 구동ic에 계조비트를 늘리는 전광판
CN102915705B (zh) * 2012-11-17 2014-12-10 华北水利水电学院 一种提高带灰度led显示屏清晰度的时序发生电路
KR102465418B1 (ko) * 2020-11-13 2022-11-11 코츠테크놀로지주식회사 자동 영상 고장 인식 및 전환 장치

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04125588A (ja) 1990-09-17 1992-04-27 Sharp Corp 表示装置の駆動方法
US5292805A (en) 1992-05-29 1994-03-08 Amoco Corporation Filled polyphthalamide blends having improved processability and composite and filled articles therefrom
US5777590A (en) 1995-08-25 1998-07-07 S3, Incorporated Grayscale shading for liquid crystal display panels
JP3361705B2 (ja) 1996-11-15 2003-01-07 株式会社日立製作所 液晶コントローラおよび液晶表示装置
JP4017425B2 (ja) 2002-03-25 2007-12-05 川崎マイクロエレクトロニクス株式会社 単純マトリクス液晶の駆動方法及び液晶駆動装置
EP2293282A1 (en) 2003-04-02 2011-03-09 Sharp Kabushiki Kaisha Driving device of an image display device, program and storage medium thereof, image display device, and television receiver
JP4390483B2 (ja) * 2003-06-19 2009-12-24 シャープ株式会社 液晶中間調表示方法及びその方法を用いた液晶表示装置
KR100956343B1 (ko) * 2003-07-29 2010-05-06 삼성전자주식회사 액정 표시 장치 및 그 구동 방법
TW200532613A (en) 2004-03-30 2005-10-01 Seiko Epson Corp Controller for color liquid crystal display and method
KR20060020803A (ko) * 2004-09-01 2006-03-07 삼성전자주식회사 표시 장치의 프레임 레이트 제어 방법

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
JP特开2003-66916A 2003.03.05
JP特开平10-143111A 1998.05.29
JP特开平11-133918A 1999.05.21

Also Published As

Publication number Publication date
KR20080007116A (ko) 2008-01-17
KR100903920B1 (ko) 2009-06-19
TW200809760A (en) 2008-02-16
CN101105931A (zh) 2008-01-16
JP4466621B2 (ja) 2010-05-26
TWI376673B (en) 2012-11-11
US8531490B2 (en) 2013-09-10
US20080024527A1 (en) 2008-01-31
JP2008020731A (ja) 2008-01-31

Similar Documents

Publication Publication Date Title
CN101105931B (zh) 显示驱动装置及显示装置
CN100489943C (zh) 液晶显示装置及其驱动方法
CN101334973B (zh) 液晶显示器及其驱动方法
CN101755298B (zh) 液晶显示装置、扫描信号驱动装置、液晶显示装置的驱动方法、扫描信号驱动方法及电视接收机
KR100256003B1 (ko) 화상의 중간 계조 표시 방법 및 표시 장치
CN100419843C (zh) 显示装置及其驱动控制方法
CN101661724B (zh) 显示装置
KR100220959B1 (ko) 액정구동방법 및 액정표시장치
CN103208265B (zh) 液晶显示器件极性反转驱动方法、装置及液晶显示器件
CN101471057A (zh) 液晶显示器及其驱动方法
CN102473390A (zh) 显示装置和显示装置的驱动方法
CN101627417A (zh) 图像显示装置
CN101572064A (zh) 液晶显示器及其驱动方法
CN102378031B (zh) 电光装置以及电子设备
CN101582231B (zh) 电光学装置、驱动方法及电子设备
JP2005524860A (ja) 階調駆動方式による低電力lcd
US5801671A (en) Liquid crystal driving device
CN102820014A (zh) 液晶显示器的驱动方法、驱动电路及液晶显示器
TWI415061B (zh) 電泳顯示器及其驅動方法
WO2000002185A1 (fr) Circuit de commande de cristaux liquides, procede de commande de cristaux liquides et affichage a cristaux liquides
JP2004258485A (ja) 電気光学装置、電気光学装置の極性反転駆動方法および電子機器
JP3233010B2 (ja) 液晶表示装置
JP2891730B2 (ja) 液晶表示装置と液晶駆動装置
EP0927415A1 (en) A circuit for and method of driving a flat panel display in a sub field mode and a flat panel display with such a circuit
JP3539386B2 (ja) 表示装置および電子機器

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1111258

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1111258

Country of ref document: HK

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20110126

Termination date: 20160713

CF01 Termination of patent right due to non-payment of annual fee