KR20060127115A - 동적 액체 메니스커스와 공동 동작하는 무응력 에칭프로세스 - Google Patents
동적 액체 메니스커스와 공동 동작하는 무응력 에칭프로세스 Download PDFInfo
- Publication number
- KR20060127115A KR20060127115A KR1020067015492A KR20067015492A KR20060127115A KR 20060127115 A KR20060127115 A KR 20060127115A KR 1020067015492 A KR1020067015492 A KR 1020067015492A KR 20067015492 A KR20067015492 A KR 20067015492A KR 20060127115 A KR20060127115 A KR 20060127115A
- Authority
- KR
- South Korea
- Prior art keywords
- excess
- uniformity
- liquid meniscus
- dynamic liquid
- etching process
- Prior art date
Links
- 230000005499 meniscus Effects 0.000 title claims abstract description 91
- 239000007788 liquid Substances 0.000 title claims abstract description 83
- 238000012545 processing Methods 0.000 title claims description 27
- 238000000034 method Methods 0.000 claims abstract description 349
- 230000008569 process Effects 0.000 claims abstract description 231
- 239000000758 substrate Substances 0.000 claims abstract description 120
- 239000000463 material Substances 0.000 claims abstract description 57
- 239000004065 semiconductor Substances 0.000 claims abstract description 54
- 238000005530 etching Methods 0.000 claims description 88
- 239000010949 copper Substances 0.000 claims description 53
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims description 52
- 229910052802 copper Inorganic materials 0.000 claims description 52
- 230000009977 dual effect Effects 0.000 claims description 31
- 238000013507 mapping Methods 0.000 claims description 17
- 238000012544 monitoring process Methods 0.000 claims description 9
- 238000001312 dry etching Methods 0.000 claims description 4
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- 238000001039 wet etching Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 117
- 230000004888 barrier function Effects 0.000 description 27
- 239000004020 conductor Substances 0.000 description 14
- 238000011065 in-situ storage Methods 0.000 description 13
- 230000008859 change Effects 0.000 description 11
- 238000004519 manufacturing process Methods 0.000 description 11
- 238000006243 chemical reaction Methods 0.000 description 9
- 239000000126 substance Substances 0.000 description 9
- 238000010586 diagram Methods 0.000 description 8
- 229910052736 halogen Inorganic materials 0.000 description 8
- 150000002367 halogens Chemical class 0.000 description 8
- 208000029523 Interstitial Lung disease Diseases 0.000 description 7
- 239000000460 chlorine Substances 0.000 description 7
- 239000010408 film Substances 0.000 description 7
- 239000007789 gas Substances 0.000 description 7
- 230000007797 corrosion Effects 0.000 description 6
- 238000005260 corrosion Methods 0.000 description 6
- 238000012804 iterative process Methods 0.000 description 6
- 239000000654 additive Substances 0.000 description 5
- 230000000875 corresponding effect Effects 0.000 description 5
- 230000001419 dependent effect Effects 0.000 description 5
- 238000001035 drying Methods 0.000 description 5
- 229910052801 chlorine Inorganic materials 0.000 description 4
- 229910021641 deionized water Inorganic materials 0.000 description 4
- 238000011066 ex-situ storage Methods 0.000 description 4
- 238000000926 separation method Methods 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 229910021591 Copper(I) chloride Inorganic materials 0.000 description 3
- 238000013459 approach Methods 0.000 description 3
- 229910052786 argon Inorganic materials 0.000 description 3
- 150000001875 compounds Chemical class 0.000 description 3
- 230000001276 controlling effect Effects 0.000 description 3
- OXBLHERUFWYNTN-UHFFFAOYSA-M copper(I) chloride Chemical compound [Cu]Cl OXBLHERUFWYNTN-UHFFFAOYSA-M 0.000 description 3
- 238000001514 detection method Methods 0.000 description 3
- 238000005457 optimization Methods 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 238000002161 passivation Methods 0.000 description 3
- 238000004886 process control Methods 0.000 description 3
- 239000005749 Copper compound Substances 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 2
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 2
- QAOWNCQODCNURD-UHFFFAOYSA-N Sulfuric acid Chemical compound OS(O)(=O)=O QAOWNCQODCNURD-UHFFFAOYSA-N 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 229910052794 bromium Inorganic materials 0.000 description 2
- 150000001880 copper compounds Chemical class 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 239000012530 fluid Substances 0.000 description 2
- 229910052731 fluorine Inorganic materials 0.000 description 2
- 229910052734 helium Inorganic materials 0.000 description 2
- 229910052739 hydrogen Inorganic materials 0.000 description 2
- 239000011261 inert gas Substances 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 229910052740 iodine Inorganic materials 0.000 description 2
- 229910052743 krypton Inorganic materials 0.000 description 2
- 238000005259 measurement Methods 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229920000642 polymer Polymers 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000007619 statistical method Methods 0.000 description 2
- IERHLVCPSMICTF-XVFCMESISA-N CMP group Chemical group P(=O)(O)(O)OC[C@@H]1[C@H]([C@H]([C@@H](O1)N1C(=O)N=C(N)C=C1)O)O IERHLVCPSMICTF-XVFCMESISA-N 0.000 description 1
- ZAMOUSCENKQFHK-UHFFFAOYSA-N Chlorine atom Chemical compound [Cl] ZAMOUSCENKQFHK-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 239000012790 adhesive layer Substances 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000013317 conjugated microporous polymer Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- ORTQZVOHEJQUHG-UHFFFAOYSA-L copper(II) chloride Chemical compound Cl[Cu]Cl ORTQZVOHEJQUHG-UHFFFAOYSA-L 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 230000002596 correlated effect Effects 0.000 description 1
- 239000008367 deionised water Substances 0.000 description 1
- 230000032798 delamination Effects 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 150000004820 halides Chemical class 0.000 description 1
- 125000005843 halogen group Chemical group 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 210000003643 myeloid progenitor cell Anatomy 0.000 description 1
- 239000012811 non-conductive material Substances 0.000 description 1
- 230000009972 noncorrosive effect Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000010008 shearing Methods 0.000 description 1
- 238000012876 topography Methods 0.000 description 1
- 230000009466 transformation Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Chemical compound O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/7684—Smoothing; Planarisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/32458—Vessel
- H01J37/32522—Temperature
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/32115—Planarisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/321—After treatment
- H01L21/3213—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
- H01L21/32133—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
- H01L21/32135—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
- H01L21/32136—Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67028—Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
- H01L21/67034—Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for drying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67028—Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
- H01L21/6704—Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for wet cleaning or washing
- H01L21/67051—Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for wet cleaning or washing using mainly spraying means, e.g. nozzles
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
- H01L21/67075—Apparatus for fluid treatment for etching for wet etching
- H01L21/6708—Apparatus for fluid treatment for etching for wet etching using mainly spraying means, e.g. nozzles
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67242—Apparatus for monitoring, sorting or marking
- H01L21/67253—Process monitoring, e.g. flow or thickness monitoring
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/02—Details
- H01J2237/022—Avoiding or removing foreign or contaminating particles, debris or deposits on sample or tube
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Analytical Chemistry (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Drying Of Semiconductors (AREA)
- Weting (AREA)
Abstract
패터닝된 반도체 기판 상의 비-균일도를 평탄화하고 제어하는 시스템 및 방법은, 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 패터닝된 반도체 기판은, 그 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는 과잉부를 갖는다. 대량의 과잉부는 제거되고, 과잉부의 잔여부는 비-균일도를 갖는다. 비-균일도가 매핑되고, 최적의 솔루션이 결정되어, 동적 액체 메니스커스 에칭 프로세스 방법이 비-균일도를 정정하기 위해 전개된다. 동적 액체 메니스커스 에칭 프로세스 방법을 이용하는 동적 액체 메니스커스 에칭 프로세스는, 비-균일도를 정정하기 위해 적용되어, 과잉부의 잔여부를 실질적으로 평탄하게 한다.
패터닝된 반도체 기판, 피쳐, 도전성 배선 재료
Description
발명자:
Andrew D. Bailey Ⅲ, Michael Ravkin, Mikhail Korolik and Puneet Yadav
발명의 배경
1. 발명의 분야
본 발명은 일반적으로 듀얼 다마신 (dual damascene) 반도체 제조 프로세스에 관한 것으로, 더 상세하게는, 반도체 제조 프로세스에서, 피쳐 (feature) 와 층을 평탄화하고 균일도를 제어하는 방법 및 시스템에 관한 것이다.
2. 관련 기술의 설명
듀얼 다마신 제조 프로세스는, 반도체 제조에서 보다 통상적인 것이 되고 있다. 통상의 듀얼 다마신 제조 프로세스에서는, 원하는 전기 회로 배선을 형성하기 위해, 반도체 기판내에 형성된 사전에 패터닝된 트렌치와 비아 또는 반도체 기판상에 형성된 막에, 하나 이상의 도전성 재료가 증착된다. 종종, 도전성 재료의 초과부 또는 과잉부가 형성된다. 도전성 재료의 과잉부는 불필요하고 바람직하지 않으며, 다마신 피쳐를 생성하고 후속 프로세싱을 위한 균일하고 평면인 표면을 제공하기 위해 제거되어야 한다.
통상, 도전성 재료의 과잉부는, 화학 물리 연마 (CMP) 와 전기-화학 연마 (ECP; 예를 들어, 에칭) 프로세스 및 CMP 와 ECP 프로세스의 조합을 통해, 반도체 기판으로부터 제거된다. 이들 프로세스 각각은 상당한 결점 (shortfall) 을 갖는다. 예증으로서, ECP 는, 통상, 비교적 낮은 처리량, 불충분한 균일도 및 비-도전성 재료의 효율적 제거에 대한 무능력을 갖는다.
CMP 는 물리 접촉 프로세스를 요구하며, 이 물리 접촉 프로세스는, 통상, 도전성 잔여물을 남기거나, 다양한 재료의 부식을 초래하거나, 또는 비-균일한 제거를 야기하고 배선 (interconnect) 과 층간 절연체 (ILD) 최상면을 적절하게 평탄화시킬 수 없다. 또한, CMP 는, 잔여 배선 및 ILD 구조물에 응력 관련 손상 (예를 들어, 층간 분리 (delamination), 필링) 을 초래할 수 있다. 또한, CMP 에 의해 초래된 응력 손상은, 보다 최근에 사용된 재료의 매우 불충분한 층간 점착 특성에 의해 악화된다. CMP 프로세스의 물리적 응력을 감소시키기 위해 물리적 힘을 감소시키면, 종종, 허용가능하지 않게 낮은 처리 레이트 (throughput rate) 및 불충분한 프로세스 성능 파라미터를 야기할 수 있다.
전술을 고려하면, 잔여 피쳐에 물리적 응력을 최소화하면서, 과잉 재료를 균일하게 및 실질적으로 제거하는 향상된 평탄화 시스템 및 방법이 필요하다. 향상된 평탄화 시스템 및 방법은, 반도체 제조에서 사용하기 적절해야 하고, 듀얼 다마신 프로세스와 같은 프로세스 또는 다른 반도체 제조 프로세스에 적용가능해야 한다.
발명의 요약
대체로 말하면, 본 발명은, 반도체 기판을 평탄화하고 에칭하는 시스템 및 방법을 제공함으로써 이들 필요성을 충족시킨다. 본 발명이 프로세스, 장치, 시스템, 컴퓨터 판독가능 매체, 또는 디바이스 등의 다수의 방식으로 구현될 수 있음을 알 수 있다. 이하, 몇몇 본 발명의 발명적인 실시형태가 설명된다.
일 실시형태는, 패터닝된 반도체 기판을 수용하는 단계를 포함하는, 패터닝된 반도체 기판을 평탄화하는 방법을 포함한다. 패터닝된 반도체 기판은, 그 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는 과잉부를 갖는다. 대량의 과잉부는 제거되고, 과잉부의 잔여부는 비-균일도 (non-uniformity) 를 갖는다. 비-균일도는 매핑되고 그 비-균일도를 정정 (correct) 하기 위해 동적 액체 메니스커스 에칭 프로세스 방법 (recipe) 이 전개된다. 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법을 이용한 동적 액체 메니스커스 에칭 프로세스가 적용되어, 과잉부의 잔여부를 실질적으로 평탄하게 한다. 도전성 배선 재료는, 구리 및/또는 원소 (elemental) 구리를 포함할 수 있다. 듀얼 다마신 프로세스에서, 패터닝된 반도체 기판 상에 패턴이 형성될 수 있다. 비-균일도의 매핑 단계는, 기판에 대한 비-균일도 프로파일을 결정하는 단계를 포함할 수 있다. 기판에 대한 비-균일도 프로파일은, 선행 프로세스 (예를 들어, 대량의 제거 프로세스) 의 비-균일도 프로파일 모델을 결정하는 단계를 포함할 수 있다. 비-균일도를 정정하기 위한 동적 액체 메니스커스 에칭 프로세스 방법의 전개 단계는, 후속 프로세스에 대한 제거 레이트 프로파일 모델을 결정하는 단계, 기판에 대한 비-균일도 프로파일을 후속 프로세스에 대한 제거 레이트 프로파일 모델과 비교하는 단계, 및 후속 프로세스의 하나 이 상의 파라미터를 최적화하는 단계를 포함할 수 있다. 후속 프로세스는, 동적 액체 메니스커스 에칭 프로세스, 건식 에칭 프로세스, 및 습식 에칭 프로세스로 구성된 일 그룹의 프로세스 중 하나 이상의 프로세스를 포함할 수 있다. 또한, 대량의 과잉부를 제거하기 위해 이용된 대량의 제거 프로세스는, 후속하여 수용된 패터닝된 반도체 기판에 대한 대량의 제거 프로세스 동안에, 비-균일도 프로파일 모델에 의해 기술된 비-균일도의 연속적인 생성을 실질적으로 제거하기 위해 최적화될 수 있다. 이로써, 이 실시형태는, 선행 프로세스의 각각의 동작을 동적으로 조정하고 최적화하기 위해, 그 선행 동작에 데이터 피드-백을 제공할 수 있다. 또한, 이 실시형태는, 후속 프로세스의 후속 동작을 동적으로 조정하고 최적화하기 위해, 데이터 피드-포워딩을 제공할 수 있다.
대량의 과잉부 제거 단계는, CMP 동작에서 대량의 과잉부를 제거하는 단계를 포함할 수 있다. CMP 동작은 저 수직-하중 (low down-force) CMP 동작일 수 있다. 또한, 대량의 과잉부 제거 단계는, 기판에 주어진 측면 응력 량을 최소화하는 다양한 방법을 포함할 수 있다.
또한, 과잉부상에 추가 층이 형성될 수 있다. 추가 층은 실질적으로 평면일 수 있다. 또한, 대량의 과잉부 제거 단계는, 추가 층을 실질적으로 전부 제거하는 단계를 포함할 수 있다. 추가 층과 과잉부는 실질적으로 1:1 에칭 선택비 (selectivity) 를 가질 수 있다.
동적 액체 메니스커스 에칭 프로세스 방법을 이용한 동적 액체 메니스커스 에칭 프로세스의 적용 단계는, 동적 액체 메니스커스 에칭 프로세스를 모니터링하 는 단계 및 동적 액체 메니스커스 에칭 프로세스 제어기에 피드백을 제공하는 단계를 포함할 수 있다. 동적 액체 메니스커스 에칭 프로세스 제어기는, 그 피드백에 따라 동적 액체 메니스커스 에칭 프로세스 방법의 하나 이상의 양태를 자동으로 변경시킬 수 있다. 동적 액체 메니스커스 에칭 프로세스 제어기는, 기판의 표면에 대하여 동적 액체 메니스커스를 이동시킬 수 있다.
또한, 동적 액체 메니스커스 에칭 프로세스의 모니터링 단계는, 계측형 센서 (metrology sensor) 로, 기판의 표면을 스캐닝하는 단계를 포함할 수 있다. 계측형 센서는 동적 액체 메니스커스 내에 포함될 수 있다. 또한, 계측형 센서는 비-균일도를 매핑할 수 있다.
또 다른 실시형태는, 반도체 디바이스를 형성하는 방법을 제공한다. 본 방법은 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 반도체 기판은, 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는 과잉부를 갖는다. 대량의 과잉부가 제거되며, 비-균일도를 갖는 잔여 과잉부가 남는다. 비-균일도가 매핑된다. 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법이 전개된다. 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법을 이용한 동적 액체 메니스커스 에칭 프로세스가 적용되어, 과잉부의 잔여부를 실질적으로 평탄하게 한다.
또 다른 실시형태는, 듀얼 다마신 배선 구조를 형성하는 방법을 제공한다. 본 방법은, 듀얼 다마신 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 반도체 기판은, 듀얼 다마신 패턴의 하나 이상의 피쳐를 충진하는 도전성 배선 재 료를 갖는다. 도전성 배선 재료는 비-균일도를 갖는 과잉부를 갖는다. 과잉부상에 실질적으로 평면으로 형성된 추가 층이 형성된다. 과잉부의 적어도 일부 및 추가 층은 대량의 과잉부를 제거하기 위해 에칭되며, 추가 층은 실질적으로 전부 제거된다. 과잉부의 잔여부는 비-균일도를 갖는다. 비-균일도가 매핑된다. 그 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법이 전개된다. 그 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법을 이용한 동적 액체 메니스커스 에칭 프로세스가 적용되어, 과잉부의 잔여부를 실질적으로 평탄하게 한다.
동적 액체 메니스커스 에칭 프로세스 방법을 이용한 동적 액체 메니스커스 에칭 프로세스의 적용 단계는, 동적 액체 메니스커스 에칭 프로세스를 모니터링하는 단계 및 동적 액체 메니스커스 에칭 프로세스 제어기에 피드백을 제공하는 단계를 포함할 수 있다. 동적 액체 메니스커스 에칭 프로세스의 모니터링 단계는, 계측형 센서로 기판의 표면을 스캐닝하는 단계를 포함할 수 있다. 계측형 센서는, 동적 액체 메니스커스 내에 포함될 수 있다.
본 발명은, 국소화된 비-균일도를 실질적으로 제거하면서 물리적 응력을 최소화하는 이점을 제공한다. 또한, 본 발명은, 다음의 근접 (proximity) 에칭 프로세스가 임의의 CMP 비-평탄도 (예를 들어, 에지 효과, 국소적 또는 전역적 비-평탄도 등) 를 정확하게 보상함에 따라, CMP 평탄도 요건이 상당히 완화되기 때문에 광대한 CMP 범위를 허용한다.
본 발명의 다른 양태 및 이점은, 본 발명의 원리를 예증으로서 도시한 첨부 된 도면과 관련하여 얻어진, 다음의 상세한 설명으로부터 명백해질 것이다.
도면의 간단한 설명
본 발명은 첨부된 도면과 관련하여, 다음의 상세한 설명에 의해 용이하게 이해할 수 있으며, 유사한 참조 부호는, 유사한 구조 엘리먼트를 나타낸다.
도 1 은, 본 발명의 일 실시형태에 따라 패터닝된 반도체 기판을 도시한 도면이다.
도 2 는, 본 발명의 일 실시형태에 따라 추가된 추가 층을 도시한 도면이다.
도 3 은, 본 발명의 일 실시형태에 따른 실질적으로 평면인 과잉부를 도시한 도면이다.
도 4a 는, 본 발명의 일 실시형태에 따라 제 2 에칭 프로세스를 행한 기판을 도시한 도면이다.
도 4b 는, 본 발명의 일 실시형태에 따라 장벽 제거 프로세스를 행한 기판을 도시한 도면이다.
도 5 는, 본 발명의 일 실시형태에 따라 국소적 평탄화를 수행하는 방법 동작의 플로우차트이다.
도 6a 내지 도 6d 는, 본 발명의 일 실시형태에 따라, 국소적 균일도를 증가시키기 위해 기판에 적용된 일련의 화학 변환 (conversion) 및 에치-백 프로세스를 도시한 도면이다.
도 7 은, 본 발명의 일 실시형태에 따라, 국소적 균일도를 증가시키기 위해 기판에 적용된 화학 변환 및 에치-백 프로세스의 방법 동작의 플로우차트이다.
도 8 은, 본 발명의 일 실시형태에 따라, 전역적 비-균일도를 정정하는 방법 동작의 플로우차트이다.
도 9 는, 본 발명의 일 실시형태에 따라, 실질적으로 제거되어, 평탄화된 과잉부를 도시한 도면이다.
도 10a 는, 본 발명의 일 실시형태에 따라, 일 예시적인 웨이퍼 프로세싱 동작을 수행하는 근접 헤드를 도시한 도면이다.
도 10b 는, 본 발명의 일 실시형태에 따른 근접 헤드의 일부의 상부도이다.
도 11a 는, 본 발명의 일 실시형태에 따른 일 예시적인 근접 헤드를 도시한 도면이다.
도 11b 는, 본 발명의 일 실시형태에 따른 근접 헤드 및 그 근접 헤드에 의해 형성된 메니스커스의 단면도이다.
도 12 는, 본 발명의 일 실시형태에 따른 웨이퍼 프로세싱 시스템을 도시한 것이다.
도 13 은, 본 발명의 일 실시형태에 따라, 실질적으로 평면인 균일한 과잉부를 제공하는 또 다른 방법 동작의 플로우차트이다.
도 14 는, 본 발명의 일 실시형태에 따른 웨이퍼 프로세싱 시스템의 블록도를 도시한 도면이다.
도 15 는, 본 발명의 일 실시형태에 따라, 피드-포워딩 최적화 프로세스의 방법 동작의 플로우차트이다.
예시적인 실시형태의 상세한 설명
다음으로, 향상된 균일도 제어 및 평탄화 시스템과 방법에 대한 몇몇 예시적인 실시형태가 설명된다. 당업자는, 본 발명이 여기에 설명된 특정 상세의 일부 또는 전부 없이도 실시될 수 있음을 알 수 있다.
향상된 균일도 제어 및 평탄화 시스템과 방법의 일 실시형태는, 반도체 기판의 국소 부분에 걸쳐 향상된 국소적 평탄화 및 균일도를 제공한다. 향상된 국소적 평탄화와 균일도는, 하위 층내의 피쳐 및 증착과 에칭 프로세스의 변화에 의해 초래된 국소적 비균일도를 실질적으로 제거한다. 또 다른 실시형태는, 전체 기판 (예를 들어, 중심 균일도와 비교해서 에지 균일도) 에 걸쳐 향상된 전역적 평탄화 및 균일도를 제공한다.
일 실시형태는, 패터닝된 반도체 기판을 평탄화하는 방법을 포함하며, 본 방법은, 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 패터닝된 반도체 기판은, 그 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는 과잉부를 갖는다. 과잉부는 국소화된 비-균일도를 포함한다. 과잉부상에 추가 층이 형성된다. 추가 층 및 과잉부가 평탄화된다. 평탄화 프로세스는, 추가 층을 실질적으로 전부 제거한다. 도전성 배선 재료는, 구리, 도전성 재료와 원소 구리를 포함한 구리 및 다른 도전성 재료를 포함할 수 있다. 듀얼 다마신 프로세스에서, 패터닝된 반도체 기판상에 패턴이 형성될 수 있다.
추가 층과 과잉부의 평탄화는, 국소적인, 패턴 의존 비-균일도를 실질적으로 제거하는 단계를 포함할 수 있다. 또한, 추가 층과 과잉부의 평탄화는, 복수의 피쳐에 물리적 응력을 주지 않고도 국소적인, 패턴 의존 비-균일도를 실질적으로 제거하는 단계를 포함할 수 있다.
추가 층과 과잉부는 실질적으로 1:1 에칭 선택비를 가질 수 있다. 추가 층은 실질적으로 평면이면서 균일하게 형성된다. 추가 층은 실질적으로 평면인 충진 재료이다. 또한, 추가 층과 과잉부의 평탄화는, 과잉부의 적어도 일부 및 추가 층을 에칭하는 단계를 포함할 수 있다. 또한, 패터닝된 피쳐 상에 형성된 장벽 층을 노출시키기 위한 제 2 에칭 프로세스가 포함될 수 있다.
과잉부 상의 추가 층의 형성은, 과잉부의 최상면과 최상부를 화학적으로 변환하는 단계를 포함할 수 있다. 과잉부의 최상면과 최상부의 화학 변환은, 과잉부의 최상면을 할로겐과 같은 반응성 가스에 노출시키는 단계를 포함할 수 있다. 추가 층은 과잉부의 할로겐화물 반응성 생성물이다.
추가 층과 과잉부의 평탄화는, 과잉부의 적어도 일부 및 추가 층을 에칭하는 단계를 포함할 수 있다. 또한, 추가 층과 과잉부의 평탄화는, 추가 층을 에칭하는 단계, 제 2 추가 층을 형성하는 단계, 및 제 2 추가 층을 에칭하는 단계를 포함하는 반복 프로세스를 포함할 수 있다. 반복 프로세스는 인 시츄 (in situ) 반복 프로세스일 수 있다.
또 다른 실시형태에서, 패터닝된 반도체 기판을 수용하는 단계를 포함하는 방법에 의해 반도체 디바이스가 형성된다. 그 패터닝된 반도체 기판은, 그 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는, 국소화된 비-균일도를 포함하는 과잉부를 갖는다. 추가 층은 과잉부 상에 형성되고, 추가 층과 과잉부는 평탄화된다. 평탄화 프로세스에서, 추가 층이 실질적으로 전부 제거된다.
또 다른 실시형태는, 듀얼 다마신 패터닝된 반도체 기판을 수용하는 단계를 포함하는 듀얼 다마신 배선 구조를 형성하는 방법을 포함한다. 듀얼 다마신 패터닝된 반도체 기판은, 듀얼 다마신 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는, 국소화된 비-균일도를 포함하는 과잉부를 갖는다. 추가 층이 과잉부 상에 형성된다. 추가 층은 실질적으로 평면으로 형성된다. 과잉부의 적어도 일부 및 추가 층은 과잉부를 실질적으로 평탄화하기 위해 에칭되고, 추가 층은 실질적으로 전부 제거된다.
또 다른 실시형태는, 듀얼 다마신 패터닝된 반도체 기판을 수용하는 단계를 포함하는 듀얼 다마신 배선 구조를 형성하는 방법을 포함한다. 듀얼 다마신 패터닝된 반도체 기판은, 듀얼 다마신 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는, 국소화된 비-균일도를 포함하는 과잉부를 갖는다. 과잉부의 최상면과 최상부는 화학적으로 변환되어, 과잉부 상에 추가 층을 형성한다. 추가 층과 과잉부가 평탄화되며, 추가 층은 평탄화 프로세스에서 실질적으로 전부 제거된다. 평탄화 프로세스는, 추가 층을 에칭하는 단계, 제 2 추가 층을 형성하는 단계, 및 제 2 추가 층을 에칭하는 단계를 포함하는 반복 프로세스를 포함한다. 반복 프로세스는, 잔여 과잉부가 실질적으로 평탄화될 때까지, 계속될 수 있다.
일 실시형태는, 패터닝된 반도체 기판의 평탄화 및 균일도 제어를 위한 방법을 제공한다. 본 방법은, 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 패터닝된 반도체 기판은, 그 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는 과잉부를 갖는다. 과잉부는 국소화된 비-균일도를 갖는다. 과잉부의 대량 부분은, 과잉부를 평탄화하도록 제거된다. 실질적으로 국소적으로 평탄화된 과잉부는 전역적 비-균일도를 결정하기 위해 매핑된다. 실질적으로 국소적으로 평탄화된 과잉부는 전역적 비-균일도를 실질적으로 제거하기 위해 에칭된다. 듀얼 다마신 프로세스에서, 패터닝된 반도체 기판 상에, 패턴이 형성될 수 있다.
과잉부의 대량 부분의 제거 단계는, 과잉부 상에 추가 층을 형성하는 단계 및 추가 층과 과잉부를 평탄화하는 단계를 포함할 수 있다. 평탄화 프로세스에서, 추가 층은 실질적으로 전부 제거된다.
또 다른 방법으로, 과잉부의 대량 부분의 제거 단계는, 과잉부의 최상면과 최상부를 화학적으로 변환함으로써 과잉부 상에 추가 층을 형성하는 단계, 및 그 과잉부를 실질적으로 평탄화하기 위해 과잉부의 적어도 일부 및 추가 층을 에칭하는 단계를 포함할 수 있으며, 추가 층은 실질적으로 전부 제거된다. 추가 층과 과잉부의 평탄화는, 추가 층을 에칭하는 단계, 제 2 추가 층을 형성하는 단계, 및 제 2 추가 층을 에칭하는 단계를 포함하는 반복 프로세스를 포함할 수 있다.
전역적 비-균일도를 결정하기 위한 실질적으로 국소적으로 평탄화된 과잉부의 매핑 단계는, 와류 센서 (eddy current sensor) 를 사용하여, 실질적으로 국소적으로 평탄화된 과잉부를 매핑하는 단계를 포함할 수 있다. 전역적 비-균일도를 결정하기 위한 실질적으로 국소적으로 평탄화된 과잉부의 매핑 단계는, 인 시 츄, 실질적으로 국소적으로 평탄화된 과잉부를 매핑하는 단계를 포함할 수 있다.
전역적 비-균일도를 실질적으로 제거하기 위한 실질적으로 국소적으로 평탄화된 과잉부의 에칭은, 전역적 비-균일도를 보상하기 위해 에칭 방법을 조정하는 단계를 포함할 수 있다. 또 다른 방법으로, 전역적 비-균일도를 실질적으로 제거하기 위한 실질적으로 국소적으로 평탄화된 과잉부의 에칭은, 다수의 피쳐에 물리적 응력을 주지 않고도 전역적 비-균일도를 실질적으로 제거하는 단계를 포함할 수 있다.
또한, 또 다른 방법으로, 전역적 비-균일도를 실질적으로 제거하기 위한 실질적으로 국소적으로 평탄화된 과잉부의 에칭은, 패터닝된 피쳐 상에 형성된 장벽 층을 노출시키기 위해 에칭하는 단계를 포함할 수 있다. 그 에칭은, 장벽에 대해 선택적일 수 있다. 전역적 비-균일도를 실질적으로 제거하기 위한 실질적으로 국소적으로 평탄화된 과잉부의 에칭은, 다수의 피쳐의 도전성 배선 재료의 임의의 리세스 (recess) 를 실질적으로 최소화하는 단계를 포함할 수 있다.
또한, 최종 에칭 프로세스가 포함될 수 있다. 최종 에칭 프로세스는 패터닝된 피쳐 상에 형성된 장벽 층을 실질적으로 제거할 수 있다. 또한, 최종 에칭 프로세스는 마스크 재료의 제거를 포함할 수 있다. 도전성 배선 재료는 구리 및/또는 원소 구리를 포함할 수 있다.
또 다른 실시형태는, 패터닝된 반도체 기판을 수용하는 단계를 포함하는 방법에 의해 형성된 반도체 디바이스를 포함한다. 패터닝된 반도체 기판은, 그 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료 는, 국소화된 비-균일도를 포함하는 과잉부를 갖는다. 과잉부를 평탄화하기 위해 과잉부의 대량 부분이 제거된다. 실질적으로 국소적으로 평탄화된 과잉부는, 전역적 비-균일도를 결정하기 위해 매핑된다. 실질적으로 국소적으로 평탄화된 과잉부는, 전역적 비-균일도를 실질적으로 제거하기 위해 에칭된다.
또 다른 실시형태는, 듀얼 다마신 배선 구조를 형성하는 방법을 포함한다. 본 방법은, 듀얼 다마신 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 듀얼 다마신 패터닝된 반도체 기판은, 듀얼 다마신 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는, 국소화된 비-균일도를 포함하는 과잉부를 갖는다. 과잉부의 대량 부분은 과잉부를 평탄화하기 위해 제거된다. 과잉부의 대량 부분의 제거 단계는, 과잉부 상에 추가 층을 형성하는 단계 및 추가 층과 과잉부를 평탄화하는 단계를 포함한다. 추가 층은 평탄화 프로세스에서 실질적으로 전부 제거된다. 실질적으로 국소적으로 평탄화된 과잉부는, 전역적 비-균일도를 결정하기 위해 매핑된다. 실질적으로 국소적으로 평탄화된 과잉부는, 전역적 비-균일도를 실질적으로 제거하기 위해 에칭된다.
또 다른 실시형태는, 듀얼 다마신 배선 구조를 형성하는 방법을 포함한다. 본 방법은, 듀얼 다마신 패터닝된 반도체 기판을 수용하는 단계를 포함한다. 듀얼 다마신 패터닝된 반도체 기판은, 듀얼 다마신 패턴의 다수의 피쳐를 충진하는 도전성 배선 재료를 갖는다. 도전성 배선 재료는, 국소화된 비-균일도를 포함하는 과잉부를 포함한다. 과잉부의 대량 부분은, 과잉부를 평탄화하기 위해 제거된다. 과잉부의 대량 부분의 제거 단계는, 과잉부의 최상면과 최상부를 화학 적으로 변환함으로써 과잉부 상에 추가 층을 형성하는 단계를 포함한다. 과잉부의 적어도 일부 및 추가 층은 과잉부를 실질적으로 평탄화하기 위해 에칭된다. 추가 층은 실질적으로 전부 제거된다. 실질적으로 국소적으로 평탄화된 과잉부는 전역적 비-균일도를 결정하기 위해 매핑된다. 실질적으로 국소적으로 평탄화된 과잉부는, 전역적 비-균일도를 실질적으로 제거하기 위해 에칭된다.
도 1 은, 본 발명의 일 실시형태에 따라, 듀얼 다마신 프로세스에서 패터닝된 반도체 기판 (100) 을 도시한 것이다. 기판 (100) 은, 듀얼 다마신 제조 프로세스와 같은 반도체 제조 프로세스의 일부로서 패터닝되었다. 그 기판 (100) 을 패터닝하기 위해 마스크가 이용될 수 있다. 기판 (100) 은, 크고, 다소 고립된 피쳐 (102; 예를 들어, 트렌치, 비아 등), 더 작고, 다소 고립된 피쳐 (104) 및 조밀하게 함께 모여있는 몇몇 피쳐 (106) 를 포함한다. 또한, 장벽 층 (110)이 포함된다. 통상, 장벽 층 (110) 은, 기판 (100) 또는 도전성 배선 재료 (120) 와 상이한 재료이다. 도전성 배선 재료 (120) 는, 구리 또는 구리 합금 또는 다른 도전성 재료일 수 있다.
도전성 배선 재료 (120) 의 과잉부 (112) 는 피쳐 (102, 104, 106) 상부에서 연장되고, 과잉부 (112) 의 두께에 있어서 대응하는 국소화된 변화 (114, 116, 118) 를 포함한다. 도시된 바와 같이, 과잉부 (112) 의 두께에 있어서 약간 더 작은 변화를 갖는 더 작은 피쳐 (104) 와 비교하여, 더 큰 피쳐 (102) 는 과잉부 (112) 의 두께에 있어서 대응하는 더 큰 감소량을 갖는다. 조밀하게 모여있는 피쳐 (106) 는, 과잉부 (112) 의 다소 증가된 두께를 갖는다.
통상의 에칭 프로세스는, 전체 웨이퍼 영역에 걸쳐, 공평하게 균일한 레이트로 도전성 배선 재료 (120) 의 과잉부 (112) 를 에칭하기 때문에, 통상의 에칭 프로세스는, 조밀하게 모여있는 피쳐 (106) 근처의 장벽 층 (110) 의 제 2 부분이 노출되기 이전에, 큰 피쳐 (102) 근처의 장벽 층 (110) 의 제 1 부분을 노출시킨다. 결국, 통상의 에칭 프로세스는, 도전성 배선 재료의 과잉부 (112) 를 평탄화할 수 없고, 이에 대한 비-균일도를 보상할 수 없다.
도 2 는, 본 발명의 일 실시형태에 따라 추가된 추가 층 (202) 을 도시한 것이다. 추가 층 (202) 은, 과잉부 (112) 의 상부에 형성된다. 추가 층 (202) 은, 실질적으로 평면인 충진 재료 (예를 들어, SOG (Spin On Glass), 폴리실리콘, 폴리머 레지스트, 이중층, UV 또는 열적 큐어 가능 재료, 또는 적절한 에칭 특성을 가지며 평면인 표면을 형성하기 위해 흐를 수 있는 다른 재료) 일 수 있다. 또한, 옵션의, 비교적 얇은 (예를 들어, 약 25 내지 100 nm 의 두께) 공형 층 (conformal layer; 204) 이 추가 층 (202) 과 과잉부 (112) 와의 사이에 포함될 수도 있다. 공형 층 (204) 은 장벽 층 또는 점착 층일 수 있다. 공형 층 (204) 은, 추가 층 (202) 용으로 사용될 수 있는 광범위한 재료를 허용할 수 있다.
추가 층 (202) 과 과잉부 (112) 는, 후속 에칭 프로세스 (예를 들어, 플라즈마 또는 가스의 에칭 프로세스) 가 실질적으로 동일한 레이트로, 추가 층 (202) 과 과잉부 (112) 모두를 에칭할 수 있도록, 실질적으로 1:1 에칭 선택비를 갖는다.
도 3 은, 본 발명의 일 실시형태에 따라 실질적으로 평면인 과잉부 (112') 를 도시한 것이다. 추가 층 (202) 이 층들 (100, 110, 112, 202) 의 스택에 걸 쳐 실질적으로 평면인 표면을 형성하기 때문에, 제 1 에칭 프로세스는, 국소적 변화 (114, 116, 118) 가 실질적으로 제거되어 잔여 과잉부 (112') 가 실질적으로 국소적 평면이 될 때까지, 전체 영역에 걸쳐 추가 층 (202) 과 과잉부 (112) 를 균일하게 에칭할 수 있다.
통상의 방법은, 추가 층 (202) 과 과잉부 (112) 와의 사이에 1:1 에칭 선택비를 제공하는 조건을 포함한다. 예증으로서, 추가 층 (202) 이 SOG 이고, 과잉부 (112) 가 구리인 경우, 할로겐 (예를 들어, Cl, F, Br, I) 계 화학 (chemistry) 은, 원하는 1:1 선택비에 대해 조정될 수 있도록, 구리뿐만 아니라 SOG 모두에 대해 에칭 레이트 제어를 제공한다. 반응성 할로겐 기 (radical) 를 생성하는 임의의 플라즈마 공급 가스 (feed gas) 가 사용될 수 있지만, CF4, Cl2, 및 HCl, HBr 은 통상 예이다. 다양한 프로세스 파라미터는, 에칭 레이트, 선택비, 균일도를 제어하고 부식을 감소시키기 위해 조정될 수 있으며, 기판 온도와 하나 이상의 첨가물 (예를 들어, Ar, H2, Cl, O2, CH3X (X=F, Cl, Br, I), CH2F2, 및 CH4) 의 함유물과 같은 프로세스 변수의 변화를 포함한다.
또 다른 접근법은, 추가 층 (202) 의 에칭 레이트 제어 및 잔여 구리 (112) 의 최상면의 패시베이션 (passivation) 을 제공하기 위해, 다른 첨가물과 구리 과잉부 (112) 의 제 1 의 에칭제로서, Ar 또는 He, Xe, Ne, Kr 과 같은 다른 비활성 가스를 사용하는 스퍼터 도미넌트 에칭 (sputter dominant etch) 을 포함한다. 다른 첨가물은, 예를 들어, H2 및/또는 CF4 를 포함할 수 있다. 이들 프로세스들 중 어느 하나의 프로세스는, 약 75 ℃ 와 약 400 ℃ 사이의 광대한 온도 범위에 걸쳐 동작할 수 있다.
제 1 에칭 프로세스는, 국소적 변화 (114, 116, 118) 가 실질적으로 제거되어 실질적으로 국소 평면인 잔여 과잉부 (112') 를 남기도록 설계된 에칭 프로세스이다. 하나 이상의 후속 에칭 프로세스는 대량 또는 대다수의 과잉부 (112') 를 제거할 것이다. 최종 에칭 프로세스가 적용되어, 과잉부 (112') 가 장벽 (110) 으로부터 제거되는 종단점까지 에칭 프로세스를 계속한다. 또한, 최종 에칭 프로세스는, 대량의 에칭 프로세스에 포함될 수 있다. 최종 에칭 이후의 후속 프로세스는, 선택적인 장벽 제거 및 잔여 도전성 재료 (120) 의 패시베이팅을 포함하여, 부식을 방지하고 추가 프로세싱을 위해 안정성을 제공할 수 있다. 그 최종 에칭 이후의 추가 동작은, 임의의 재료를 상당히 제거하지 않고, 잔여 도전성 재료 (120) 를 오직 패시베이팅하여, 부식을 방지하고 추가 프로세싱을 위해 안정성을 제공하도록 설계될 수 있다.
도 4a 는, 본 발명의 일 실시형태에 따라 제 2 에칭 프로세스를 행한 기판 (100) 을 도시한 것이다. 장벽 층 (110) 이 피쳐 (102, 104, 106) 를 충진하는 도전성 재료 (예를 들어, 구리, 구리-포함한 합금과 화합물, 및 다른 도전성 재료) 의 부분 (120) 만을 남기고 실질적으로 동일한 모든 위치에서 노출되도록, 제 2 에칭 프로세스가 종단점까지 계속된다.
제 1 에칭 프로세스와 제 2 에칭 프로세스는 실질적으로 유사할 수 있고 또는 상당히 상이할 수 있다. 예증으로서, 제 1 에칭 프로세스는, (예를 들어, 하위 층의 피쳐 (102, 104, 106) 위치, 사이즈 및 농도에 의해 초래되는) 국소적 비-균일도 (114, 116, 118) 로 인해, 과잉부 (112) 의 국소적 평탄도를 향상시키는 에칭 프로세스일 수 있다. 과잉부 (112) 의 일부 및 전체 추가 층 (202) 은 제 1 에칭 프로세스에서 제거될 수 있다. 비교해 보면, 제 2 에칭 프로세스는, 대량의 남아있는, 평면인 과잉부 (112') 를 종단점 (즉, 장벽 층 (110) 이 노출될 때) 까지 제거하는 훨씬 더 많은 선택적인 에칭 프로세스일 수 있다.
도 4b 는, 본 발명의 일 실시형태에 따라 장벽 제거 프로세스를 행한 기판을 도시한 것이다. 하위 마스크 층 (402) 을 노출시키기 위해 장벽 층 (110) 의 일부가 제거된다. 피쳐 (102, 104, 106) 내에 형성된 장벽 층 (110) 의 일부 만이 남는다. 통상의 제 2 에칭 프로세스는, 높은 레이트로, 및 바람직하게 높은 선택비로, 과잉부 (112) 의 대량 부분을 장벽 층 (110) 까지 제거한다. 예증으로서, 과잉부 (112) 가 구리이면, 할로겐-계 화학 (예를 들어, Cl2, CF4, HBr, BCl3) 은 제 2 에칭 프로세스용으로 효율적으로 이용될 수 있다. 또 다른 접근법으로, Ar (또는, 다른 부식되지 않거나 비활성 가스) 계 스퍼터 프로세스와 같은 물리적 도미넌트 에칭 프로세스가 이용될 수 있다. 다양한 프로세스 파라미터는 에칭 레이트 및 선택비를 제어하기 위해 조정될 수 있다. 다양한 프로세스 파라미터는, 반응성 종들의 기판 온도 밸런스, 및 하나 이상의 첨가물 (예를 들어, H2, O2, Ar, He, Xe, Ne, Kr 등) 의 함유물과 같은 프로세스 변수를 조정하는 단계를 포함할 수 있다.
도 5 는, 본 발명의 일 실시형태에 따라, 국소적 평탄화를 수행하는 방법 동작의 플로우차트 (500) 이다. 동작 505 에서, 추가 층 (202) 은 도전성 과잉부 (112) 상부에 추가된다. 동작 510 에서, 제 1 에칭 프로세스가 적용되어, 대부분의 추가 층 (202) 및 도전성 과잉부 (112) 를 제거한다. 동작 515 에서, 제 2 에칭 프로세스가 적용되어, 잔여 과잉부 (112') 를 종단점까지 제거한다.
또한, 또 다른 실시형태에서, 동작 515 는, 상술된 바와 같이 최종 에칭 프로세스를 포함할 수 있다. 그 최종 에칭 이후의 후속 프로세스는, 선택적인 장벽 제거 및 잔여 도전성 재료 (120) 의 패시베이팅을 포함하여, 부식을 방지하고 추가 프로세싱을 위해 안정성을 제공할 수 있다. 그 최종 에칭 프로세스 이후의 추가 동작은, 임의의 재료를 상당히 제거하지 않고, 잔여 도전성 재료 (120) 를 패시베이팅하여, 부식을 방지하고 추가 프로세싱을 위해 안정성을 제공한다.
도 6a 내지 6d 는, 본 발명의 일 실시형태에 따라, 국소적 균일도를 증가시키기 위해, 기판 (600) 에 적용된 일련의 화학 변환 및 에치-백 프로세스를 도시한 것이다. 도 7 은, 본 발명의 일 실시형태에 따라, 국소적 균일도를 증가시키기 위해, 기판 (600) 에 적용된 화학 변환 및 에치-백 프로세스의 방법 동작의 플로우차트 (700) 이다. 도 6a 에 도시된 바와 같이, 기판 (600) 은, 상기 도 1 에서 설명된 기판 (100) 과 유사한, 비-평면인 표면 프로파일 (606) 과 실질적으로 비- 평면인 과잉부 (602) 를 갖는다.
다음으로, 도 6b 및 도 7 을 참조하면, 동작 705 에서, 추가 층 (604) 은 과잉부 (602) 상부에 형성된다. 추가 층 (604) 은 과잉부 (602) 상에 증착되거나 형성될 수도 있다. 예증으로서, 추가 층 (604) 은, 과잉부 (602) 의 최상부의 화학 변환을 통해 형성될 수 있다. 과잉부 (602) 가 구리 또는 구리 합금이면, 가스에 대한 제어된 노출은 구리 반응성 생성 층 (604) 을 형성할 수 있다. 일 실시예는, Cu-할로겐화물 층 (604) 을 형성할 수 있는 할로겐 가스이다. 구리 반응성 층 (604) 은, 구리 과잉부 (602) 의 최상부를 변환하기 위해, 구리 과잉부 (602) 의 표면으로 확산된다. 구리의 화학 변환에 대한 프로세스는, 2002 년도, Journal of Electrochemical Society 149(11) G620~G632 에 실린, Nagraj S. Kulkarni 와 Robert T. DeHoff 의 "저온, 건식 에칭, 및 구리의 평탄화에 대한 변동 다이아그램의 애플리케이션 (Application of Volatility Diagrams for Low Temperature, Dry Etching, and Planarization of Copper)" 과 같이, 당업계에 공지되었다.
또 다른 실시형태에서는, 추가 층 (604) 이 과잉부 (602) 상에 증착될 수 있다. 그 증착 층 (604) 은, 그 과잉부 (602) 상에 증착되는 폴리머 층 또는 산화물 층을 포함할 수 있다.
다음으로, 동작 710 및 도 6c 를 참조하면, 에치-백 프로세스가 추가 층 (604) 을 제거하기 위해 적용된다. 또한, 과잉부 (602) 의 일부가 제거될 수도 있다. 추가 층 (604) 의 제거 단계는, 프로파일 (606') 에 대한 과잉부 (602) 의 프로파일의 추가 균등화 (즉, 평탄화) 를 야기한다. Cu-할로겐화물은, 과잉부 (602) 의 콘투어를 실질적으로 균등화한다. 또한, Cu-할로겐화물은, 구리 과잉부 (602) 와 실질적으로 1:1 에치-백 선택비를 유지할 수 있다. 결과 프로파일이 실질적으로 평면이 될 때까지, 도 6d 에 도시된 바와 같이, 후속 프로파일 (606' 및 606'') 에 대해 과잉부 (602) 를 실질적으로 평탄화하도록, 동작 705 및 동작 710 이 여러번 반복될 수 있다.
통상, 화합물 형성의 형상 의존성을 이용하는 구리 과잉부 (602) 의 화학 변환은, Cu-반응성 종 인터페이스에서, 구리를 산화시킴으로써 달성될 수 있다. 이 경우에, 구리 산화는, 포지티브 산화 상태에서, 구리를 갖는 구리 화합물로의 원소 구리의 화학 변환을 포함할 수 있다. 예증으로서, 표면에서의 구리와 제 1 구리 또는 제 2 구리 염화물 (CuCl 또는 CuCl2) 의 산화는, 더 낮은 온도 (예를 들어, 200 ℃ 미만) 로 염소 플라즈마에서 발생할 수 있다.
변동적이기 때문에 고정된 기판 온도에서 잔여 과잉부 (602') 의 표면을 남기는 것이 가능한 이런 구리 화합물을 또 다른 화학적 화합물로의 환원 (reduction) 을 포함한다. 예증으로서, 반응성 수소 종 (예를 들어, H2 플라즈마) 의 존재시에, CuCl2 의 변동성 Cu3Cl3 로의 환원일 수 있다. 형상-의존 변환의 변경에 후속되는 변환된 부분의 에치-백은, 구리 과잉부 (602) 의 대량의 제거를 야기하며, 이와 동시에, 구리 과잉부 (602) 의 토포그래피 (예를 들어, 프로파일) 를 동시에 평탄화할 수 있다.
동작 715 에서, 과잉부 (602) 가 실질적으로 평탄화되면, 방법 동작이 종료된다. 또 다른 방법으로, 동작 715 에서, 과잉부 (602) 가 실질적으로 평탄하지 않으면, 방법 동작은 상기 동작 705 로 계속한다. 일 실시형태에서, 동작 705 내지 동작 715 는, 단일 에칭 챔버내에서 인 시츄로 발생할 수 있다. 또 다른 실시형태에서, 동작 710 은, 엑스 시츄 (ex situ) 로 발생할 수 있으며, ECD 또는 저 수직-하중 CMP 프로세스를 포함하여, 도 6d 에 도시된 바와 같이 실질적으로 평면인 과잉부 (602') 를 달성할 수 있다.
도 6a 내지 도 7 에서 설명된 방법 동작은, 비-평면인 과잉부 (602) 의 평탄화 및 대량의 과잉부 (602) 의 제거 모두를 수행하는 평면인 대량의 제거 프로세스로서 이용될 수 있다.
기판 (100, 600) 의 국소적 두께는, 당업계에 공지된 임의의 하나 이상의 몇몇 공지된 층 두께 매핑 기술을 통해 결정될 수 있다. 예증으로서, 와류 센서는, Gotkis 등에 의해 2002 년 12 월 23 일에 출원되었으며, 발명의 명칭이 "와류를 이용한 박막 기판 신호 분리를 위한 시스템, 방법 및 장치 (System, Method And Apparatus For Thin-Film Substrate Signal Separation Using Eddy Current)" 인 공동으로 소유된 미국 특허 출원 제 10/328,912 호, 및 Gotkis 등에 의해 2002 년 9 월 19 일에 출원되었으며, 발명의 명칭이 "멀티-스텝 시퀀스내의 매핑 및 금속 잔여물 검출을 위한 시스템 및 방법 (System And Method For Metal Residue Detection And Mapping Within A Multi-Step Sequence)" 인 미국 특허 출원 제 10/251,033 호에서 설명되는 바와 같이 과잉부 (112, 112') 의 두께를 매핑시킬 수 있다.
상기 도 1 내지 도 7 에서 설명된 방법 및 시스템은, 과잉부의 국소적인, 패턴 의존 비-균일도를 실질적으로 제거하기 위한 다양한 접근법을 설명한다. 그러나, 상기 도 1 내지 도 7 에서 설명된 방법 및 시스템은, 전역적 비-균일도의 정정을 직접적으로 해결하지는 않는다. 전역적 비-균일도는, 기판의 에지와 비교하여 기판의 중심에서의 재료의 제거 레이트의 변화 및 국소화된 현상이 아닌 다른 비-균일도를 포함할 수 있다.
도 8 은, 본 발명의 일 실시형태에 따라 전역적 비-균일도를 정정하는 방법 동작 (800) 의 플로우차트이다. 동작 805 에서, 과잉부의 피쳐-패턴 의존 비-균일도와 같은 국소화된 비-균일도를 갖는 기판이 수용된다. 동작 810 에서, 국소화된 비-균일도는, CMP, ECP 또는 상기 도 1 내지 도 7 에서 설명된 방법과 시스템 또는 당업계에 공지된 임의의 다른 방법을 통해 실질적으로 제거된다. 실질적으로 국소화된 비-균일도의 제거 단계는, 상기 도 3 에 도시된 평탄화된 과잉부 (112') 와 같이 실질적으로, 국소적으로 평탄화된 과잉부를 형성한다.
도 9 는, 본 발명의 일 실시형태에 따라 실질적으로 제거되어, 평탄화된 과잉부 (902) 를 도시한 것이다. 실질적으로 제거되어, 평탄화된 과잉부 (902) 는, 수 옴스트롱의 두께와 같이 비교적 얇은 과잉부일 수 있다.
동작 815 에서, 평탄화된 과잉부를 갖는 기판이 매핑되어, 평탄화된 과잉부의 임의의 전역적 비-균일도를 식별하고 정량 (quantify) 한다. 평탄화된 과잉부는, 상술된 바와 같이 당업계에 공지된 임의의 하나 이상의 몇몇 공지된 층 두께 매핑 기술로 매핑될 수 있다. 그 매핑 단계는, 인 시츄 (현재의 프로세스 챔버내) 일 수 있고, 또는, 엑스 시츄 (현재의 프로세스 챔버 외부) 일 수 있다. 또한, 인 시츄 매핑 프로세스는 동적일 수 있고, 후속 프로세스가 진행함에 따라, 후속 프로세스로 하여금 동적으로 조정되게 할 수 있다.
동작 820 에서, 상기 동작 815 에서 결정된, 전역적 비-균일도의 위치 및 양이, 에칭 프로세스를 조정하고 제어함으로써 실질적으로 물리적 무응력 프로세스에서 제거되어, 최종 에칭 프로세스에서 검출된 전역적 비-균일도의 특정 조건을 해결한다. 예증으로서, 잔여 과잉부 (902) 가 중심에서 약 500 옴스트롬 두께이고 에지에서 300 옴스트롬 두께이면, 전체 장벽 층 (110) 이 동시에 노출되도록, 에지에 대한 중심의 비-균일도가 보상되도록 그 방법이 조정될 수 있다. 에치-백 프로세스 동안에 물리적 힘이 기판에 인가되지 않기 때문에, 무응력 프로세스는, 상술된 CMP 문제를 피한다.
선택된 방법 (예를 들어, 프로세스 변수의 선택된 값) 은, 장벽 층 (110) 에 대해 선택적 (즉, 그 방법이 구리를 에칭하는 것보다 더 느린 레이트로 장벽을 에칭할 것이며, 예를 들어, 이들 프로세스에서의 장벽 에칭에 대해 구리 에칭의 통상적인 선택비 범위는 약 1 을 초과하지만 3 미만임) 이며, 임의의 리세스 (예를 들어, 피쳐 (102, 104, 106) 의 도전성 재료 (120) 의 초과 제거) 를 최소화할 것이다.
최종 에칭은, 잔여 과잉부 (902) 의 구리와 장벽 층 (110) 모두에 대해 비교적 느린 에칭 레이트를 가질 수 있어, 장벽 층 (110) 의 잔여 높이 장벽에 대한 피 쳐 (102, 104, 106) 로의 임의의 리세스를 최소화시킨다. 결과로서, 최종 에칭은 구리를 에칭하기 위해 매우 높은 선택비를 가질 수 없다.
또한, 최종 에치-백 프로세스가 포함될 수 있다. 최종 에치-백 프로세스는, 최종 결과가, 실질적으로 전역적으로 균일한 피쳐 및 실질적으로 평면인 피쳐에 최소의 구리 및 ILD 손실을 제공하도록 적절한 선택비 및 균일도 제어를 사용하여 마스크 재료 및/또는 ILD 재료를 에치-백하는 단계를 포함한다 (예를 들어, 임의의 구리 리세스는, 최종 에칭 및 장벽 제거 프로세스의 종단에서, 기판 (100) 에 걸쳐 전역적으로 균일하다). 이 경우에, 최종 에칭은, 높은 선택비로 마스크 재료를 에치-백하기 위해 균일한 프로세스를 포함하여, 구리 손실을 최소화하고 구리 리세스를 최소화한다. 예증으로서, 할로겐 농도가 낮고 기판 온도가 낮은 (예를 들어, 약 200 ℃ 미만임) 할로겐-계 프로세스는, 마스크 재료를 더욱 충분히 화학적으로 에칭하면서 낮은 구리 에칭 레이트를 유지할 것이다. 할로겐 반응성 종 (예를 들어, CF4, C2F6, C4F6) 을 포함하는 임의의 플라즈마 공급 가스가 사용될 수 있다. 에칭 레이트 제어 첨가물은, Ar, O2, CH2F2 를 포함할 수 있고, 또한, 다른 것들이 포함될 수도 있다.
전역적 구리 리세스 및/또는 마스크/ILD 손실이 최종 에칭 및 최종 에치-백 프로세스의 종단에서 기판에 걸쳐 비-균일하다면, 전역적 비-균일도를 정정하기 위해 그 방법의 추가 변화가 취해져야 한다. 예증으로서, 통상의 경우는, 중심에서 빠른 에칭 레이트 또는 에지에서 빠른 에칭 레이트로서 설명된 에칭 비-균일도 의 결과이다. 이들 경우 중 어느 경우에서나, 기판에 걸쳐 구리 리세스 및/또는 마스크 ILD 손실의 변화를 야기할 수 있다. 이 변화를 카운터링하기 위해 보상이 달성되어, 마스크/ILD 재료의 최종 에치-백 동안에, 적절한 균일도 및 선택비 제어를 이용하는 최소의 구리 및 마스크 손실로 전역적으로 평면인 피쳐를 획득할 수 있다. 기판의 중심에서 더 큰 구리 리세스를 초래하는 중심에서 빠른 최종 에칭 프로세스의 경우에는, 피쳐 (102, 104, 106) 의 구리 레벨과 동일한 레벨을 초래하기 위해 마스크 재료를 선택적으로 에칭하는 에지에서 빠른 최종 에칭 백 프로세스에 의해 보상될 수 있다. 이 프로세스에서 획득된 통상의 선택비는 약 2 를 초과한다. 균일도 제어를 제공하기 위한 방법의 변화는, 압력, 기판에 걸친 온도 변화, 이온 플럭스 (flux) 균일도 제어, 가스 농도 및 챔버 벽 온도를 포함한다. 선택비를 제어하기 위한 변화는, 반응성 할로겐 종 농도, 기판 온도, 및 바이어스 전력을 포함한다.
또 다른 방법으로, 잔여 과잉부의 비-균일도는 선택적인 습식-에칭 프로세스에 의해 정정되고 제어될 수 있다.
동적 액체 메니스커스는, 근접 헤드로 지지되고 이동 (예를 들어, 웨이퍼의 위, 웨이퍼에서 벗어나 및 웨이퍼에 걸쳐) 될 수 있다. 다양한 근접 헤드 및 그 근접 헤드를 이용하는 방법은, 2002 년 9 월 30 일에 출원되었고, 발명의 명칭이 "웨이퍼 표면에 아주 근접하여 고정된 복수의 인렛 및 아웃렛을 이용하여 반도체 웨이퍼 표면을 건조시키는 방법 및 장치 (Method and Apparatus for Drying Semiconductor Wafer Surface Using a Plurality of Inlets and Outlets Held in Close Proximity to the Wafer Surfaces)" 인 공동-계류중인 미국 특허 출원 제 10/261,839 호의 일부 계속 출원인, 2002 년 12 월 24 일에 출원되었고, 발명의 명칭이 "메니스커스, 진공, IPA 증기, 건조 매니폴드 (Meniscus, Vaccum, IPA Vapor, Drying Manifold)" 인 공동-소유되고, 공동-계류중인 미국 특허 출원 제 10/330,843 호에서 설명된다. 또한, 근접 헤드의 추가적인 실시형태 및 이용은, 2002 년 12 월 24 일에 출원되었고, 발명의 명칭이 "메니스커스, 진공, IPA 증기, 건조 매니폴드로 기판 프로세싱용 시스템 (System for Substrate Processing with Meniscus, Vaccum, IPA Vapor, Drying Manifold)" 인 미국 특허 출원 제 10/330,897 호 및 2003 년 3 월 31 일에 출원되었고, 발명의 명칭이 "동적 액체 메니스커스를 이용하여 기판을 프로세싱하는 방법 및 시스템 (Methods and Systems for Processing a Substrate Using a Dynamic Liquid Meniscus)" 인 미국 특허 출원 제 10/404,692 호에서 설명된다. 근접 헤드의 또 다른 추가적인 실시형태는, 2003 년 3 월 31 일에 출원되었고, 발명의 명칭이 "동적 액체 메니스커스를 이용하여 기판을 프로세싱하는 방법 및 시스템 (Methods and Systems for Processing a Substrate Using a Dynamic Liquid Meniscus)" 인 미국 특허 출원 제 10/404,692 호, 2003 년 6 월 24 일에 출원되었고, 발명의 명칭이 "동적 액체 메니스커스를 이용하여 기판의 베벨 에지를 프로세싱하는 방법 및 시스템 (Methods and Systems for Processing a Bevel Edge of a Substrate Using a Dynamic Liquid Meniscus)" 인 미국 특허 출원 제 10/603,427 호, 및 2003 년 6 월 24 일에 출원되었고, 발명의 명칭이 "웨이퍼 프로세스내의 인 시츄 계측형을 집적하는 시스템 및 방법 (System and Method for Integrating In-Situ Metrology within a Wafer Process)" 인 미국 특허 출원 제 10/606,022 호에서 설명된다.
도 10a 는, 본 발명의 일 실시형태에 따라 일 예시적인 웨이퍼 프로세싱 동작을 수행하는 근접 헤드 (1020) 를 도시한 것이다. 일 실시형태에서, 근접 헤드 (1020) 는, 세척, 건조, 에칭 또는 다른 프로세싱 동작을 수행하기 위해, 웨이퍼 (1030) 의 최상면 (1030a) 에 아주 근접하여 이동한다. 또한, 근접 헤드 (1020) 가 웨이퍼 (1030) 의 저면 (1030b) 을 프로세싱 (예를 들어, 세척, 건조, 에칭 등) 하기 위해 이용될 수도 있음을 알 수 있다. 일 실시형태에서, 웨이퍼 (1030) 가 회전하고 있기 때문에, 유체가 최상면 (1030a) 으로부터 제거되면서 헤드 이동에 따라 선형 방식으로 근접 헤드 (1020) 가 이동될 수도 있다. 소스 인렛 (1002) 을 통해 IPA (1010) 를 인가하고, 소스 아웃렛 (1004) 을 통해 진공 (1012) 을 인가하며, 소스 인렛 (1006) 을 통해 탈이온수 (1014) 를 인가함으로써, 메니스커스 (1016) 가 발생될 수 있다.
도 10b 는, 본 발명의 일 실시형태에 따라 근접 헤드 (1020) 의 일부를 도시한 상부도이다. 일 실시형태의 상부도에서, 왼쪽으로부터 오른쪽으로, 소스 인렛 (1002) 의 세트, 소스 아웃렛 (1004) 의 세트, 소스 인렛 (1006) 의 세트, 소스 아웃렛 (1004) 의 세트, 및 소스 인렛 (1002) 의 세트가 있다. 따라서, N2/IPA 및 DIW 가 근접 헤드 (1020) 와 웨이퍼 (1030) 와의 사이의 영역으로 입력되기 때문에, 진공은, 웨이퍼 (1030) 상에 상주할 수도 있는 임의의 유체 막과 함께 N2/IPA 및 DIW 을 제거한다. 또한, 여기에 설명된 소스 인렛 (1002), 소스 인렛 (1006), 및 소스 아웃렛 (1004) 은, 예를 들어, 원형 개구, 사각형 개구 등과 같이 임의의 적절한 유형의 형상 (geometry) 일 수 있다. 일 실시형태에서, 소스 인렛 (1002 및 1006), 및 소스 아웃렛 (1004) 은 원형 개구를 갖는다.
도 11a 는, 본 발명의 일 실시형태에 따라, 일 예시적인 근접 헤드 (1100) 를 도시한 것이다. 도 11b 는, 본 발명의 일 실시형태에 따라, 근접 헤드 (1100) 및 그 근접 헤드 (1100) 에 의해 형성된 메니스커스 (1150) 의 단면을 도시한 것이다. 근접 헤드 (1100) 는, 다수의 프로세스 화학 인렛 (1104) 의 하나의 링, 다수의 IPA 인렛 (1102 및 1108) 의 2 개의 링, 및 다수의 진공 아웃렛 (1106) 의 하나의 링을 포함한다. 다양한 인렛 (1102, 1104, 1106) 및 아웃렛 (1108) 은 센서 (1120) 둘레에 배열된다. 센서 (1120) 는, 프로세싱 헤드 (1100) 에 의해 적용된 제조 프로세스의 진행을 평가할 수 있는 계측형 센서이다. 그 센서는, 상술된 종단점 검출 시스템과 방법을 이용되게 하기 위한 광학 종단점 검출 센서일 수 있다.
메니스커스 (1150) 는, 센서 (1120) 가 센서와 웨이퍼 (1030) 의 표면과의 사이의 메니스커스 (1150) 로부터 프로세싱 화학을 방해하지 않도록 액체 메니스커스가 제거된 "건조한" 중앙 영역 (1152) 을 포함할 수 있다. 웨이퍼 (1030) 를 회전시키고 근접 헤드 (1100) 를 스캐닝하기 때문에, 웨이퍼에 걸쳐서 센서 (1120) 는, 근접 헤드가 웨이퍼를 프로세싱함에 따라, 웨이퍼의 전체 표면의 인시츄 스캔을 제공할 수 있다. 또한, 센서 (1120) 는, 에칭 프로세스의 실시간 피드백을 제공할 수 있다. 에칭 프로세스를 제어하는 제어 시스템에 실시간 피드백을 제공하면, 에칭 프로세스의 폐 제어 루프를 제공할 것이다. 에칭 프로세스의 폐 루프 제어는, 제어 시스템으로 하여금 실시간으로 에칭 프로세스를 쌍방향으로 조정하게 할 수 있다. 헤드 위치, 농도, 잔여 시간, 흐름 레이트, 압력, 화학 및 다른 프로세스 변수를 포함하는 다수의 에칭 프로세스 변수 중 임의의 변수가 조정될 수 있다. 이런 방식으로, 보다 정확한 프로세스 제어가 제공된다. 보다 정확한 프로세스 제어는, 훨씬 더 농축된 에칭 화학을 이용되게 한 후, 웨이퍼의 프로세스 시간을 최소로 감소시킨다.
또한, 프로세스의 인 시츄 실시간 제어는, 웨이퍼의 프로세싱 동안에 비-균일도를 정정하도록, 웨이퍼의 표면에 가변성의 프로세스를 적용시킬 수 있다. 예증으로서, 에칭 프로세스에서의 경우, 센서는 웨이퍼 (1030) 의 제 1 영역에서 더 얇은 막을 검출하고 제 2 영역에서 더 두꺼운 막을 검출할 수 있다. 에칭 프로세스 방법은, 근접 헤드 (1100) 가 웨이퍼 (1030) 에 걸쳐 스캐닝함에 따라, 검출된 막 두께에 대해 동적으로 조정될 수 있다 (예를 들어, 에칭 화학 농도, 잔여 시간 등). 결과로서, 비-균일한 막 두께는, 에칭 프로세스가 웨이퍼 (1030) 에 적용될 때 인 시츄에서 동적으로 정정될 수 있기 때문에, 비-균일도를 정정하기 위해 웨이퍼를 재프로세싱할 필요성을 실질적으로 제거하였다.
또 다른 실시형태에서는, 건조한 영역 (1152) 이 요구되지 않는다. 예증으로서, 센서 (1120) 의 경우는, 프로세스 화학이 웨이퍼 (1030) 의 표면에 적용되는 것처럼, 액체 층 (예를 들어, 메니스커스 (1150)) 을 통해 막 두께를 측정할 수 있다.
도 12 는, 본 발명의 일 실시형태에 따른 웨이퍼 프로세싱 시스템 (1200) 을 도시한 것이다. 웨이퍼 프로세싱 시스템 (1200) 은, 다수의 에지 롤러들 (1212A 내지 1212C) 사이에 웨이퍼 (1030) 를 지지한다. 이동가능 암 (1214A) 은 웨이퍼 (1030) 의 표면에 걸쳐 근접 헤드 (1020) 를 지지하고 이동시킨다. 인 시츄 센서 (1202) 는, 근접 헤드 (1020) 외부의 암 (1214A) 상에 실장될 수 있으며, 또는, 근접 헤드 (1020) 를 지지하는 이동가능 암 (1214A) 과 독립적으로 이동할 수 있는 분리된 이동가능 암 (1204) 상에 실장될 수 있다. 결과로서, 센서 (1202) 는, 근접 헤드 (1020) 에 의해 웨이퍼 (1030) 에 적용된 프로세스 근방의 대응 위치를 스캐닝하고 측정할 수 있다. 또 다른 방법으로, 센서 (1202) 는, 근접 헤드 (1120) 에 의해 웨이퍼 (1130) 에 적용된 프로세스 근방의 대응 위치를 측정할 수 있고, 근접 헤드가 웨이퍼에 프로세스를 적용시킴에 따라, 실질적으로 동시에 웨이퍼의 표면상의 위치를 독립적으로 스캐닝할 수 있다.
도 13 은, 본 발명의 일 실시형태에 따라, 실질적으로 평면인 과잉부 (112') 를 제공하는 또 다른 방법 동작 1300 의 플로우차트이다. 동작 1305 에서, 상기 도 1 에 도시된 바와 같이, 비-평면인 및/또는 비-균일한 웨이퍼가 프로세싱을 위해 수용된다. 옵션의 동작 1310 에서, 실질적으로 평면인 추가 층 (202) 이 상기 도 2 에서 설명된 바와 같이 추가될 수 있다. 동작 1315 에서, CMP 평탄화 동작은, 대량의 과잉 층을 제거하도록 수행된다. 잔여 과잉부는 다수의 국소적 및 훨씬 전역적 비-균일도 영역을 포함할 수 있다. 상술된 바와 같이, 국 소적 및 전역적 비-균일도는 무수한 원인에 의해 초래될 수 있다. CMP 평탄화 동작은, 기판 상에 형성된 하위 층에 가장 적을 수 있는 전단력 (shearing force) 을 가하기 위한 저 수직-하중 CMP 동작일 수 있다.
동작 1325 에서, 웨이퍼 상의 다수의 비-균일도 영역이 매핑된다. 이들 비-균일한 영역은, 임의의 개수의 계측형 센서의 유형 및 그 다양한 계측형 센서를 이용하는 방법에 의해 매핑될 수 있다. 예증으로서, 비-균일도는, 2002 년 12 월 23 일에 출원되었고, 발명의 명칭이 "와류를 이용하여 박막 기판 신호 분리를 위한 시스템, 방법 및 장치 (System, Method and Apparatus for Thin-Film Substrate Signal Separation Using Eddy Current)" 인 공동-소유되고 공동-계류중인 미국 특허 출원 APN 10/328,912 호, 및 2002 년 9 월 25 일에 출원되었고, 발명의 명칭이 "와류 기반 측정 능력의 향상 (Enhancement of Eddy Current Based Measurement Capabilities)" 인 공동-소유되고 공동-계류중인 미국 특허 출원 APN 10/256,055 호에서 설명된 바와 같이 와류 센서에 의해 매핑될 수 있다. 비-균일도는 인 시츄나 엑스 시츄 중 하나로 매핑될 수 있다. 비-균일도는, 2002 년 12 월 24 일에 출원되었고, 발명의 명칭이 "웨이퍼 비-균일도를 정량하고 중요성을 그래픽적으로 탐구하는 사용자 인터페이스 (User Interface for Quantifying Wafer Non-Uniformities and Graphically Explore Significance)" 인 공동-소유되고 공동-계류중인 미국 특허 출원 제 10/331,194 호에서 설명된 바와 같이 매핑될 수 있고 디스플레이될 수도 있다.
동작 1330 에서, 매핑된 비-균일도를 정정하는 방법은 자동으로 전개될 수 있다. 그 방법의 전개 단계는, 매핑된 비-균일도 각각을 정량하는 단계를 포함할 수 있다. 예증으로서, 비-균일도 각각의 두께와 위치가 정확하게 계산될 수 있다. 비-균일도가 정량되면, 적절한 프로세스 화학 (예를 들어, 황산과 과산화 수소의 혼합물) 농도, 시간 및 동적 액체 메니스커스에 의해 프로세싱하는 다른 프로세스 변수가 결정될 수 있다.
동작 1335 에서, 동적 액체 메니스커스는, 상기 도 10a 내지 도 12 에서 설명된 바와 같이, 웨이퍼를 프로세싱한다. 동적 액체 메니스커스는, 상기 도 3 에 도시된 바와 같이 실질적으로 균일한 과잉부 (112') 를 형성하도록 매핑된 비-균일도 각각을 에칭할 수 있다. 또한, 웨이퍼는, 상기 도 8 에서 설명된 바와 같이, 잔여의, 실질적으로 균일한 과잉부 (112') 를 제거하기 위해 에칭될 수 있다.
또한, 피드백 모니터링 신호는, 센서 (1120 또는 1202) 와 같은 센서가 동적 액체 메니스커스 지지 장치에 포함되는 경우에, 동적 액체 메니스커스를 동적으로 모니터링하고 제어하기 위해 이용될 수 있다. 도 14 는, 본 발명의 일 실시형태에 따라 웨이퍼 프로세싱 시스템 (1400) 의 블록도를 도시한 것이다. 시스템은, 방법 (1404) 을 포함하는 제어기 (1402) 를 포함한다. 그 방법 (1404) 은, 한 쌍의 동적 액체 메니스커스 (1410A, 1410B) 에 의해 웨이퍼 (1408) 에 적용된 프로세스의 양태 및 다양한 파라미터를 제어한다. 예증으로서, 본 방법은, 웨이퍼가 회전되는 경우, DIW, IPA 및 IPA 증기의 흐름 레이트, 진공의 압력, 동적 액체 메니스커스 (1410A, 1410B) 의 정확한 위치, 및 웨이퍼 (1408) 의 회전 방향 과 레이트를 결정한다. 센서 (1420A, 1420B) 는, 동적 액체 메니스커스 (1410A, 1410B) 에 의해 웨이퍼 (1408) 에 적용된 프로세스를 모니터링하고 평가한다. 일 실시형태에서, 센서 (1420A, 1420B) 는, 제어기 (1402) 에 피드백을 제공할 수 있다. 그 후, 제어기 (1402) 는, 하나 이상의 센서로부터의 피드백에 응답하여 방법을 동적으로 변경시킬 수 있다. 센서 (1420A, 1420B) 는, 상기 도 11a 및 도 11b 에서 설명된 바와 같이, 동적 액체 메니스커스 (1410A, 1420B) 를 지지하는 근접 헤드내에 포함될 수 있다. 또 다른 방법으로, 센서 (1420A, 1420B) 는, 상기 도 12 에서 설명된 바와 같이 동적 액체 메니스커스 (1410A, 1410B) 를 지지하는 근접 헤드 외부에 있을 수 있다. 또한, 센서 (1420A, 1420B) 는, 상기 동작 1325 에서 설명된 바와 같이 비-균일도를 매핑시키도록 이용될 수 있다.
일 실시형태에서, 평탄화 및 비-균일도를 향상시키는 시스템 및 방법에는, 인커밍 기판의 공간적 두께 변화를 후속 제조 프로세스 (예를 들어, 동적 액체 메니스커스 에칭 프로세스) 의 사전 결정되는 제거 레이트 프로파일과 상관시키는 최적화 방식이 사용될 수 있다. 제어 신호는, 동적 액체 메니스커스 에칭 프로세스에 송신된 후, 두께 변화를 정정하도록 특정 에칭 프로세스를 수행할 수 있다. 도 15 는, 본 발명의 일 실시형태에 따라, 피드-포워딩 최적화 프로세스의 방법 동작 (1500) 의 플로우차트이다. 동작 1505 에서, 기판이 수용된다. 동작 1510 에서, 기판의 비 균일도 프로파일이 결정된다. 기판의 비 균일도 프로파일은, 임의의 두께 변화를 식별하기 위해 기판의 두께를 매핑함으로써 결정될 수 있다. 인 시츄이던지 엑스 시츄이던지 임의의 적절한 매핑 프로세스는 기판의 비균일도 프로파일을 결정하기 위해 이용될 수 있다. 두께 변화는, 기판의 표면 상의 평탄하지 않은 층을 남겨둔 사전 프로세스 (예를 들어, CMP 프로세스) 의 비-균일도에 의해 초래될 수 있다. 비-균일도 프로파일은, 비-균일도의 두께와 위치 (즉, 직교좌표의 x 와 y 좌표, 반경 및 각도, 또는 다른 유형의 위치 식별자) 모두를 포함한다.
또한, 사전 프로세스의 비-균일도 프로파일 모델이 결정될 수 있다. 사전 프로세스의 비-균일도 프로파일 모델은 사전 프로세스로부터 출력된 다수의 기판의 비-균일도 프로파일의 통계적 분석 (예를 들어, 평균) 일 수 있다. 비-균일도 프로파일 모델은, 사전 프로세스의 성능을 예언하기 위해 이용될 수 있다.
동작 1515 에서, 후속 기판의 제거 레이트 프로파일 모델이 결정될 수 있다. 제거 레이트 프로파일 모델은, 후속 프로세스를 통해 기판의 다수의 프로세스의 통계적 분석을 통하여 결정될 수 있다. 후속 프로세스에 우선하고 후속하는 측정은, 예를 들어, 기판의 표면 상의 몇몇 위치 각각에 대한 평균 제거 레이트를 제공할 수 있다. 예증으로서, 동적 액체 메니스커스 에칭 프로세스는 다수의 기판에 적용될 수 있다. 다수의 기판 각각은, 동적 액체 메니스커스 에칭 프로세스 및 제거 레이트 프로파일 모델이 이로 인해 결정되기 이전 및 이후에 매핑될 수 있다. 제거 레이트 프로파일 모델은, 기판의 표면의 몇몇 위치 각각에 대한 평균 제거 레이트를 포함할 수 있다.
또한, 제거 레이트 프로파일 모델은, 하나 이상의 파라미터의 범위 및 제거 레이트 프로파일 모델에 관한 대응 효과를 포함할 수 있다. 예증으로서, 특정 에칭제 화학 농도는 작거나 더 큰 에칭 레이트를 초래할 수 있다. 이로써, 농도와 프로세스 시간은 서로 상관될 수 있다.
동작 1520 에서, 수용된 기판의 비-균일도 프로파일은, 후속 프로세스의 제거 레이트 프로파일 모델과 비교된다. 그 후, 후속 프로세스의 다양한 파라미터 (예를 들어, 시간, 프로세스 화학, 압력 등) 는, 수용된 기판의 비-균일도 프로파일을 정정하기 위해 최적화된 방법을 생성하도록 선택된다. 또 다른 방법으로, 선행 프로세스의 비-균일도 프로파일 모델은, 최적화된 방법을 생성하기 위해 후속 프로세스의 제거 레이트 프로파일과 비교될 수 있다. 동작 1525 에서, 기판과 후속 프로세스를 위한 최적화된 방법이 후속 프로세스로 입력된다.
동작 1530 에서, 후속 프로세스는, 기판의 표면과 같은 기판으로부터 비-균일도를 제거한다. 예증으로서, 비-균일한 구리 층을 갖는 기판과 동적 액체 메니스커스 에칭 프로세스에서, 균일한 구리 층을 남기기 위해, 동적 액체 메니스커스 에칭 프로세스에 의해 비-균일도가 제거될 수 있다. 동작 1535 에서, 기판 상의 실질적으로 평면이면서 균일한 표면을 남기면서 잔여 구리 층이 제거될 수 있다.
또한, 상기 도면 중 임의의 도면의 동작에 의해 나타내진 명령이 도시된 순서로 수행되도록 요구되지 않고, 동작에 의해 나타내진 모든 프로세싱이 본 발명을 실행하기 위해 반드시 필요하지는 않음을 알 수 있다. 또한, 상기 도면들 중 임의의 도면에서 설명된 프로세스는, 컴퓨터 또는 마이크로프로세서 제어 시스템 (예를 들어, 프로세스 제어 시스템) 의 RAM, ROM 또는 하드 디스크 드라이브 중 임의의 하나 또는 그들의 조합에 저장된 소프트웨어에서 구현될 수도 있다.
전술된 발명이 명백한 이해를 목적으로 보다 상세히 설명되었지만, 일정한 변경 및 변형이 첨부된 청구범위의 범주내에서 실행될 수도 있음을 알 수 있다. 따라서, 본 실시형태는, 제한이 아닌 예시로서 고려될 것이며, 본 발명은, 명세서에 제공된 상세사항에 국한되지 않고, 첨부된 청구항의 범위 및 균등물내에서 변형될 수도 있다.
Claims (25)
- 패턴의 복수의 피쳐를 충진하고 과잉부를 갖는 도전성 배선 재료를 갖는 패터닝된 반도체 기판을 수용하는 단계;대량의 상기 과잉부를 제거하는 단계로서, 상기 과잉부의 잔여부는 비-균일도를 갖는, 상기 대량의 과잉부 제거 단계;상기 비-균일도를 매핑하는 단계;상기 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스를 전개하는 단계; 및상기 과잉부의 상기 잔여부의 상기 비-균일도를 정정하기 위해, 상기 동적 액체 메니스커스 에칭 프로세스를 이용하여 상기 동적 액체 메니스커스 에칭 프로세스를 적용하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 대량의 과잉부는, CMP 동작에서 상기 대량의 과잉부를 제거하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 대량의 과잉부 제거 단계는, 저 수직-하중 CMP 동작 (low down-force CMP operation) 에서, 상기 대량의 과잉부를 제거하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 대량의 과잉부 제거 단계는, 상기 기판에 최소의 측면 응력을 가하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 과잉부상에, 실질적으로 평면인 추가 층을 형성하는 단계를 더 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 5 항에 있어서,상기 대량의 과잉부 제거 단계는, 상기 추가 층을 실질적으로 전부 제거하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 5 항에 있어서,상기 추가 층과 상기 과잉부는 실질적으로 1:1 에칭 선택비를 갖는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 동적 액체 메니스커스 에칭 프로세스 방법을 이용하는 상기 동적 액체 메니스커스 에칭 프로세스의 적용 단계는,상기 동적 액체 메니스커스 에칭 프로세스를 모니터링하는 단계; 및동적 액체 메니스커스 에칭 프로세스 제어기에 피드백을 제공하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 8 항에 있어서,상기 동적 액체 메니스커스 에칭 프로세스 제어기는, 상기 피드백에 따라 상기 동적 액체 메니스커스 에칭 프로세스 방법의 하나 이상의 양태를 자동으로 변경시키는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 8 항에 있어서,상기 동적 액체 메니스커스 에칭 프로세스 제어기는, 상기 기판의 표면에 대하여 상기 동적 액체 메니스커스를 이동시키는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 8 항에 있어서,상기 동적 액체 메니스커스 에칭 프로세스의 모니터링 단계는, 계측형 센서로 상기 기판의 표면을 스캐닝하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 11 항에 있어서,상기 계측형 센서는, 상기 동적 액체 메니스커스내에 포함되는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 11 항에 있어서,상기 계측형 센서는 상기 비-균일도를 매핑하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 비-균일도의 매핑 단계는, 상기 기판에 대한 비-균일도 프로파일을 결정하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 14 항에 있어서,상기 기판에 대한 비-균일도 프로파일의 결정 단계는, 상기 대량의 제거 프로세스의 비-균일도 프로파일 모델을 결정하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 15 항에 있어서,후속으로 수용된 패터닝된 반도체 기판에 대한 상기 대량의 제거 프로세스 동안에, 상기 비-균일도 프로파일 모델에 의해 설명된 비-균일도의 생성물을 실질 적으로 제거하도록 상기 대량의 과잉부를 제거하기 위해 이용된 대량의 제거 프로세스를 최적화하는 단계를 더 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 비-균일도를 정정하기 위한 동적 액체 메니스커스 에칭 프로세스 방법의 전개 단계는,후속 프로세스를 위해 제거 레이트 프로파일 모델을 결정하는 단계;상기 기판에 대한 상기 비-균일도 프로파일을 상기 후속 프로세스에 대한 상기 제거 레이트 프로파일 모델과 비교하는 단계; 및상기 후속 프로세스의 하나 이상의 파라미터를 최적화하는 단계를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 17 항에 있어서,상기 후속 프로세스는, 상기 동적 액체 메니스커스 에칭 프로세스, 건식 에칭 프로세스, 및 습식 에칭 프로세스로 구성된 일 그룹의 프로세스들 중 하나 이상의 프로세스를 포함할 수 있는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 도전성 배선 재료는 구리를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 도전성 배선 재료는 원소 구리를 포함하는, 패터닝된 반도체 기판의 평탄화 방법.
- 제 1 항에 있어서,상기 패턴은, 듀얼 다마신 프로세스에서 상기 패터닝된 반도체 기판상에 형성되는, 패터닝된 반도체 기판의 평탄화 방법.
- 패턴의 복수의 피쳐를 충진하고 과잉부를 갖는 도전성 배선 재료를 갖는 패터닝된 반도체 기판을 수용하는 단계;대량의 과잉부를 제거하는 단계로서, 상기 과잉부의 잔여부는 비-균일도를 갖는, 상기 대량의 과잉부 제거 단계;상기 비-균일도를 매핑하는 단계;상기 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법을 전개하는 단계; 및상기 과잉부의 상기 잔여부의 상기 비-균일도를 정정하기 위해, 상기 동적 액체 메니스커스 에칭 프로세스 방법을 이용한 동적 액체 메니스커스 에칭 프로세스를 적용하는 단계를 포함하는 방법에 의해 형성된, 반도체 디바이스.
- 듀얼 다마신 패턴의 복수의 피쳐를 충진하고 비-균일도를 갖는 과잉부를 갖는 도전성 배선 재료를 갖는 듀얼 다마신 패터닝된 반도체 기판을 수용하는 단계;상기 과잉부상에, 실질적으로 평면으로 형성된 추가 층을 형성하는 단계;대량의 상기 과잉부를 제거하기 위해 상기 과잉부의 적어도 일부 및 상기 추가 층을 에칭하는 단계로서, 상기 추가 층은 실질적으로 전부 제거되고, 상기 과잉부의 잔여부는 비-균일도를 갖는, 상기 에칭 단계;상기 비-균일도를 매핑하는 단계;상기 비-균일도를 정정하기 위해, 동적 액체 메니스커스 에칭 프로세스 방법을 전개하는 단계; 및상기 과잉부의 상기 잔여부의 상기 비-균일도를 정정하기 위해, 상기 동적 액체 메니스커스 에칭 프로세스 방법을 이용하여 상기 동적 액체 메니스커스 에칭 프로세스를 적용하는 단계를 포함하는, 듀얼 다마신 배선 구조의 형성 방법.
- 제 23 항에 있어서,상기 동적 액체 메니스커스 에칭 프로세스 방법을 이용한 상기 동적 액체 메니스커스 에칭 프로세스의 적용 단계는,상기 동적 액체 메니스커스 에칭 프로세스를 모니터링하는 단계; 및동적 액체 메니스커스 에칭 프로세스 제어기에 피드백을 제공하는 단계를 포함하는, 듀얼 다마신 배선 구조의 형성 방법.
- 제 24 항에 있어서,상기 동적 액체 메니스커스 에칭 프로세스의 모니터링 단계는, 계측형 센서로 상기 기판의 표면을 스캐닝하는 단계를 포함하며, 상기 계측형 센서는, 상기 동적 액체 메니스커스내에 포함되는, 듀얼 다마신 배선 구조의 형성 방법.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US10/769,498 | 2004-01-30 | ||
US10/769,498 US7078344B2 (en) | 2003-03-14 | 2004-01-30 | Stress free etch processing in combination with a dynamic liquid meniscus |
PCT/US2004/043909 WO2005076347A1 (en) | 2004-01-30 | 2004-12-30 | Stress free etch processing in combination with a dynamic liquid meniscus |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060127115A true KR20060127115A (ko) | 2006-12-11 |
KR101117050B1 KR101117050B1 (ko) | 2012-02-22 |
Family
ID=34837813
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020067015492A KR101117050B1 (ko) | 2004-01-30 | 2004-12-30 | 동적 액체 메니스커스와 공동 동작하는 무응력 에칭프로세스 |
Country Status (8)
Country | Link |
---|---|
US (1) | US7078344B2 (ko) |
EP (1) | EP1709678A1 (ko) |
JP (1) | JP2007520079A (ko) |
KR (1) | KR101117050B1 (ko) |
CN (1) | CN100437972C (ko) |
IL (1) | IL176808A (ko) |
TW (1) | TWI286817B (ko) |
WO (1) | WO2005076347A1 (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101380494B1 (ko) * | 2011-12-27 | 2014-04-01 | 시바우라 메카트로닉스 가부시끼가이샤 | 기판의 처리 장치 및 처리 방법 |
KR101432009B1 (ko) * | 2011-12-27 | 2014-08-20 | 시바우라 메카트로닉스 가부시끼가이샤 | 기판의 처리 장치 및 처리 방법 |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6821899B2 (en) * | 2003-03-14 | 2004-11-23 | Lam Research Corporation | System, method and apparatus for improved local dual-damascene planarization |
US7632542B2 (en) * | 2005-10-26 | 2009-12-15 | University Of Maryland | Method for controlling uniformity of thin films fabricated in processing systems |
WO2007062199A2 (en) * | 2005-11-23 | 2007-05-31 | Materials And Technologies Corporation | Device and method for holding a substrate |
US7567700B2 (en) * | 2006-03-28 | 2009-07-28 | Tokyo Electron Limited | Dynamic metrology sampling with wafer uniformity control |
US20070238201A1 (en) * | 2006-03-28 | 2007-10-11 | Merritt Funk | Dynamic metrology sampling with wafer uniformity control |
US7502709B2 (en) * | 2006-03-28 | 2009-03-10 | Tokyo Electron, Ltd. | Dynamic metrology sampling for a dual damascene process |
JP4321595B2 (ja) * | 2007-01-23 | 2009-08-26 | 住友電気工業株式会社 | Iii−v族化合物半導体基板の製造方法 |
JP4924226B2 (ja) * | 2007-06-14 | 2012-04-25 | 東ソー株式会社 | 表面加工方法及び表面加工装置 |
US8051863B2 (en) | 2007-10-18 | 2011-11-08 | Lam Research Corporation | Methods of and apparatus for correlating gap value to meniscus stability in processing of a wafer surface by a recipe-controlled meniscus |
TWI410710B (zh) * | 2010-01-29 | 2013-10-01 | Sureway Technology Co Ltd | 玻璃面板之應力消除方法及其治具 |
ITMI20100407A1 (it) * | 2010-03-12 | 2011-09-13 | Rise Technology S R L | Cella foto-voltaica con regioni di semiconduttore poroso per ancorare terminali di contatto |
US20120264300A1 (en) * | 2011-04-13 | 2012-10-18 | Nanya Technology Corporation | Method of fabricating semiconductor component |
TWI629720B (zh) * | 2015-09-30 | 2018-07-11 | 東京威力科創股份有限公司 | 用於濕蝕刻製程之溫度的動態控制之方法及設備 |
JP2017216443A (ja) * | 2016-05-20 | 2017-12-07 | ラム リサーチ コーポレーションLam Research Corporation | 再配線層における均一性を実現するためのシステム及び方法 |
Family Cites Families (102)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4838289A (en) | 1982-08-03 | 1989-06-13 | Texas Instruments Incorporated | Apparatus and method for edge cleaning |
JPS6477143A (en) * | 1987-09-18 | 1989-03-23 | Toshiba Corp | Formation of copper thin film wiring |
US4985113A (en) | 1989-03-10 | 1991-01-15 | Hitachi, Ltd. | Sample treating method and apparatus |
DE3914065A1 (de) | 1989-04-28 | 1990-10-31 | Leybold Ag | Vorrichtung zur durchfuehrung von plasma-aetzverfahren |
US5256565A (en) | 1989-05-08 | 1993-10-26 | The United States Of America As Represented By The United States Department Of Energy | Electrochemical planarization |
DE69033663T2 (de) | 1989-08-28 | 2001-06-21 | Hitachi, Ltd. | Verfahren zur Behandlung eines Aluminium enthaltenden Musters |
US5271774A (en) | 1990-03-01 | 1993-12-21 | U.S. Philips Corporation | Method for removing in a centrifuge a liquid from a surface of a substrate |
US5098516A (en) | 1990-12-31 | 1992-03-24 | Air Products And Chemicals, Inc. | Processes for the chemical vapor deposition of copper and etching of copper |
JPH04311033A (ja) | 1991-02-20 | 1992-11-02 | Micron Technol Inc | 半導体デバイスのエッチング後処理方法 |
US5200031A (en) | 1991-08-26 | 1993-04-06 | Applied Materials, Inc. | Method for removal of photoresist over metal which also removes or inactivates corrosion-forming materials remaining from one or more previous metal etch steps |
US5387315A (en) | 1992-10-27 | 1995-02-07 | Micron Technology, Inc. | Process for deposition and etching of copper in multi-layer structures |
JPH07183299A (ja) * | 1993-12-22 | 1995-07-21 | Nec Corp | 銅配線の形成方法 |
US5705223A (en) | 1994-07-26 | 1998-01-06 | International Business Machine Corp. | Method and apparatus for coating a semiconductor wafer |
JPH08153710A (ja) | 1994-11-30 | 1996-06-11 | Toshiba Corp | 半導体装置の製造方法 |
US5534751A (en) | 1995-07-10 | 1996-07-09 | Lam Research Corporation | Plasma etching apparatus utilizing plasma confinement |
DE19622015A1 (de) | 1996-05-31 | 1997-12-04 | Siemens Ag | Verfahren zum Ätzen von Zerstörungszonen an einem Halbleitersubstratrand sowie Ätzanlage |
US5997653A (en) | 1996-10-07 | 1999-12-07 | Tokyo Electron Limited | Method for washing and drying substrates |
JP3109449B2 (ja) | 1997-04-25 | 2000-11-13 | 日本電気株式会社 | 多層配線構造の形成方法 |
WO1999009587A2 (en) | 1997-08-13 | 1999-02-25 | Applied Materials, Inc. | Method of etching copper for semiconductor devices |
US6008130A (en) | 1997-08-14 | 1999-12-28 | Vlsi Technology, Inc. | Polymer adhesive plasma confinement ring |
US6491764B2 (en) | 1997-09-24 | 2002-12-10 | Interuniversitair Microelektronics Centrum (Imec) | Method and apparatus for removing a liquid from a surface of a rotating substrate |
US6398975B1 (en) | 1997-09-24 | 2002-06-04 | Interuniversitair Microelektronica Centrum (Imec) | Method and apparatus for localized liquid treatment of the surface of a substrate |
TW505984B (en) | 1997-12-12 | 2002-10-11 | Applied Materials Inc | Method of etching patterned layers useful as masking during subsequent etching or for damascene structures |
US6096230A (en) | 1997-12-29 | 2000-08-01 | Intel Corporation | Method of planarizing by polishing a structure which is formed to promote planarization |
US6140226A (en) | 1998-01-16 | 2000-10-31 | International Business Machines Corporation | Dual damascene processing for semiconductor chip interconnects |
US5968847A (en) | 1998-03-13 | 1999-10-19 | Applied Materials, Inc. | Process for copper etch back |
TW430946B (en) | 1998-07-22 | 2001-04-21 | United Microelectronics Corp | Dual damascene process |
TW398036B (en) | 1998-08-18 | 2000-07-11 | Promos Technologies Inc | Method of monitoring of chemical mechanical polishing end point and uniformity |
US6004188A (en) | 1998-09-10 | 1999-12-21 | Chartered Semiconductor Manufacturing Ltd. | Method for forming copper damascene structures by using a dual CMP barrier layer |
US6051496A (en) | 1998-09-17 | 2000-04-18 | Taiwan Semiconductor Manufacturing Company | Use of stop layer for chemical mechanical polishing of CU damascene |
US6221775B1 (en) | 1998-09-24 | 2001-04-24 | International Business Machines Corp. | Combined chemical mechanical polishing and reactive ion etching process |
US6056864A (en) | 1998-10-13 | 2000-05-02 | Advanced Micro Devices, Inc. | Electropolishing copper film to enhance CMP throughput |
US6364954B2 (en) | 1998-12-14 | 2002-04-02 | Applied Materials, Inc. | High temperature chemical vapor deposition chamber |
US6368517B1 (en) | 1999-02-17 | 2002-04-09 | Applied Materials, Inc. | Method for preventing corrosion of a dielectric material |
US6153530A (en) | 1999-03-16 | 2000-11-28 | Applied Materials, Inc. | Post-etch treatment of plasma-etched feature surfaces to prevent corrosion |
US6352081B1 (en) | 1999-07-09 | 2002-03-05 | Applied Materials, Inc. | Method of cleaning a semiconductor device processing chamber after a copper etch process |
SG93856A1 (en) * | 1999-07-19 | 2003-01-21 | Chartered Semiconductor Mfg | A selective & damage free cu cleaning process for pre-dep, post etch/cmp |
US6147005A (en) | 1999-07-23 | 2000-11-14 | Worldwide Semiconductor Manufacturing Corp. | Method of forming dual damascene structures |
US6133144A (en) | 1999-08-06 | 2000-10-17 | Taiwan Semiconductor Manufacturing Company | Self aligned dual damascene process and structure with low parasitic capacitance |
US6083822A (en) | 1999-08-12 | 2000-07-04 | Industrial Technology Research Institute | Fabrication process for copper structures |
US6573187B1 (en) | 1999-08-20 | 2003-06-03 | Taiwan Semiconductor Manufacturing Company | Method of forming dual damascene structure |
US6234870B1 (en) | 1999-08-24 | 2001-05-22 | International Business Machines Corporation | Serial intelligent electro-chemical-mechanical wafer processor |
US6313025B1 (en) | 1999-08-30 | 2001-11-06 | Agere Systems Guardian Corp. | Process for manufacturing an integrated circuit including a dual-damascene structure and an integrated circuit |
US6365327B1 (en) | 1999-08-30 | 2002-04-02 | Agere Systems Guardian Corp. | Process for manufacturing in integrated circuit including a dual-damascene structure and an integrated circuit |
US6350664B1 (en) | 1999-09-02 | 2002-02-26 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and method of manufacturing the same |
US6408786B1 (en) | 1999-09-23 | 2002-06-25 | Lam Research Corporation | Semiconductor processing equipment having tiled ceramic liner |
US6227140B1 (en) | 1999-09-23 | 2001-05-08 | Lam Research Corporation | Semiconductor processing equipment having radiant heated ceramic liner |
US6423200B1 (en) | 1999-09-30 | 2002-07-23 | Lam Research Corporation | Copper interconnect seed layer treatment methods and apparatuses for treating the same |
US6949203B2 (en) | 1999-12-28 | 2005-09-27 | Applied Materials, Inc. | System level in-situ integrated dielectric etch process particularly useful for copper dual damascene |
US6500357B1 (en) | 1999-12-28 | 2002-12-31 | Applied Materials Inc. | System level in-situ integrated dielectric etch process particularly useful for copper dual damascene |
US6184128B1 (en) | 2000-01-31 | 2001-02-06 | Advanced Micro Devices, Inc. | Method using a thin resist mask for dual damascene stop layer etch |
US6350364B1 (en) | 2000-02-18 | 2002-02-26 | Taiwan Semiconductor Manufacturing Company | Method for improvement of planarity of electroplated copper |
TW580735B (en) | 2000-02-21 | 2004-03-21 | Hitachi Ltd | Plasma treatment apparatus and treating method of sample material |
JP2001244240A (ja) | 2000-02-25 | 2001-09-07 | Speedfam Co Ltd | 半導体ウエハの製造方法 |
JP2001267310A (ja) | 2000-03-17 | 2001-09-28 | Tokyo Electron Ltd | プラズマ成膜方法及びその装置 |
US6630413B2 (en) | 2000-04-28 | 2003-10-07 | Asm Japan K.K. | CVD syntheses of silicon nitride materials |
US6323121B1 (en) | 2000-05-12 | 2001-11-27 | Taiwan Semiconductor Manufacturing Company | Fully dry post-via-etch cleaning method for a damascene process |
JP2001358105A (ja) * | 2000-06-12 | 2001-12-26 | Mitsubishi Electric Corp | 埋め込み配線の形成方法およびcmp装置、並びに半導体装置およびその製造方法 |
US6488040B1 (en) * | 2000-06-30 | 2002-12-03 | Lam Research Corporation | Capillary proximity heads for single wafer cleaning and drying |
US6576550B1 (en) | 2000-06-30 | 2003-06-10 | Infineon, Ag | ‘Via first’ dual damascene process for copper metallization |
WO2002010729A1 (en) | 2000-07-31 | 2002-02-07 | Asml Us, Inc. | In-situ method and apparatus for end point detection in chemical mechanical polishing |
US6475298B1 (en) | 2000-10-13 | 2002-11-05 | Lam Research Corporation | Post-metal etch treatment to prevent corrosion |
US6383935B1 (en) | 2000-10-16 | 2002-05-07 | Taiwan Semiconductor Manufacturing Company | Method of reducing dishing and erosion using a sacrificial layer |
US6517413B1 (en) | 2000-10-25 | 2003-02-11 | Taiwan Semiconductor Manufacturing Company | Method for a copper CMP endpoint detection system |
US6417093B1 (en) | 2000-10-31 | 2002-07-09 | Lsi Logic Corporation | Process for planarization of metal-filled trenches of integrated circuit structures by forming a layer of planarizable material over the metal layer prior to planarizing |
US6482755B1 (en) | 2000-11-02 | 2002-11-19 | Advanced Micro Devices, Inc. | HDP deposition hillock suppression method in integrated circuits |
JP4810728B2 (ja) * | 2000-12-04 | 2011-11-09 | 株式会社ニコン | 研磨状況モニタ方法及びその装置、研磨装置、並びに半導体デバイス製造方法 |
US6479391B2 (en) | 2000-12-22 | 2002-11-12 | Intel Corporation | Method for making a dual damascene interconnect using a multilayer hard mask |
US20020121500A1 (en) | 2000-12-22 | 2002-09-05 | Rao Annapragada | Method of etching with NH3 and fluorine chemistries |
US20020124867A1 (en) | 2001-01-08 | 2002-09-12 | Apl Co., Ltd. | Apparatus and method for surface cleaning using plasma |
US6696358B2 (en) | 2001-01-23 | 2004-02-24 | Honeywell International Inc. | Viscous protective overlayers for planarization of integrated circuits |
US6482331B2 (en) | 2001-04-18 | 2002-11-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for preventing contamination in a plasma process chamber |
US6486059B2 (en) | 2001-04-19 | 2002-11-26 | Silicon Intergrated Systems Corp. | Dual damascene process using an oxide liner for a dielectric barrier layer |
TWI243404B (en) | 2001-05-24 | 2005-11-11 | Lam Res Corp | Applications of oxide hardmasking in metal dry etch processors |
US20020182853A1 (en) | 2001-05-31 | 2002-12-05 | Hsueh-Chung Chen | Method for removing hard-mask layer after metal-CMP in dual-damascene interconnect structure |
US20020187627A1 (en) | 2001-06-06 | 2002-12-12 | Yu-Shen Yuang | Method of fabricating a dual damascene structure |
US20020192966A1 (en) | 2001-06-19 | 2002-12-19 | Shanmugasundram Arulkumar P. | In situ sensor based control of semiconductor processing procedure |
WO2003002990A2 (en) * | 2001-06-27 | 2003-01-09 | Advanced Micro Devices, Inc. | Using scatterometry to develop real time etch image |
US6527911B1 (en) | 2001-06-29 | 2003-03-04 | Lam Research Corporation | Configurable plasma volume etch chamber |
KR100430472B1 (ko) | 2001-07-12 | 2004-05-10 | 삼성전자주식회사 | 듀얼 다마신 공정을 이용한 배선 형성 방법 |
US6696222B2 (en) | 2001-07-24 | 2004-02-24 | Silicon Integrated Systems Corp. | Dual damascene process using metal hard mask |
TW567554B (en) | 2001-08-08 | 2003-12-21 | Lam Res Corp | All dual damascene oxide etch process steps in one confined plasma chamber |
US6984288B2 (en) | 2001-08-08 | 2006-01-10 | Lam Research Corporation | Plasma processor in plasma confinement region within a vacuum chamber |
CA2456225A1 (en) * | 2001-08-17 | 2003-02-27 | Acm Research, Inc. | Forming a semiconductor structure using a combination of planarizing methods and electropolishing |
US6756318B2 (en) | 2001-09-10 | 2004-06-29 | Tegal Corporation | Nanolayer thick film processing system and method |
US6780086B2 (en) | 2001-10-12 | 2004-08-24 | Mosel Vitelic, Inc. | Determining an endpoint in a polishing process |
US6579800B2 (en) * | 2001-10-12 | 2003-06-17 | Nutool, Inc. | Chemical mechanical polishing endpoint detection |
US6709314B2 (en) | 2001-11-07 | 2004-03-23 | Applied Materials Inc. | Chemical mechanical polishing endpoinat detection |
US6582974B2 (en) | 2001-11-15 | 2003-06-24 | Taiwan Semiconductor Manufacturing Co., Ltd | Method for forming a dual damascene aperture while employing a peripherally localized intermediate etch stop layer |
US6780772B2 (en) * | 2001-12-21 | 2004-08-24 | Nutool, Inc. | Method and system to provide electroplanarization of a workpiece with a conducting material layer |
US20030119305A1 (en) | 2001-12-21 | 2003-06-26 | Huang Robert Y. S. | Mask layer and dual damascene interconnect structure in a semiconductor device |
US6653224B1 (en) | 2001-12-27 | 2003-11-25 | Lam Research Corporation | Methods for fabricating interconnect structures having Low K dielectric properties |
JP2003203897A (ja) * | 2002-01-08 | 2003-07-18 | Toshiba Corp | ノズル、基板処理装置、基板処理方法、及び基板処理プログラム |
US6440840B1 (en) | 2002-01-25 | 2002-08-27 | Taiwan Semiconductor Manufactoring Company | Damascene process to eliminate copper defects during chemical-mechanical polishing (CMP) for making electrical interconnections on integrated circuits |
DE10208165C1 (de) * | 2002-02-26 | 2003-10-02 | Advanced Micro Devices Inc | Verfahren, Steuerung und Vorrichtung zum Steuern des chemisch-mechanischen Polierens von Substraten |
DE10208166B4 (de) | 2002-02-26 | 2006-12-14 | Advanced Micro Devices, Inc., Sunnyvale | Verfahren zur Herstellung von Metallleitungen mit verbesserter Gleichförmigkeit auf einem Substrat |
US6828245B2 (en) | 2002-03-02 | 2004-12-07 | Taiwan Semiconductor Manufacturing Co. Ltd | Method of improving an etching profile in dual damascene etching |
US20030199112A1 (en) * | 2002-03-22 | 2003-10-23 | Applied Materials, Inc. | Copper wiring module control |
US6806948B2 (en) * | 2002-03-29 | 2004-10-19 | Lam Research Corporation | System and method of broad band optical end point detection for film change indication |
GB2406639B (en) * | 2002-04-23 | 2006-04-05 | Boc Group Inc | Improvement in process control for etch processes |
US6764810B2 (en) * | 2002-04-25 | 2004-07-20 | Taiwan Semiconductor Manufacturing Co., Ltd | Method for dual-damascene formation using a via plug |
US6706637B2 (en) * | 2002-05-09 | 2004-03-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dual damascene aperture formation method absent intermediate etch stop layer |
-
2004
- 2004-01-30 US US10/769,498 patent/US7078344B2/en not_active Expired - Lifetime
- 2004-12-30 EP EP04815899A patent/EP1709678A1/en not_active Withdrawn
- 2004-12-30 WO PCT/US2004/043909 patent/WO2005076347A1/en not_active Application Discontinuation
- 2004-12-30 JP JP2006551094A patent/JP2007520079A/ja active Pending
- 2004-12-30 CN CNB2004800411022A patent/CN100437972C/zh not_active Expired - Fee Related
- 2004-12-30 KR KR1020067015492A patent/KR101117050B1/ko not_active IP Right Cessation
-
2005
- 2005-01-17 TW TW094101278A patent/TWI286817B/zh not_active IP Right Cessation
-
2006
- 2006-07-12 IL IL176808A patent/IL176808A/en not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101380494B1 (ko) * | 2011-12-27 | 2014-04-01 | 시바우라 메카트로닉스 가부시끼가이샤 | 기판의 처리 장치 및 처리 방법 |
KR101432009B1 (ko) * | 2011-12-27 | 2014-08-20 | 시바우라 메카트로닉스 가부시끼가이샤 | 기판의 처리 장치 및 처리 방법 |
Also Published As
Publication number | Publication date |
---|---|
TW200603337A (en) | 2006-01-16 |
TWI286817B (en) | 2007-09-11 |
US7078344B2 (en) | 2006-07-18 |
US20050090093A1 (en) | 2005-04-28 |
CN100437972C (zh) | 2008-11-26 |
CN1906752A (zh) | 2007-01-31 |
JP2007520079A (ja) | 2007-07-19 |
IL176808A0 (en) | 2006-10-31 |
WO2005076347A1 (en) | 2005-08-18 |
KR101117050B1 (ko) | 2012-02-22 |
IL176808A (en) | 2011-03-31 |
EP1709678A1 (en) | 2006-10-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
IL176808A (en) | Processing by non-pressure combustion combined with dynamic liquid manichas | |
US8017516B2 (en) | Method for stress free conductor removal | |
KR101211446B1 (ko) | 고온의 내부 표면을 갖는 소부피 프로세스 챔버 | |
IL170851A (en) | System, method and apparatus for improved local dual-damascene planarization | |
US6984585B2 (en) | Method for removal of residue from a magneto-resistive random access memory (MRAM) film stack using a sacrificial mask layer | |
JP4579611B2 (ja) | ドライエッチング方法 | |
IL170852A (en) | System, method and standard for improved global plannerization of the Damascus-double type | |
US20040206621A1 (en) | Integrated equipment set for forming a low K dielectric interconnect on a substrate | |
US7129167B1 (en) | Methods and systems for a stress-free cleaning a surface of a substrate | |
KR101149346B1 (ko) | 스트레스 없는 버프용 방법 및 시스템 | |
TW202025301A (zh) | 將半導體元件上的矽化鎳層圖案化之方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
G170 | Re-publication after modification of scope of protection [patent] | ||
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20150127 Year of fee payment: 4 |
|
FPAY | Annual fee payment |
Payment date: 20160125 Year of fee payment: 5 |
|
FPAY | Annual fee payment |
Payment date: 20180129 Year of fee payment: 7 |
|
LAPS | Lapse due to unpaid annual fee |