KR20050104021A - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR20050104021A
KR20050104021A KR1020040029176A KR20040029176A KR20050104021A KR 20050104021 A KR20050104021 A KR 20050104021A KR 1020040029176 A KR1020040029176 A KR 1020040029176A KR 20040029176 A KR20040029176 A KR 20040029176A KR 20050104021 A KR20050104021 A KR 20050104021A
Authority
KR
South Korea
Prior art keywords
discharge
discharge cells
upper substrate
light guides
electrodes
Prior art date
Application number
KR1020040029176A
Other languages
English (en)
Other versions
KR100607968B1 (ko
Inventor
홍창완
박영준
김영선
한영수
민종술
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020040029176A priority Critical patent/KR100607968B1/ko
Priority to US11/046,748 priority patent/US7218043B2/en
Priority to CN2005800006435A priority patent/CN1820344B/zh
Priority to PCT/KR2005/001145 priority patent/WO2005104167A1/en
Priority to DE602005021776T priority patent/DE602005021776D1/de
Priority to EP05740753A priority patent/EP1745498B1/en
Priority to JP2007510608A priority patent/JP4685093B2/ja
Publication of KR20050104021A publication Critical patent/KR20050104021A/ko
Application granted granted Critical
Publication of KR100607968B1 publication Critical patent/KR100607968B1/ko

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/44Optical arrangements or shielding arrangements, e.g. filters, black matrices, light reflecting means or electromagnetic shielding means
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/44Optical arrangements or shielding arrangements, e.g. filters or lenses
    • H01J2211/444Means for improving contrast or colour purity, e.g. black matrix or light shielding means

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Electromagnetism (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

플라즈마 디스플레이 패널이 개시된다. 개시된 플라즈마 디스플레이 패널은, 서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판; 하부기판과 상부기판 사이에 마련되는 다수의 격벽; 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극; 상부기판의 하면에 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및 방전셀들의 내벽에 형성되는 형광체층;을 구비하고, 상부기판은 어드레스전극들과 나란한 방향으로 형성되어 방전에 의하여 방전셀들에서 발생된 가시광을 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함한다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 상세하게는 휘도 및 명실 콘트라스트를 향상시킬 수 있는 개선된 구조의 플라즈마 디스플레이 패널에 관한 것이다.
플라즈마 디스플레이 패널(Plasma display panel; PDP)은 전기적 방전을 이용하여 화상을 형성하는 장치로서, 휘도나 시야각 등의 표시 성능이 우수하여 그 사용이 날로 증대되고 있다. 이러한 플라즈마 디스플레이 패널은 전극에 인가되는 직류 또는 교류 전압에 의하여 전극 사이에서 가스방전이 일어나고, 이 가스방전 과정에서 수반되는 자외선의 방사에 의하여 형광체가 여기되어 가시광을 발산하게 된다.
상기 플라즈마 디스플레이 패널은 그 방전 형식에 따라 직류형(DC type)과 교류형(AC type)으로 분류될 수 있다. 직류형 플라즈마 디스플레이 패널은 모든 전극들이 방전공간에 노출되는 구조로서, 대응 전극들 사이에 전하의 이동이 직접적으로 이루어진다. 교류형 플라즈마 디스플레이 패널은 적어도 하나의 전극이 유전체층으로 감싸지고, 대응하는 전극들 사이에 직접적인 전하의 이동이 이루어지지 않는 대신 벽전하(wall charge)에 의하여 방전이 수행된다.
또한, 플라즈마 디스플레이 패널은 전극들의 배치 구조에 따라 대향 방전형(facing discharge type)과 면 방전형(surface discharge type)으로 분류될 수 있다. 대향 방전형 플라즈마 디스플레이 패널은 쌍을 이루는 두 개의 유지전극이 각각 전면기판과 배면기판에 배치된 구조로서, 방전이 패널의 수직축 방향으로 형성된다. 면 방전형 플라즈마 디스플레이 패널은 쌍을 이루는 두 개의 유지전극이 동일한 기판상에 배치된 구조로서, 방전이 기판의 한 평면상에서 형성된다.
그런데, 상기한 대향 방전형 플라즈마 디스플레이 패널은 발광 효율(luminous efficacy)은 높은 반면에, 플라즈마에 의해 형광체층이 쉽게 열화되는 단점이 있어서, 근래에는 면 방전형 플라즈마 디스플레이 패널이 주류를 이루고 있다.
도 1과 도 2에는 종래의 일반적인 면 방전형 플라즈마 디스플레이 패널이 도시되어 있다. 도 2에서는 플라즈마 디스플레이 패널의 내부 구조를 보다 알기 쉽게 보여주기 위해 상부기판만 90°회전된 상태로 도시되어 있다.
도 1과 도 2를 함께 참조하면, 종래의 플라즈마 디스플레이 패널은 상호 대면하는 하부기판(10)과 상부기판(20)을 구비한다.
하부기판(10)의 상면에는 다수의 어드레스 전극(11)이 스트라이프(stripe) 형태로 배열되어 있으며, 이 어드레스 전극들(11)은 백색의 제1 유전체층(12)에 의해 매립되어 있다. 그리고, 제1 유전체층(12)의 상면에는 방전셀들(14)간의 전기적, 광학적 크로스 토크(cross-talk)을 방지하기 위한 다수의 격벽(13)이 서로 소정 간격을 두고 형성되어 있다. 이 격벽들(13)에 의해 구획된 방전셀들(14)의 내면에는 각각 적색(R), 녹색(G), 청색(B)의 형광체층(15)이 소정 두께 도포되어 있다. 그리고, 상기 방전셀들(14) 내에는 플라즈마 방전을 위한 가스로서 일반적으로 사용되는 네온(Ne)가스와 소량의 크세논(Xe)가스가 혼합된 방전가스가 채워진다.
상부기판(20)은 가시광이 투과될 수 있는 투명기판으로서 주로 유리로 만들어지며, 격벽들(13)이 마련된 하부기판(10)에 결합된다. 상부기판(20)의 하면에는 상기 어드레스 전극(11)들과 직교하는 스트라이프 형태의 유지전극들(sustaining electrode, 21a, 21b)이 쌍을 이루며 형성되어 있다. 상기 유지전극들(21a, 21b)은 가시광이 투과될 수 있도록 주로 ITO(Indium Tin Oxide)와 같은 투명한 도전성 재료로 이루어진다. 그리고, 상기 유지전극들(21a, 21b)의 라인 저항을 줄이기 위하여, 유지전극들(21a, 21b) 각각의 하면에는 금속재질로 이루어진 버스전극들(22a, 22b)이 유지전극들(21a, 21b)보다 폭을 좁게 하여 형성되어 있다. 이러한 유지전극들(21a, 21b)과 버스전극들(22a, 22b)은 투명한 제2 유전체층(23)에 의해 매립되어 있으며, 제2 유전체층(23)의 하면에는 보호막(24)이 형성되어 있다. 상기 보호막(24)은 플라즈마 입자의 스퍼터링에 의한 제2 유전체층(23)의 손상을 방지하고, 2차 전자를 방출하여 방전전압과 유지전압을 낮추어 주는 역할을 하는 것으로, 일반적으로 산화마그네슘(MgO)으로 이루어진다. 한편, 상기 상부기판(20)의 상면에는 외부로부터 패널 내부로 빛이 유입되는 것을 방지하기 위하여 다수의 블랙 스트라이프(Black Stripe,30)가 소정 간격으로 상기 유지전극들(21a,21b)과 나란하게 형성되어 있다.
이와 같은 구성을 가진 종래의 플라즈마 디스플레이 패널의 구동은 크게 어드레스 방전을 위한 구동과 유지 방전을 위한 구동으로 나뉜다. 어드레스 방전은 어드레스 전극(11)과 유지전극들(21a,21b) 중 어느 하나의 전극 사이에서 일어나며, 이 때 벽전하가 형성된다. 유지 방전은 벽전하가 형성된 방전셀(14)에 위치하는 유지전극들(21a, 21b) 사이의 전위차에 의해서 일어난다. 이 유지 방전시에 방전가스로부터 발생되는 자외선에 의해 해당 방전셀(14)의 형광체층(15)이 여기되어 가시광이 발산되며, 이 가시광이 상부기판(20)을 통해 출사되면서 사용자가 인식할 수 있는 화상을 형성하게 된다.
그러나, 상기와 같은 구조의 플라즈마 디스플레이 패널에서는, 외부가 밝은 조건 즉, 명실 조건에서는 외부의 빛이 패널의 방전셀들(14) 내부로 유입되어 방전셀들(14)에서 발생된 빛과 외부로부터 유입된 빛이 중첩되게 된다. 그 결과, 명실 콘트라스트(bright room contrast)가 저하되어 플라즈마 디스플레이 패널의 화면 표시 능력이 열악해진다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 상부기판의 구조를 개선하여 휘도 및 명실 콘트라스트를 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상기한 목적을 달성하기 위하여,
본 발명의 실시예에 따른 플라즈마 디스플레이 패널은,
서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판;
상기 하부기판과 상부기판 사이에 마련되는 다수의 격벽;
상기 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극;
상기 상부기판의 하면에 상기 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및
상기 방전셀들의 내벽에 형성되는 형광체층;을 구비하고,
상기 상부기판은 상기 어드레스전극들과 나란한 방향으로 형성되어 방전에 의하여 상기 방전셀들에서 발생된 가시광을 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함한다.
상기 라이트가이드들 각각은 상기 방전셀에 대응하여 형성될 수도 있으며, 적어도 2개의 상기 라이트가이드가 상기 방전셀에 대응하여 형성될 수도 있다. 또한, 상기 라이트가이드들 각각은 복수개의 방전셀에 대응하여 형성될 수도 있으며, 이때 상기 라이트가이드들 각각은 하나의 픽셀을 이루는 3개의 방전셀에 대응하여 형성되는 것이 바람직하다.
상기 상부기판은 상기 라이트가이드들 사이에 형성되어 외부의 빛이 상기 방전셀들로 유입되는 것을 방지하는 외광차폐부재를 포함하는 것이 바람직하다. 여기서, 상기 외광차폐부재는 EMI 차폐용 도전막을 포함할 수 있다.
한편, 상기 라이트가이드들의 출사면은 무반사(non-glare) 처리되는 것이 바람직하다.
상기 격벽들은 상기 어드레스전극들과 나란한 방향으로 형성될 수 있으며, 상기 방전전극들의 하면에는 버스전극들이 형성될 수 있다.
상기 하부기판의 상면에는 상기 어드레스전극들을 덮도록 제1 유전체층이 형성될 수 있으며, 상기 상부기판의 하면에는 상기 방전전극들을 덮도록 제2 유전체층이 형성될 수 있다. 이때, 상기 제2 유전체층의 하면에는 보호막이 형성되는 것이 바람직하다.
본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널은,
서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판;
상기 하부기판과 상부기판 사이에 마련되는 다수의 격벽;
상기 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극;
상기 상부기판의 하면에 상기 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및
상기 방전셀들의 내벽에 형성되는 형광체층;을 구비하고,
상기 상부기판은 상기 어드레스전극들과 직교하는 방향으로 형성되어 방전에 의하여 상기 방전셀들에서 발생된 가시광을 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함한다.
상기 라이트가이드들 각각은 상기 방전셀에 대응하여 형성될 수도 있으며, 적어도 2개의 상기 라이트가이드가 상기 방전셀에 대응하여 형성될 수도 있다.
상기 상부기판은 상기 라이트가이드들 사이에 형성되어 외부의 빛이 상기 방전셀들로 유입되는 것을 방지하는 외광차폐부재를 포함하는 것이 바람직하다.
본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널은,
서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판;
상기 하부기판과 상부기판 사이에 마련되는 다수의 격벽;
상기 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극;
상기 상부기판의 하면에 상기 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및
상기 방전셀들의 내벽에 형성되는 형광체층;을 구비하고,
상기 상부기판은 상기 방전셀들 각각에 대응하여 형성되어 방전에 의하여 상기 방전셀들에서 발생된 가시광을 각각 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함한다.
여기서, 상기 라이트가이드들의 형상은 원추형 또는 피라미드형이 될 수 있다. 그리고, 상기 상부기판은 상기 라이트가이드들 사이에 형성되어 외부의 빛이 상기 방전셀들로 유입되는 것을 방지하는 외광차폐부재를 포함하는 것이 바람직하다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명한다. 도면들에서 동일한 참조부호는 동일한 구성요소를 지칭한다.
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이며, 도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도이다.
도 3 및 도 4를 참조하면, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 서로 이격되어 대향되게 배치되는 하부기판(110)과 상부기판(130)을 구비한다. 여기서, 상기 하부기판(110)과 상부기판(130) 사이에는 플라즈마 방전이 일어나는 다수의 방전셀(114)이 형성된다.
상기 하부기판(110)은 유리기판으로서, 그 상면에는 어드레스방전을 위한 다수의 어드레스전극(111)이 서로 나란하게 스트라이프 형태로 형성된다. 그리고, 상기 하부기판(110)의 상면에는 제1 유전체층(112)이 상기 어드레스전극들(111)을 덮도록 형성된다. 이러한 제1 유전체층(112)은 하부기판(110)의 상면에 백색의 유전물질을 소정 두께로 도포함으로써 형성될 수 있다.
상기 제1 유전체층(112)의 상면에는 다수의 격벽(113)이 소정 간격을 두고 어드레스전극들(111)과 나란한 방향으로 형성된다. 상기 격벽들(113)은 하부기판(110)과 상부기판(120) 사이의 공간을 구획하여 방전셀들(114)을 형성하는 동시에 인접하는 방전셀들(114) 간에 전기적, 광학적 크로스 토크를 방지하여 색순도를 향상시키는 역할을 한다. 상기 방전셀들(114)의 내벽을 이루는 제1 유전체층(112)의 상면 및 격벽들(113)의 측면에는 각각 적색(R), 녹색(G), 청색(B)의 형광체층(115)이 소정 두께로 도포되어 있다. 상기 형광체층(115)은 플라즈마 방전에 의하여 발생된 자외선에 의하여 여기되어 소정 색상의 가시광을 방출하게 된다. 그리고, 상기 방전셀들(114) 내부에는 플라즈마 방전을 위한 가스로서 일반적으로 사용되는 네온(Ne)가스와 소량의 크세논(Xe)가스가 혼합된 방전가스가 채워진다.
상기 상부기판(130)은 어드레스전극들(111)과 나란한 방향으로 형성되어 방전에 의하여 발생된 가시광을 집속하여 출사시키는 다수의 라이트가이드(Light Guide,131)를 포함한다. 여기서, 상기 라이트가이드들(131)은 상기 방전셀(114)에 대응하여 형성된다. 이러한 라이트가이드들(131)은 각각 그 표면에서 빛이 반사하도록 되어 있으며, 입사면(131a)으로 들어온 빛을 출사면(131b)으로 나오도록 유도하게 된다. 그리고, 상기 라이트가이드들(131)은 방전셀들(114)에서 발생된 가시광을 집속하여 외부로 출사시키기 위하여 입사면(131a)의 면적이 출사면(131b)의 면적보다 크게 형성된다. 이와 같은 구조의 라이트가이드들(131)을 상부기판(130)에 마련하게 되면, 방전에 의하여 발생된 가시광의 손실을 줄일 수 있어 패널의 휘도를 향상시킬 수 있게 된다. 또한, 상기 라이트 가이드들(131)은 그 폭이 수십 ㎛ 이하의 크기로 형성될 수 있기 때문에, XGA 또는 SXGA의 해상도에도 대응이 가능하므로 고정밀의 화상을 구현할 수 있다.
한편, 상기 라이트가이드들(131)의 출사면(131b)은 무반사(non-glare)처리가 되어 있다. 이는 외부의 빛이 라이트가이드들(131)의 출사면(131b)에서 반사되어 발생되는 눈부심 효과를 방지하기 위한 것이다.
상기 상부기판(130)은 상기 라이트가이드들(131) 사이에 어드레스전극들(111)과 나란한 방향으로 형성되어 외부의 빛이 방전셀들(114)로 유입되는 것을 방지하는 외광차폐부재(132)를 포함한다. 이러한 외광차폐부재(132)는 상부기판(130)의 상면에서 가시광이 출사되는 영역 이외의 영역에 형성되므로, 외부의 빛이 방전셀들(114)로 유입되는 것을 종래보다 효과적으로 방지할 수 있게 되고, 이에 따라 패널의 명실 콘트라스트를 향상시킬 수 있다. 그리고, 상기 외광차폐부재(132)에는 EMI(Electro Magnetic Interference; 전자파 간섭) 차폐용 도전막이 포함될 수 있다.
상기 상부기판(130)의 하면에는 유지 방전을 위한 제1 및 제2 방전전극(121a,121b)이 어드레스전극들(111)과 직교하는 방향으로 형성된다. 이러한 제1 및 제2 방전전극(121a,121b)은 방전셀들(114)에서 발생된 가시광이 투과될 수 있도록 주로 ITO(Indium Tin Oxide)와 같은 투명한 도전성 재료로 이루어진다. 그리고, 상기 제1 및 제2 방전전극(121a,121b)의 하면에는 각각 금속 재질로 이루어진 제1 및 제2 버스전극(122a,122b)이 형성된다. 이러한 제1 및 제2 버스전극(122a,122b)은 각각 제1 및 제2 방전전극(121a,121b)의 라인 저항을 줄이기 위한 전극으로서, 제1 및 제2 방전전극(121a,121b)보다 좁은 폭으로 형성된다.
상기 상부기판(130)의 하면에는 상기 제1 및 제2 방전전극(121a,121b)과 제1 및 제2 버스전극(122a,122b)을 덮도록 제2 유전체층(123)이 형성된다. 이러한 제2 유전체층(123)은 상부기판(130)의 하면에 투명한 유전물질을 소정 두께로 도포함으로써 형성될 수 있다.
그리고, 상기 제2 유전체층(123)의 하면에는 보호막(124)이 형성된다. 이러한 보호막(124)은 플라즈마 입자의 스퍼터링에 의해 제2 유전체층(123)과 제1 및 제2 방전전극(121a,121b)이 손상되는 것을 방지하고, 2차전자를 방출하여 방전전압을 낮추어 주는 역할을 한다. 상기 보호막(124)은 제2 유전체층(123)의 하면에 산화마그네슘(MgO)를 소정 두께로 도포함으로써 형성될 수 있다.
상기와 같은 구조의 플라즈마 디스플레이 패널에서, 먼저 어드레스전극(111)과 제1,제2 방전전극(121a,121b) 중 어느 하나의 전극 사이에서 어드레스방전이 일어나게 되면, 벽전하가 형성된다. 이어서, 상기 제1 및 제2 방전전극(121a,121b)에 교류전압이 인가되면 벽전하가 형성된 방전셀(114) 내부에서 유지방전이 일어나게 된다. 이러한 유지방전에 의하여 방전가스로부터 자외선이 발생되게 되며, 이렇게 발생된 자외선은 형광체층(115)을 여기시켜 가시광을 발생시킨다.
그리고, 이렇게 발생된 가시광은 라이트가이드(131)에 의하여 상부기판(130)의 상면에 집속된 후 외부로 확산되어 출사된다. 이에 따라, 방전셀(114)에서 발생된 가시광의 손실이 줄어들게 되어 패널의 휘도가 향상된다.
또한, 상기 라이트가이드들(131) 사이에는 외광차폐부재(132)가 마련되어 있기 때문에 외부의 빛이 방전셀들(114)로 유입되는 것을 효과적으로 방지할 수 있어 명실 콘트라스트가 향상된다.
도 5에는 도 3 및 도 4에 도시된 플라즈마 디스플레이 패널의 변형예가 도시되어 있다. 도 5를 참조하면, 상부기판(230)에는 하나의 방전셀(114)에 대응하여 상기 방전셀(114)에서 발생된 가시광을 각각 집속하여 줄사시키는 2개의 라이트가이드(231',231")가 어드레스전극들(111)과 나란한 방향으로 형성되어 있다. 여기서, 상기 라이트가이드들(231',231") 각각은 입사면(231'a,231"a)의 면적이 출사면(231'b,231"b)의 면적보다 크게 형성된다. 한편, 도 5에는 상부기판(230)에 하나의 방전셀(114)에 대응하는 2개의 라이트가이드(231',231")가 형성된 경우가 도시되어 있지만, 도시된 바와 달리 한 방전셀(114)에 대응하여 3개 이상의 라이트가이드가 형성될 수도 있다. 한편, 상기 라이트가이드들(231',231")의 출사면(231'b,231"b)은 무반사(non-glare)처리가 되어 있다. 이와 같이, 하나의 방전셀에 대응하여 복수개의 라이트가이드를 형성하게 되면, 방전셀에서 발생된 가시광을 손실을 줄일 수 있는 동시에 빛 집적도를 높일 수 있어서 패널의 휘도를 더욱 향상시킬 수 있다.
한편, 상기 라이트가이드들(231',231") 사이에는 외부의 빛이 방전셀들(114)로 유입되는 것을 방지하는 외광차폐부재(232)가 형성된다. 이에 따라, 상부기판(230)의 상면에는 외광차폐부재(232)가 전술한 실시예의 경우보다 더 넓은 영역에 걸쳐 형성될 수 있으며, 그 결과 패널의 명실 콘트라스트가 더욱 향상된다. 그리고, 상기 외광차폐부재(232)에는 EMI(Electro Magnetic Interference; 전자파 간섭) 차폐용 도전막이 포함될 수 있다.
도 6에는 도 3 및 도 4에 도시된 플라즈마 디스플레이 패널의 다른 변형예가 도시되어 있다. 도 6을 참조하면, 상부기판(330)에는 라이트가이드들(331) 각각이 복수개의 방전셀에 대응하여 형성된다. 그리고, 상기 라이트가이드들(331) 각각은 입사면(331a)의 면적이 출사면(331b)의 면적보다 크게 형성된다. 여기서, 상기 라이트가이드들(331) 각각은 하나의 픽셀(pixel)에 대응하여 형성되는 것이 바람직하다. 즉, 상기 라이트가이드들(331) 각각은 적색(R), 녹색(G), 청색(B)의 형광체층(115R,115G,115B)이 차례로 형성된 3개의 방전셀(114)에 대응하여 형성되는 것이 바람직하다. 상기 라이트가이드들(331) 각각은 적색(R), 녹색(G), 청색(B)의 형광체층(115R,115G,115B)이 형성된 3개의 방전셀(114)에서 발생되는 가시광을 집속하여 외부로 출사시키게 된다. 한편, 상기 라이트가이드들(331)의 출사면(331b)은 무반사(non-glare)처리가 되어 있다. 이와 같이, 라이트가이드들(331)을 하나의 픽셀에 대응하도록 형성하면, 패널의 휘도를 향상시킬 수 있을 뿐만 아니라 라이트가이드들(331)의 가공이 용이하여 저렴한 가격의 패널을 구현할 수 있다.
한편, 상기 라이트가이드들(331) 사이에는 외부의 빛이 방전셀들(114)로 유입되는 것을 방지하는 외광차폐부재(332)가 형성된다. 그리고, 상기 외광차폐부재(332)에는 EMI(Electro Magnetic Interference; 전자파 간섭) 차폐용 도전막이 포함될 수 있다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이며, 도 8은 도 7에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도이다.
도 7 및 도 8을 참조하면, 하부기판(210)과 상부기판(430)이 서로 이격되게 배치되어 그 사이에 다수의 방전셀(214)이 형성된다. 상기 하부기판(210) 위에는 전술한 바와 같이 어드레스전극들(211)과 제1 유전체층(212)이 순차적으로 형성된다. 그리고, 상기 제1 유전체층(212)의 상면에는 다수의 격벽(213)이 어드레스전극들(211)과 나란한 방향으로 형성된다. 상기 방전셀들(214)의 내벽을 이루는 제1 유전체층(212)의 상면 및 격벽들(213)의 측면에는 형광체층(215)이 도포되며, 상기 방전셀들(214)의 내부에는 방전가스가 채워진다.
상기 상부기판(230)은 전술한 실시예의 경우와는 달리 어드레스전극들(211)과 직교하는 방향으로 형성되어 방전에 의하여 발생된 가시광을 집속하여 출사시키는 다수의 라이트가이드(431)를 포함한다. 여기서, 상기 라이트가이드들(431) 각각은 상기 방전셀(214)에 대응하여 형성된다. 이러한 라이트가이드들(431)은 각각 그 표면에서 빛이 반사하도록 되어 있으며, 입사면(431a)으로 들어온 빛을 출사면(431b)으로 나오도록 유도하게 된다. 그리고, 상기 라이트가이드들(431)은 방전셀들(214)에서 발생된 가시광을 집속하여 외부로 출사시키기 위하여 입사면(431a)의 면적이 출사면(431b)의 면적보다 크게 형성된다. 이와 같은 구조의 라이트가이드들(431)을 상부기판(430)에 마련하게 되면, 방전에 의하여 발생된 가시광의 손실을 줄일 수 있어 패널의 휘도를 향상시킬 수 있게 된다.
한편, 상기 라이트가이드들(431)의 출사면(431b)은 무반사(non-glare)처리가 되어 있다. 이는 외부의 빛이 라이트가이드들(431)의 출사면(431b)에서 반사되어 발생되는 눈부심 효과를 방지하기 위한 것이다.
상기 상부기판(430)은 상기 라이트가이드들(431) 사이에 어드레스전극들(211)과 직교하는 방향으로 형성되어 외부의 빛이 방전셀들(214)로 유입되는 것을 방지하는 외광차폐부재(432)를 포함한다. 이러한 외광차폐부재(432)에 의하여 외부의 빛이 방전셀들(214)로 유입되는 것을 효과적으로 방지할 수 있게 되고, 이에 따라 패널의 명실 콘트라스트를 향상시킬 수 있다. 그리고, 상기 외광차폐부재(432)에는 EMI(Electro Magnetic Interference; 전자파 간섭) 차폐용 도전막이 포함될 수 있다.
상기 상부기판(430)의 하면에는 유지방전을 위한 제1 및 제2 방전전극(221a,221b)이 어드레스전극들(211)과 직교하는 방향으로 형성된다. 그리고, 상기 제1 및 제2 방전전극(221a,221b)의 하면에는 각각 금속 재질로 이루어진 제1 및 제2 버스전극(222a,222b)이 형성된다.
상기 상부기판(430)의 하면에는 상기 제1 및 제2 방전전극(221a,221b)과 상기 제1 및 제2 버스전극(222a,222b)을 덮도록 제2 유전체층(223)이 형성되며, 상기 제2 유전체층(223)의 하면에는 보호막(224)이 형성된다.
도 9에는 도 7 및 도 8에 도시된 플라즈마 디스플레이 패널의 변형예가 도시되어 있다. 도 9를 참조하면, 상부기판(530)에는 하나의 방전셀(214)에 대응하여 상기 방전셀(214)에서 발생된 가시광을 각각 집속하여 줄사시키는 2개의 라이트가이드(531',531")가 어드레스전극들(211)과 나란한 방향으로 형성되어 있다. 여기서, 상기 라이트가이드들(531',531") 각각은 입사면(531'a,531"a)의 면적이 출사면(531'b,531"b)의 면적보다 크게 형성된다. 한편, 도 9에는 상부기판(530)에 하나의 방전셀(214)에 대응하는 2개의 라이트가이드(531',531")가 형성된 경우가 도시되어 있지만, 도시된 바와 달리 한 방전셀(214)에 대응하여 3개 이상의 라이트가이드가 형성될 수도 있다. 한편, 상기 라이트가이드들(531',531")의 출사면(531'b,531"b)은 무반사(non-glare)처리가 되어 있다. 이와 같이, 하나의 방전셀에 대응하여 복수개의 라이트가이드를 형성하게 되면, 방전셀에서 발생된 가시광을 손실을 줄일 수 있는 동시에 빛 집적도를 높일 수 있어서 패널의 휘도를 더욱 향상시킬 수 있다.
한편, 상기 라이트가이드들(531',531") 사이에는 외부의 빛이 방전셀들(214)로 유입되는 것을 방지하는 외광차폐부재(532)가 형성된다. 이에 따라, 패널의 명실 콘트라스트가 더욱 향상된다. 그리고, 상기 외광차폐부재(532)에는 EMI(Electro Magnetic Interference; 전자파 간섭) 차폐용 도전막이 포함될 수 있다.
도 10은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이며, 도 11 및 도 12는 도 10에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도들이다.
도 10 내지 도 12를 참조하면, 하부기판(310)과 상부기판(630)이 서로 이격되게 배치되어 그 사이에 다수의 방전셀(314)이 형성된다. 상기 하부기판(310) 상에는 어드레스전극들(311)과 제1 유전체층(312)이 순차적으로 형성된다. 그리고, 상기 제1 유전체층(312)의 상면에는 다수의 격벽(313)이 어드레스전극들(311)과 나란한 방향으로 형성된다. 상기 방전셀들(314)의 내벽을 이루는 제1 유전체층(312)의 상면 및 격벽들(313)의 측면에는 형광체층(315)이 도포되며, 상기 방전셀들(314)의 내부에는 방전가스가 채워진다.
상기 상부기판(630)은 상기 방전셀들(314) 각각에 대응하여 형성되어 방전에 의하여 발생된 가시광을 각각 집속하여 출사시키는 다수의 라이트가이드(631)를 포함한다. 이러한 라이트가이드들(631)은 각각 그 표면에서 빛이 반사하도록 되어 있으며, 입사면(631a)으로 들어온 빛을 출사면(631b)으로 나오도록 유도하게 된다. 그리고, 상기 라이트가이드들(631) 각각은 입사면(631a)의 면적이 출사면(631b)의 면적보다 크게 형성된다. 이때 상기 라이트가이드들(631) 각각은 도 10에 도시된 바와 같이 원추형으로 형성될 수도 있고, 피라미드형이나 그 이외에 다양한 형상으로 형성될 수도 있다. 이러한 라이트가이드들(631)은 방전셀들(314)에서 발생된 가시광을 각각 집속하여 외부로 출사시키게 된다. 이에 따라, 방전에 의하여 발생된 가시광의 손실은 줄어들게 되고, 그 결과 패널의 휘도가 향상된다. 한편, 상기 라이트가이드들(631)의 출사면(631b)은 무반사(non-glare)처리가 되어 있다.
그리고, 상기 상부기판(630)은 상기 라이트가이드들(631) 사이에 형성되어 외부의 빛이 방전셀들(314)로 유입되는 것을 방지하는 외광차폐부재(632)를 포함한다. 본 실시예에서는 외광차폐부재(632)가 전술한 실시예의 경우보다 상부기판(630)의 더 넓은 영역에 형성될 수 있으므로, 패널의 명실 콘트라스트를 더욱 향상시킬 수 있다. 그리고, 상기 외광차폐부재(632)에는 EMI(Electro Magnetic Interference; 전자파 간섭) 차폐용 도전막이 포함될 수 있다.
상기 상부기판(630)의 하면에는 유지방전을 위한 제1 및 제2 방전전극(321a,321b)이 어드레스전극들(311)과 직교하는 방향으로 형성된다. 그리고, 상기 제1 및 제2 방전전극(321a,321b)의 하면에는 각각 금속 재질로 이루어진 제1 및 제2 버스전극(322a,322b)이 형성된다.
상기 상부기판(630)의 하면에는 상기 제1 및 제2 방전전극(321a,321b)과 상기 제1 및 제2 버스전극(322a,322b)을 덮도록 제2 유전체층(323)이 형성되며, 상기 제2 유전체층(323)의 하면에는 보호막(324)이 형성된다.
이상에서 본 발명에 따른 바람직한 실시예가 설명되었으나, 이는 예시적인 것에 불과하며, 당해 분야에서 통상적 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위에 의해서 정해져야 할 것이다.
이상에서 설명한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널에 의하면 다음과 같은 효과가 있다.
첫째, 상부기판에 입사면의 면적이 출사면의 면적보다 큰 라이트가이드들을 형성함으로써 방전에 의하여 발생되는 가시광의 손실을 줄일 수 있고, 이에 따라 패널의 휘도를 향상시킬 수 있다.
둘째, 라이트가이드들 사이에 외광차폐부재를 형성함으로써 외부의 빛이 방전셀들로 유입되는 것을 방지할 수 있고, 이에 따라 명실 콘트라스트를 향상시킬 수 있다.
셋째, 라이트가이드들을 수십 ㎛ 정도의 크기로 형성함으로써 XGA나 SXGA와 같은 해상도에도 대응이 가능하므로 고정밀의 화상을 구현할 수 있다.
도 1은 종래 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이다.
도 2는 도 1에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도이다.
도 3은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이다.
도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도이다.
도 5는 도 3에 도시된 플라즈마 디스플레이 패널의 변형예를 도시한 단면도이다.
도 6은 도 3에 도시된 플라즈마 디스플레이 패널의 다른 변형예를 도시한 단면도이다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이다.
도 8은 도 7에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도이다.
도 9는 도 7에 도시된 플라즈마 디스플레이 패널의 변형예를 도시한 단면도이다.
도 10은 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널을 일부 절개하여 도시한 사시도이다.
도 11 및 도 12는 도 10에 도시된 플라즈마 디스플레이 패널의 내부 구조를 도시한 단면도들이다.
<도면의 주요부분에 대한 부호의 설명>
110,210,310... 하부기판 111,211,311... 어드레스전극
112,212,312... 제1 유전체층 113,213,313... 격벽
114,214,314... 방전셀 115,215,315... 형광체층
121a,221a,321a... 제1 방전전극 121b,221b,321b... 제2 방전전극
122a,222a,322a... 제1 버스전극 122b,222b,322b... 제2 버스전극
123,223,323... 제2 유전체층 124,224,324... 보호막
130,230,330,430,530,630... 상부기판
131,231',231",331,431,531',531",631... 라이트가이드
131a,231'a,231"a,331a,431a,531'a,531"a,631a... 입사면
131b,231'b,231"b,331b,431b,531'b,531"b,631b... 출사면
132,232,332,432,532,632... 외광차폐부재

Claims (34)

  1. 서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판;
    상기 하부기판과 상부기판 사이에 마련되는 다수의 격벽;
    상기 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극;
    상기 상부기판의 하면에 상기 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및
    상기 방전셀들의 내벽에 형성되는 형광체층;을 구비하고,
    상기 상부기판은 상기 어드레스전극들과 나란한 방향으로 형성되어 방전에 의하여 상기 방전셀들에서 발생된 가시광을 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 라이트가이드들 각각은 상기 방전셀에 대응하여 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    적어도 2개의 상기 라이트가이드가 상기 방전셀에 대응하여 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 라이트가이드들 각각은 복수개의 방전셀에 대응하여 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 4 항에 있어서,
    상기 라이트가이드들 각각은 하나의 픽셀을 이루는 3개의 방전셀에 대응하여 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 1 항에 있어서,
    상기 상부기판은 상기 라이트가이드들 사이에 형성되어 외부의 빛이 상기 방전셀들로 유입되는 것을 방지하는 외광차폐부재를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 6 항에 있어서,
    상기 외광차폐 부재는 EMI 차폐용 도전막을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 라이트가이드들의 출사면은 무반사(non-glare) 처리되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 격벽들은 상기 어드레스전극들과 나란한 방향으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 1 항에 있어서,
    상기 방전전극들의 하면에는 버스전극들이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 1 항에 있어서,
    상기 하부기판의 상면에는 상기 어드레스전극들을 덮도록 제1 유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 제 11 항에 있어서,
    상기 상부기판의 하면에는 상기 방전전극들을 덮도록 제2 유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  13. 제 12 항에 있어서,
    상기 제2 유전체층의 하면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  14. 서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판;
    상기 하부기판과 상부기판 사이에 마련되는 다수의 격벽;
    상기 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극;
    상기 상부기판의 하면에 상기 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및
    상기 방전셀들의 내벽에 형성되는 형광체층;을 구비하고,
    상기 상부기판은 상기 어드레스전극들과 직교하는 방향으로 형성되어 방전에 의하여 상기 방전셀들에서 발생된 가시광을 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  15. 제 14 항에 있어서,
    상기 라이트가이드들 각각은 상기 방전셀에 대응하여 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  16. 제 14 항에 있어서,
    적어도 2개의 상기 라이트가이드가 상기 방전셀에 대응하여 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  17. 제 14 항에 있어서,
    상기 상부기판은 상기 라이트가이드들 사이에 형성되어 외부의 빛이 상기 방전셀들로 유입되는 것을 방지하는 외광차폐부재를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  18. 제 17 항에 있어서,
    상기 외광차폐 부재는 EMI 차폐용 도전막을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  19. 제 14 항에 있어서,
    상기 라이트가이드들의 출사면은 무반사(non-glare) 처리되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  20. 제 14 항에 있어서,
    상기 격벽들은 상기 어드레스전극들과 나란한 방향으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  21. 제 14 항에 있어서,
    상기 방전전극들의 하면에는 버스전극들이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  22. 제 14 항에 있어서,
    상기 하부기판의 상면에는 상기 어드레스전극들을 덮도록 제1 유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  23. 제 22 항에 있어서,
    상기 상부기판의 하면에는 상기 방전전극들을 덮도록 제2 유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  24. 제 23 항에 있어서,
    상기 제2 유전체층의 하면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  25. 서로 이격되게 배치되어 그 사이에 다수의 방전셀이 형성되는 하부기판 및 상부기판;
    상기 하부기판과 상부기판 사이에 마련되는 다수의 격벽;
    상기 하부기판의 상면에 서로 나란하게 형성되는 다수의 어드레스전극;
    상기 상부기판의 하면에 상기 어드레스전극들과 교차하는 방향으로 형성되는 다수의 방전전극; 및
    상기 방전셀들의 내벽에 형성되는 형광체층;을 구비하고,
    상기 상부기판은 상기 방전셀들 각각에 대응하여 형성되어 방전에 의하여 상기 방전셀들에서 발생된 가시광을 각각 집속시켜 출사시키는 것으로, 입사면의 면적이 출사면의 면적보다 큰 다수의 라이트가이드를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  26. 제 25 항에 있어서,
    상기 라이트가이드들의 형상은 원추형 또는 피라미드형인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  27. 제 25 항에 있어서,
    상기 상부기판은 상기 라이트가이드들 사이에 형성되어 외부의 빛이 상기 방전셀들로 유입되는 것을 방지하는 외광차폐부재를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  28. 제 27 항에 있어서,
    상기 외광차폐 부재는 EMI 차폐용 도전막을 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  29. 제 25 항에 있어서,
    상기 라이트가이드들의 출사면은 무반사(non-glare) 처리되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  30. 제 25 항에 있어서,
    상기 격벽들은 상기 어드레스전극들과 나란한 방향으로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  31. 제 25 항에 있어서,
    상기 방전전극들의 하면에는 버스전극들이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  32. 제 25 항에 있어서,
    상기 하부기판의 상면에는 상기 어드레스전극들을 덮도록 제1 유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  33. 제 32 항에 있어서,
    상기 상부기판의 하면에는 상기 방전전극들을 덮도록 제2 유전체층이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  34. 제 33 항에 있어서,
    상기 제2 유전체층의 하면에는 보호막이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020040029176A 2004-04-27 2004-04-27 플라즈마 디스플레이 패널 KR100607968B1 (ko)

Priority Applications (7)

Application Number Priority Date Filing Date Title
KR1020040029176A KR100607968B1 (ko) 2004-04-27 2004-04-27 플라즈마 디스플레이 패널
US11/046,748 US7218043B2 (en) 2004-04-27 2005-02-01 Plasma display panel with light guides for improving contrast
CN2005800006435A CN1820344B (zh) 2004-04-27 2005-04-21 等离子体显示面板
PCT/KR2005/001145 WO2005104167A1 (en) 2004-04-27 2005-04-21 Plasma display panel
DE602005021776T DE602005021776D1 (de) 2004-04-27 2005-04-21 Plasmaanzeigetafel
EP05740753A EP1745498B1 (en) 2004-04-27 2005-04-21 Plasma display panel
JP2007510608A JP4685093B2 (ja) 2004-04-27 2005-04-21 プラズマディスプレイパネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040029176A KR100607968B1 (ko) 2004-04-27 2004-04-27 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20050104021A true KR20050104021A (ko) 2005-11-02
KR100607968B1 KR100607968B1 (ko) 2006-08-03

Family

ID=36919551

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040029176A KR100607968B1 (ko) 2004-04-27 2004-04-27 플라즈마 디스플레이 패널

Country Status (7)

Country Link
US (1) US7218043B2 (ko)
EP (1) EP1745498B1 (ko)
JP (1) JP4685093B2 (ko)
KR (1) KR100607968B1 (ko)
CN (1) CN1820344B (ko)
DE (1) DE602005021776D1 (ko)
WO (1) WO2005104167A1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100740227B1 (ko) * 2006-06-15 2007-07-18 삼성전자주식회사 디스플레이 패널
KR100793964B1 (ko) * 2006-07-07 2008-01-16 삼성전자주식회사 디스플레이 패널

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4552447B2 (ja) * 2004-02-09 2010-09-29 株式会社日立製作所 前面板およびそれを用いた表示装置
US7486024B2 (en) * 2005-11-17 2009-02-03 Lg Electronics Inc. Display apparatus filter and plasma display apparatus using the same
FR2893719A1 (fr) * 2005-11-24 2007-05-25 Thomson Licensing Sas Panneau a plasma dote d'un reseau de concentrateurs
JP5050407B2 (ja) * 2006-05-18 2012-10-17 株式会社日立製作所 前面板およびそれを用いた表示装置
KR20070117162A (ko) * 2006-06-07 2007-12-12 삼성전자주식회사 디스플레이 패널
KR20080097855A (ko) * 2007-05-03 2008-11-06 엘지전자 주식회사 외광 차단 시트 및 그를 이용한 플라즈마 디스플레이 장치
KR101818246B1 (ko) * 2011-05-17 2018-01-12 엘지디스플레이 주식회사 패턴 리타더 방식의 입체영상 표시장치와 그 제조방법

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2855090C2 (de) * 1978-12-20 1980-09-18 Siemens Ag, 1000 Berlin Und 8000 Muenchen Leuchtschirm für flache Bildanzeigegeräte
JPH04298936A (ja) 1991-01-08 1992-10-22 Nec Corp プラズマディスプレイパネル
JPH0580319A (ja) 1991-09-20 1993-04-02 Casio Comput Co Ltd 液晶表示装置
US5481385A (en) * 1993-07-01 1996-01-02 Alliedsignal Inc. Direct view display device with array of tapered waveguide on viewer side
JPH0736395A (ja) 1993-07-16 1995-02-07 Toray Ind Inc 光ガイドおよび表示物
JPH08138559A (ja) * 1994-11-11 1996-05-31 Hitachi Ltd プラズマディスプレイ装置
US5608286A (en) * 1994-11-30 1997-03-04 Texas Instruments Incorporated Ambient light absorbing face plate for flat panel display
JPH08220519A (ja) * 1995-02-14 1996-08-30 Matsushita Electric Ind Co Ltd 拡散スクリーン及びそれを用いた液晶表示装置
JP2762057B2 (ja) 1995-08-10 1998-06-04 岡谷電機産業株式会社 ガス放電表示パネル
JP3366297B2 (ja) * 1995-08-25 2003-01-14 富士通株式会社 面放電型プラズマ・ディスプレイ・パネル
JPH0971403A (ja) * 1995-09-06 1997-03-18 Hitachi Ltd ガス放電型表示パネル用誘電体材料、誘電体材料組成物
KR100479109B1 (ko) * 1996-12-31 2005-06-23 주식회사 엘지이아이 Ac플라즈마디스플레이패널
JP3497687B2 (ja) 1997-01-30 2004-02-16 パイオニア株式会社 プラズマディスプレイ装置及びマルチプラズマディスプレイ装置
KR100430664B1 (ko) * 1997-10-03 2004-06-16 가부시끼가이샤 히다치 세이사꾸쇼 가스방전형표시장치의제조방법
KR19990070801A (ko) 1998-02-24 1999-09-15 구자홍 플라즈마 표시장치용 전면필터
JPH11260269A (ja) 1998-03-11 1999-09-24 Omron Corp プラズマディスプレイ装置及びプラズマディスプレイ用基板
JPH11259006A (ja) 1998-03-12 1999-09-24 Omron Corp プラズマディスプレイ装置及びプラズマディスプレイ用フィルタ
JP3640527B2 (ja) * 1998-05-19 2005-04-20 富士通株式会社 プラズマディスプレイ装置
JP3464155B2 (ja) * 1998-09-30 2003-11-05 三菱電機株式会社 ディスプレイ装置及びその製造方法
JP2002533899A (ja) * 1998-12-24 2002-10-08 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 画像表示パネル
KR20010003684A (ko) 1999-06-24 2001-01-15 김영환 휘도 개선을 위한 플라즈마 디스플레이 패널 구조
KR100416083B1 (ko) * 1999-11-02 2004-01-31 삼성에스디아이 주식회사 플라즈마 디스플레이 소자
KR100615166B1 (ko) * 2000-02-09 2006-08-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
EP1189292A4 (en) 2000-03-17 2008-10-01 Matsushita Electric Ind Co Ltd LIGHT-EMITTING SEMICONDUCTOR DEVICE AND SURFACE-EMITTING DEVICE
JP3871913B2 (ja) * 2000-11-14 2007-01-24 シャープ株式会社 反射型表示装置およびプリズムアレイシート
JP2003007218A (ja) * 2001-06-26 2003-01-10 Mitsubishi Electric Corp プラズマディスプレイパネル
US7002295B2 (en) * 2001-08-14 2006-02-21 Sony Corporation Plasma display device and method of producing the same
JP2003068212A (ja) * 2001-08-28 2003-03-07 Fujitsu Ltd プラズマディスプレイパネル
JP2004087144A (ja) * 2002-08-22 2004-03-18 Sony Corp プラズマ表示装置およびその製造方法
US7023695B2 (en) * 2003-09-08 2006-04-04 Honeywell International, Inc. Air-gap insulator for short-term exposure to a high temperature environment
JP2005084477A (ja) * 2003-09-10 2005-03-31 Matsushita Electric Ind Co Ltd 導光板およびそれを用いたプラズマディスプレイ装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100740227B1 (ko) * 2006-06-15 2007-07-18 삼성전자주식회사 디스플레이 패널
KR100793964B1 (ko) * 2006-07-07 2008-01-16 삼성전자주식회사 디스플레이 패널
US7745996B2 (en) 2006-07-07 2010-06-29 Samsung Electronics Co., Ltd. Display panel film having a black layer and a reflective layer

Also Published As

Publication number Publication date
JP2007535110A (ja) 2007-11-29
EP1745498B1 (en) 2010-06-09
US7218043B2 (en) 2007-05-15
US20050236949A1 (en) 2005-10-27
CN1820344A (zh) 2006-08-16
KR100607968B1 (ko) 2006-08-03
CN1820344B (zh) 2010-05-12
EP1745498A4 (en) 2009-06-24
EP1745498A1 (en) 2007-01-24
DE602005021776D1 (de) 2010-07-22
JP4685093B2 (ja) 2011-05-18
WO2005104167A1 (en) 2005-11-03

Similar Documents

Publication Publication Date Title
US7088043B2 (en) Plasma display panel enhancing a bright room contrast
EP1745498B1 (en) Plasma display panel
US7166962B2 (en) Plasma display panel with improved brightness and contrast
EP1763056A2 (en) Plasma Display Panel
KR100522613B1 (ko) 플라즈마 디스플레이 패널
US8058804B2 (en) Display device having light blocking members
KR20050099244A (ko) 플라즈마 디스플레이 패널
KR100590104B1 (ko) 플라즈마 디스플레이 패널
KR20050036448A (ko) 플라즈마 디스플레이 패널
KR100719595B1 (ko) 플라즈마 디스플레이 패널
KR20060098459A (ko) 플라즈마 디스플레이 패널의 유전체층 형성 구조 및 이를구비한 플라즈마 디스플레이 패널
US20070152590A1 (en) Plasma display panel
US20070063643A1 (en) Plasma display panel
KR100627319B1 (ko) 플라즈마 디스플레이 패널
KR100669387B1 (ko) 플라즈마 디스플레이 패널
KR100581908B1 (ko) 플라즈마 디스플레이 패널
KR20050042404A (ko) 광 손실을 줄이기 위한 플라즈마 디스플레이 패널
KR20050097252A (ko) 플라즈마 디스플레이 패널
KR20070091980A (ko) 플라즈마 디스플레이 장치
KR20050104189A (ko) 플라즈마 디스플레이 패널
KR20020079201A (ko) 플라즈마 표시장치
KR20050099257A (ko) 플라즈마 디스플레이 패널
KR20050099243A (ko) 플라즈마 디스플레이 패널
KR20050104838A (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130627

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140627

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee